revise testRequeueStage0to1
[fleet.git] / testCode / isolatedInDock.spi
1 *** SPICE deck for cell isolatedInDock{sch} from library marina
2 *** Created on Fri Sep 05, 2008 15:05:59
3 *** Last revised on Thu Nov 06, 2008 13:25:14
4 *** Written on Tue Nov 11, 2008 13:03:40 by Electric VLSI Design System, 
5 *version 8.08k
6 *** Layout tech: cmos90, foundry TSMC
7 *** UC SPICE *** , MIN_RESIST 50.0, MIN_CAPAC 0.04FF
8 .OPTIONS NOMOD NOPAGE
9 * Model cards are described in this file:
10 .include '../testCode/header.hsp'
11
12 *** CELL: orangeTSMC090nm:NMOSx{sch}
13 .SUBCKT NMOSx-X_70 d g s
14 MNMOSf@0 d g s gnd nch W='210*(1+ABN/sqrt(210*2))' L='2' 
15 +DELVTO='AVT0N/sqrt(210*2)'
16 .ENDS NMOSx-X_70
17
18 *** CELL: orangeTSMC090nm:PMOSx{sch}
19 .SUBCKT PMOSx-X_70 d g s
20 MPMOSf@0 d g s vdd pch W='420*(1+ABP/sqrt(420*2))' L='2'  
21 +DELVTO='AVT0P/sqrt(420*2)'
22 .ENDS PMOSx-X_70
23
24 *** CELL: redFour:inv{sch}
25 .SUBCKT inv-X_70 in out
26 XNMOS@0 out in gnd NMOSx-X_70
27 XPMOS@0 out in vdd PMOSx-X_70
28 .ENDS inv-X_70
29
30 *** CELL: orangeTSMC090nm:PMOSx{sch}
31 .SUBCKT PMOSx-X_30 d g s
32 MPMOSf@0 d g s vdd pch W='180*(1+ABP/sqrt(180*2))' L='2'  
33 +DELVTO='AVT0P/sqrt(180*2)'
34 .ENDS PMOSx-X_30
35
36 *** CELL: orangeTSMC090nm:NMOSx{sch}
37 .SUBCKT NMOSx-X_30 d g s
38 MNMOSf@0 d g s gnd nch W='90*(1+ABN/sqrt(90*2))' L='2' 
39 +DELVTO='AVT0N/sqrt(90*2)'
40 .ENDS NMOSx-X_30
41
42 *** CELL: redFour:nms2{sch}
43 .SUBCKT nms2-X_15 d g g2
44 XNMOS@0 d g2 net@0 NMOSx-X_30
45 XNMOS@1 net@0 g gnd NMOSx-X_30
46 .ENDS nms2-X_15
47
48 *** CELL: redFour:nms2_sy{sch}
49 .SUBCKT nms2_sy-X_30 d g g2
50 Xnms2@0 d g g2 nms2-X_15
51 Xnms2@1 d g2 g nms2-X_15
52 .ENDS nms2_sy-X_30
53
54 *** CELL: redFour:nand2_sy{sch}
55 .SUBCKT nand2_sy-X_30 ina inb out
56 XPMOS@0 out inb vdd PMOSx-X_30
57 XPMOS@1 out ina vdd PMOSx-X_30
58 Xnms2_sy@0 out ina inb nms2_sy-X_30
59 .ENDS nand2_sy-X_30
60
61 *** CELL: orangeTSMC090nm:wire{sch}
62 .SUBCKT wire-C_0_011f-947_7-R_34_667m a b
63 Ccap@0 gnd net@14 3.475f
64 Ccap@1 gnd net@8 3.475f
65 Ccap@2 gnd net@11 3.475f
66 Rres@0 net@14 a 5.476
67 Rres@1 net@11 net@14 10.951
68 Rres@2 b net@8 5.476
69 Rres@3 net@8 net@11 10.951
70 .ENDS wire-C_0_011f-947_7-R_34_667m
71
72 *** CELL: orangeTSMC090nm:wire90{sch}
73 .SUBCKT wire90-947_7-layer_1-width_3 a b
74 Xwire@0 a b wire-C_0_011f-947_7-R_34_667m
75 .ENDS wire90-947_7-layer_1-width_3
76
77 *** CELL: driversJ:dataDriver70{sch}
78 .SUBCKT dataDriver70 inA inB out
79 Xinv@0 net@8 out inv-X_70
80 Xnand2_sy@0 inA inB net@7 nand2_sy-X_30
81 Xwire90@0 net@7 net@8 wire90-947_7-layer_1-width_3
82 .ENDS dataDriver70
83
84 *** CELL: orangeTSMC090nm:NMOSx{sch}
85 .SUBCKT NMOSx-X_1_733 d g s
86 MNMOSf@0 d g s gnd nch W='5.199*(1+ABN/sqrt(5.199*2))' L='2' 
87 +DELVTO='AVT0N/sqrt(5.199*2)'
88 .ENDS NMOSx-X_1_733
89
90 *** CELL: orangeTSMC090nm:PMOSx{sch}
91 .SUBCKT PMOSx-X_4 d g s
92 MPMOSf@0 d g s vdd pch W='24*(1+ABP/sqrt(24*2))' L='2'  
93 +DELVTO='AVT0P/sqrt(24*2)'
94 .ENDS PMOSx-X_4
95
96 *** CELL: orangeTSMC090nm:PMOSx{sch}
97 .SUBCKT PMOSx-X_1 d g s
98 MPMOSf@0 d g s vdd pch W='6*(1+ABP/sqrt(6*2))' L='2'  
99 +DELVTO='AVT0P/sqrt(6*2)'
100 .ENDS PMOSx-X_1
101
102 *** CELL: latchPartsK:latchKeep{sch}
103 .SUBCKT latchKeep out[B] out[s]
104 XNMOSx@0 out[B] out[s] gnd NMOSx-X_1_733
105 XNMOSx@1 out[s] out[B] gnd NMOSx-X_1_733
106 XPMOSx@0 out[B] out[s] vdd PMOSx-X_4
107 XPMOSx@1 out[s] out[B] vdd PMOSx-X_1
108 .ENDS latchKeep
109
110 *** CELL: orangeTSMC090nm:NMOSx{sch}
111 .SUBCKT NMOSx-X_3 d g s
112 MNMOSf@0 d g s gnd nch W='9*(1+ABN/sqrt(9*2))' L='2' DELVTO='AVT0N/sqrt(9*2)'
113 .ENDS NMOSx-X_3
114
115 *** CELL: orangeTSMC090nm:NMOSx{sch}
116 .SUBCKT NMOSx-X_6 d g s
117 MNMOSf@0 d g s gnd nch W='18*(1+ABN/sqrt(18*2))' L='2' 
118 +DELVTO='AVT0N/sqrt(18*2)'
119 .ENDS NMOSx-X_6
120
121 *** CELL: orangeTSMC090nm:NMOSx{sch}
122 .SUBCKT NMOSx-X_10 d g s
123 MNMOSf@0 d g s gnd nch W='30*(1+ABN/sqrt(30*2))' L='2' 
124 +DELVTO='AVT0N/sqrt(30*2)'
125 .ENDS NMOSx-X_10
126
127 *** CELL: orangeTSMC090nm:PMOSx{sch}
128 .SUBCKT PMOSx-X_5 d g s
129 MPMOSf@0 d g s vdd pch W='30*(1+ABP/sqrt(30*2))' L='2'  
130 +DELVTO='AVT0P/sqrt(30*2)'
131 .ENDS PMOSx-X_5
132
133 *** CELL: redFour:invLT{sch}
134 .SUBCKT invLT-X_5 in out
135 XNMOS@0 out in gnd NMOSx-X_10
136 XPMOS@0 out in vdd PMOSx-X_5
137 .ENDS invLT-X_5
138
139 *** CELL: orangeTSMC090nm:wire{sch}
140 .SUBCKT wire-C_0_011f-124_4-R_34_667m a b
141 Ccap@0 gnd net@14 0.456f
142 Ccap@1 gnd net@8 0.456f
143 Ccap@2 gnd net@11 0.456f
144 Rres@0 net@14 a 0.719
145 Rres@1 net@11 net@14 1.438
146 Rres@2 b net@8 0.719
147 Rres@3 net@8 net@11 1.438
148 .ENDS wire-C_0_011f-124_4-R_34_667m
149
150 *** CELL: orangeTSMC090nm:wire90{sch}
151 .SUBCKT wire90-124_4-layer_1-width_3 a b
152 Xwire@0 a b wire-C_0_011f-124_4-R_34_667m
153 .ENDS wire90-124_4-layer_1-width_3
154
155 *** CELL: latchPartsK:latchPointF{sch}
156 .SUBCKT latchPointF hcl in[1] x[F] x[T]
157 XPMOSx@0 in[1] hcl x[T] NMOSx-X_3
158 XPMOSx@1 net@8 hcl x[F] NMOSx-X_6
159 Xinv@0 in[1] net@105 invLT-X_5
160 Xwire90@0 net@105 net@8 wire90-124_4-layer_1-width_3
161 .ENDS latchPointF
162
163 *** CELL: orangeTSMC090nm:wire{sch}
164 .SUBCKT wire-C_0_011f-146_1-R_34_667m a b
165 Ccap@0 gnd net@14 0.536f
166 Ccap@1 gnd net@8 0.536f
167 Ccap@2 gnd net@11 0.536f
168 Rres@0 net@14 a 0.844
169 Rres@1 net@11 net@14 1.688
170 Rres@2 b net@8 0.844
171 Rres@3 net@8 net@11 1.688
172 .ENDS wire-C_0_011f-146_1-R_34_667m
173
174 *** CELL: orangeTSMC090nm:wire90{sch}
175 .SUBCKT wire90-146_1-layer_1-width_3 a b
176 Xwire@0 a b wire-C_0_011f-146_1-R_34_667m
177 .ENDS wire90-146_1-layer_1-width_3
178
179 *** CELL: latchesK:raw1inLatchF{sch}
180 .SUBCKT raw1inLatchF hcl in[1] out[F]
181 XlatchFlo@0 out[F] net@58 latchKeep
182 XlatchPoi@0 hcl in[1] out[F] net@45 latchPointF
183 Xwire90@0 net@45 net@58 wire90-146_1-layer_1-width_3
184 .ENDS raw1inLatchF
185
186 *** CELL: orangeTSMC090nm:NMOSx{sch}
187 .SUBCKT NMOSx-X_20 d g s
188 MNMOSf@0 d g s gnd nch W='60*(1+ABN/sqrt(60*2))' L='2' 
189 +DELVTO='AVT0N/sqrt(60*2)'
190 .ENDS NMOSx-X_20
191
192 *** CELL: orangeTSMC090nm:PMOSx{sch}
193 .SUBCKT PMOSx-X_20 d g s
194 MPMOSf@0 d g s vdd pch W='120*(1+ABP/sqrt(120*2))' L='2'  
195 +DELVTO='AVT0P/sqrt(120*2)'
196 .ENDS PMOSx-X_20
197
198 *** CELL: redFour:inv{sch}
199 .SUBCKT inv-X_20 in out
200 XNMOS@0 out in gnd NMOSx-X_20
201 XPMOS@0 out in vdd PMOSx-X_20
202 .ENDS inv-X_20
203
204 *** CELL: orangeTSMC090nm:NMOSx{sch}
205 .SUBCKT NMOSx-X_60 d g s
206 MNMOSf@0 d g s gnd nch W='180*(1+ABN/sqrt(180*2))' L='2' 
207 +DELVTO='AVT0N/sqrt(180*2)'
208 .ENDS NMOSx-X_60
209
210 *** CELL: orangeTSMC090nm:PMOSx{sch}
211 .SUBCKT PMOSx-X_60 d g s
212 MPMOSf@0 d g s vdd pch W='360*(1+ABP/sqrt(360*2))' L='2'  
213 +DELVTO='AVT0P/sqrt(360*2)'
214 .ENDS PMOSx-X_60
215
216 *** CELL: redFour:inv{sch}
217 .SUBCKT inv-X_60 in out
218 XNMOS@0 out in gnd NMOSx-X_60
219 XPMOS@0 out in vdd PMOSx-X_60
220 .ENDS inv-X_60
221
222 *** CELL: orangeTSMC090nm:wire{sch}
223 .SUBCKT wire-C_0_011f-294_8-R_34_667m a b
224 Ccap@0 gnd net@14 1.081f
225 Ccap@1 gnd net@8 1.081f
226 Ccap@2 gnd net@11 1.081f
227 Rres@0 net@14 a 1.703
228 Rres@1 net@11 net@14 3.407
229 Rres@2 b net@8 1.703
230 Rres@3 net@8 net@11 3.407
231 .ENDS wire-C_0_011f-294_8-R_34_667m
232
233 *** CELL: orangeTSMC090nm:wire90{sch}
234 .SUBCKT wire90-294_8-layer_1-width_3 a b
235 Xwire@0 a b wire-C_0_011f-294_8-R_34_667m
236 .ENDS wire90-294_8-layer_1-width_3
237
238 *** CELL: orangeTSMC090nm:wire{sch}
239 .SUBCKT wire-C_0_011f-242_1-R_34_667m a b
240 Ccap@0 gnd net@14 0.888f
241 Ccap@1 gnd net@8 0.888f
242 Ccap@2 gnd net@11 0.888f
243 Rres@0 net@14 a 1.399
244 Rres@1 net@11 net@14 2.798
245 Rres@2 b net@8 1.399
246 Rres@3 net@8 net@11 2.798
247 .ENDS wire-C_0_011f-242_1-R_34_667m
248
249 *** CELL: orangeTSMC090nm:wire90{sch}
250 .SUBCKT wire90-242_1-layer_1-width_3 a b
251 Xwire@0 a b wire-C_0_011f-242_1-R_34_667m
252 .ENDS wire90-242_1-layer_1-width_3
253
254 *** CELL: orangeTSMC090nm:wire{sch}
255 .SUBCKT wire-C_0_011f-546_2-R_34_667m a b
256 Ccap@0 gnd net@14 2.003f
257 Ccap@1 gnd net@8 2.003f
258 Ccap@2 gnd net@11 2.003f
259 Rres@0 net@14 a 3.156
260 Rres@1 net@11 net@14 6.312
261 Rres@2 b net@8 3.156
262 Rres@3 net@8 net@11 6.312
263 .ENDS wire-C_0_011f-546_2-R_34_667m
264
265 *** CELL: orangeTSMC090nm:wire90{sch}
266 .SUBCKT wire90-546_2-layer_1-width_3 a b
267 Xwire@0 a b wire-C_0_011f-546_2-R_34_667m
268 .ENDS wire90-546_2-layer_1-width_3
269
270 *** CELL: latchesK:latch1in60C{sch}
271 .SUBCKT latch1in60C hcl inS[1] outS[1]
272 Xhi2inLat@0 hcl inS[1] net@14 raw1inLatchF
273 XinvLT@0 net@15 net@18 invLT-X_5
274 XinvLT@1 net@16 net@19 inv-X_20
275 XinvLT@2 net@17 outS[1] inv-X_60
276 Xwire90@0 net@14 net@15 wire90-294_8-layer_1-width_3
277 Xwire90@1 net@18 net@16 wire90-242_1-layer_1-width_3
278 Xwire90@2 net@19 net@17 wire90-546_2-layer_1-width_3
279 .ENDS latch1in60C
280
281 *** CELL: orangeTSMC090nm:wire{sch}
282 .SUBCKT wire-C_0_011f-2565-R_26m a b
283 Ccap@0 gnd net@14 9.405f
284 Ccap@1 gnd net@8 9.405f
285 Ccap@2 gnd net@11 9.405f
286 Rres@0 net@14 a 11.115
287 Rres@1 net@11 net@14 22.23
288 Rres@2 b net@8 11.115
289 Rres@3 net@8 net@11 22.23
290 .ENDS wire-C_0_011f-2565-R_26m
291
292 *** CELL: orangeTSMC090nm:wire90{sch}
293 .SUBCKT wire90-2565-layer_1-width_4 a b
294 Xwire@0 a b wire-C_0_011f-2565-R_26m
295 .ENDS wire90-2565-layer_1-width_4
296
297 *** CELL: orangeTSMC090nm:wire{sch}
298 .SUBCKT wire-C_0_011f-834-R_26m a b
299 Ccap@0 gnd net@14 3.058f
300 Ccap@1 gnd net@8 3.058f
301 Ccap@2 gnd net@11 3.058f
302 Rres@0 net@14 a 3.614
303 Rres@1 net@11 net@14 7.228
304 Rres@2 b net@8 3.614
305 Rres@3 net@8 net@11 7.228
306 .ENDS wire-C_0_011f-834-R_26m
307
308 *** CELL: orangeTSMC090nm:wire90{sch}
309 .SUBCKT wire90-834-layer_1-width_4 a b
310 Xwire@0 a b wire-C_0_011f-834-R_26m
311 .ENDS wire90-834-layer_1-width_4
312
313 *** CELL: orangeTSMC090nm:wire{sch}
314 .SUBCKT wire-C_0_011f-2791-R_26m a b
315 Ccap@0 gnd net@14 10.234f
316 Ccap@1 gnd net@8 10.234f
317 Ccap@2 gnd net@11 10.234f
318 Rres@0 net@14 a 12.094
319 Rres@1 net@11 net@14 24.189
320 Rres@2 b net@8 12.094
321 Rres@3 net@8 net@11 24.189
322 .ENDS wire-C_0_011f-2791-R_26m
323
324 *** CELL: orangeTSMC090nm:wire90{sch}
325 .SUBCKT wire90-2791-layer_1-width_4 a b
326 Xwire@0 a b wire-C_0_011f-2791-R_26m
327 .ENDS wire90-2791-layer_1-width_4
328
329 *** CELL: registersJ:all1in52{sch}
330 .SUBCKT all1in52 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
331 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] aout[12] 
332 +aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] 
333 +aout[8] aout[9] aout[T] fire in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
334 +in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] 
335 +in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] 
336 +in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] 
337 +out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] out[20] 
338 +out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] out[29] 
339 +out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[37] out[3] 
340 +out[4] out[5] out[6] out[7] out[8] out[9]
341 XdataDriv@0 ain[T] net@90 net@81 dataDriver70
342 XhiL[1] net@41 in[1] out[1] latch1in60C
343 XhiL[2] net@41 in[2] out[2] latch1in60C
344 XhiL[3] net@41 in[3] out[3] latch1in60C
345 XhiL[4] net@41 in[4] out[4] latch1in60C
346 XhiL[5] net@41 in[5] out[5] latch1in60C
347 XhiL[6] net@41 in[6] out[6] latch1in60C
348 XhiL[7] net@41 in[7] out[7] latch1in60C
349 XhiL[8] net@41 in[8] out[8] latch1in60C
350 XhiL[9] net@41 in[9] out[9] latch1in60C
351 XhiL[10] net@41 in[10] out[10] latch1in60C
352 XhiL[11] net@41 in[11] out[11] latch1in60C
353 XhiL[12] net@41 in[12] out[12] latch1in60C
354 XhiL[13] net@41 in[13] out[13] latch1in60C
355 XhiL[14] net@41 in[14] out[14] latch1in60C
356 XhiL[15] net@41 in[15] out[15] latch1in60C
357 XhiL[16] net@41 in[16] out[16] latch1in60C
358 XhiL[17] net@41 in[17] out[17] latch1in60C
359 XhiL[18] net@41 in[18] out[18] latch1in60C
360 XhiL[19] net@41 in[19] out[19] latch1in60C
361 XhiL[20] net@41 in[20] out[20] latch1in60C
362 XhiL[21] net@41 in[21] out[21] latch1in60C
363 XhiL[22] net@41 in[22] out[22] latch1in60C
364 XhiL[23] net@41 in[23] out[23] latch1in60C
365 XhiL[24] net@41 in[24] out[24] latch1in60C
366 XhiL[25] net@41 in[25] out[25] latch1in60C
367 XhiL[26] net@41 in[26] out[26] latch1in60C
368 XhiL[27] net@41 in[27] out[27] latch1in60C
369 XhiL[28] net@41 in[28] out[28] latch1in60C
370 XhiL[29] net@41 in[29] out[29] latch1in60C
371 XhiL[30] net@41 in[30] out[30] latch1in60C
372 XhiL[31] net@41 in[31] out[31] latch1in60C
373 XhiL[32] net@41 in[32] out[32] latch1in60C
374 XhiL[33] net@41 in[33] out[33] latch1in60C
375 XhiL[34] net@41 in[34] out[34] latch1in60C
376 XhiL[35] net@41 in[35] out[35] latch1in60C
377 XhiL[36] net@41 in[36] out[36] latch1in60C
378 XhiL[37] net@41 in[37] out[37] latch1in60C
379 Xlat[1] net@98 ain[1] aout[1] latch1in60C
380 Xlat[2] net@98 ain[2] aout[2] latch1in60C
381 Xlat[3] net@98 ain[3] aout[3] latch1in60C
382 Xlat[4] net@98 ain[4] aout[4] latch1in60C
383 Xlat[5] net@98 ain[5] aout[5] latch1in60C
384 Xlat[6] net@98 ain[6] aout[6] latch1in60C
385 Xlat[7] net@98 ain[7] aout[7] latch1in60C
386 Xlat[8] net@98 ain[8] aout[8] latch1in60C
387 Xlat[9] net@98 ain[9] aout[9] latch1in60C
388 Xlat[10] net@98 ain[10] aout[10] latch1in60C
389 Xlat[11] net@98 ain[11] aout[11] latch1in60C
390 Xlat[12] net@98 ain[12] aout[12] latch1in60C
391 Xlat[13] net@98 ain[13] aout[13] latch1in60C
392 Xlat[14] net@98 ain[14] aout[14] latch1in60C
393 Xlatch1in@0 net@90 ain[T] aout[T] latch1in60C
394 Xwire90@0 net@81 net@41 wire90-2565-layer_1-width_4
395 Xwire90@1 net@81 net@41 wire90-2565-layer_1-width_4
396 Xwire90@2 fire net@98 wire90-834-layer_1-width_4
397 Xwire90@3 net@98 net@90 wire90-2791-layer_1-width_4
398 .ENDS all1in52
399
400 *** CELL: orangeTSMC090nm:PMOSx{sch}
401 .SUBCKT PMOSx-X_10 d g s
402 MPMOSf@0 d g s vdd pch W='60*(1+ABP/sqrt(60*2))' L='2'  
403 +DELVTO='AVT0P/sqrt(60*2)'
404 .ENDS PMOSx-X_10
405
406 *** CELL: orangeTSMC090nm:PMOSx{sch}
407 .SUBCKT PMOSx-X_25 d g s
408 MPMOSf@0 d g s vdd pch W='150*(1+ABP/sqrt(150*2))' L='2'  
409 +DELVTO='AVT0P/sqrt(150*2)'
410 .ENDS PMOSx-X_25
411
412 *** CELL: orangeTSMC090nm:NMOSx{sch}
413 .SUBCKT NMOSx-X_50 d g s
414 MNMOSf@0 d g s gnd nch W='150*(1+ABN/sqrt(150*2))' L='2' 
415 +DELVTO='AVT0N/sqrt(150*2)'
416 .ENDS NMOSx-X_50
417
418 *** CELL: redFour:nms2{sch}
419 .SUBCKT nms2-X_25 d g g2
420 XNMOS@0 d g2 net@0 NMOSx-X_50
421 XNMOS@1 net@0 g gnd NMOSx-X_50
422 .ENDS nms2-X_25
423
424 *** CELL: redFour:nand2{sch}
425 .SUBCKT nand2-X_25 ina inb out
426 XPMOS@0 out ina vdd PMOSx-X_25
427 XPMOS@1 out inb vdd PMOSx-X_25
428 Xnms2@0 out ina inb nms2-X_25
429 .ENDS nand2-X_25
430
431 *** CELL: arbiterK:half2inArb{sch}
432 .SUBCKT half2inArb cross grant[B] inA req[B]
433 XNMOSx@0 vdd req[B] grant[B] PMOSx-X_10
434 XPMOSx@0 cross inA grant[B] NMOSx-X_10
435 Xnor2n@0 inA req[B] cross nand2-X_25
436 .ENDS half2inArb
437
438 *** CELL: orangeTSMC090nm:wire{sch}
439 .SUBCKT wire-C_0_011f-830_7-R_34_667m a b
440 Ccap@0 gnd net@14 3.046f
441 Ccap@1 gnd net@8 3.046f
442 Ccap@2 gnd net@11 3.046f
443 Rres@0 net@14 a 4.8
444 Rres@1 net@11 net@14 9.599
445 Rres@2 b net@8 4.8
446 Rres@3 net@8 net@11 9.599
447 .ENDS wire-C_0_011f-830_7-R_34_667m
448
449 *** CELL: orangeTSMC090nm:wire90{sch}
450 .SUBCKT wire90-830_7-layer_1-width_3 a b
451 Xwire@0 a b wire-C_0_011f-830_7-R_34_667m
452 .ENDS wire90-830_7-layer_1-width_3
453
454 *** CELL: orangeTSMC090nm:wire{sch}
455 .SUBCKT wire-C_0_011f-834_6-R_34_667m a b
456 Ccap@0 gnd net@14 3.06f
457 Ccap@1 gnd net@8 3.06f
458 Ccap@2 gnd net@11 3.06f
459 Rres@0 net@14 a 4.822
460 Rres@1 net@11 net@14 9.644
461 Rres@2 b net@8 4.822
462 Rres@3 net@8 net@11 9.644
463 .ENDS wire-C_0_011f-834_6-R_34_667m
464
465 *** CELL: orangeTSMC090nm:wire90{sch}
466 .SUBCKT wire90-834_6-layer_1-width_3 a b
467 Xwire@0 a b wire-C_0_011f-834_6-R_34_667m
468 .ENDS wire90-834_6-layer_1-width_3
469
470 *** CELL: arbiterK:arbiter2{sch}
471 .SUBCKT arbiter2 grant[A] grant[B] req[A] req[B]
472 XhalfArb@2 net@12 grant[A] net@5 req[A] half2inArb
473 XhalfArb@3 net@13 grant[B] net@8 req[B] half2inArb
474 Xwire90@0 net@12 net@8 wire90-830_7-layer_1-width_3
475 Xwire90@1 net@5 net@13 wire90-834_6-layer_1-width_3
476 .ENDS arbiter2
477
478 *** CELL: orangeTSMC090nm:NMOSx{sch}
479 .SUBCKT NMOSx-X_100 d g s
480 MNMOSf@0 d g s gnd nch W='300*(1+ABN/sqrt(300*2))' L='2' 
481 +DELVTO='AVT0N/sqrt(300*2)'
482 .ENDS NMOSx-X_100
483
484 *** CELL: orangeTSMC090nm:PMOSx{sch}
485 .SUBCKT PMOSx-X_100 d g s
486 MPMOSf@0 d g s vdd pch W='600*(1+ABP/sqrt(600*2))' L='2'  
487 +DELVTO='AVT0P/sqrt(600*2)'
488 .ENDS PMOSx-X_100
489
490 *** CELL: redFour:inv{sch}
491 .SUBCKT inv-X_100 in out
492 XNMOS@0 out in gnd NMOSx-X_100
493 XPMOS@0 out in vdd PMOSx-X_100
494 .ENDS inv-X_100
495
496 *** CELL: orangeTSMC090nm:NMOSx{sch}
497 .SUBCKT NMOSx-X_40 d g s
498 MNMOSf@0 d g s gnd nch W='120*(1+ABN/sqrt(120*2))' L='2' 
499 +DELVTO='AVT0N/sqrt(120*2)'
500 .ENDS NMOSx-X_40
501
502 *** CELL: redFour:nms2{sch}
503 .SUBCKT nms2-X_20 d g g2
504 XNMOS@0 d g2 net@0 NMOSx-X_40
505 XNMOS@1 net@0 g gnd NMOSx-X_40
506 .ENDS nms2-X_20
507
508 *** CELL: redFour:nms2_sy{sch}
509 .SUBCKT nms2_sy-X_40 d g g2
510 Xnms2@0 d g g2 nms2-X_20
511 Xnms2@1 d g2 g nms2-X_20
512 .ENDS nms2_sy-X_40
513
514 *** CELL: redFour:nand2LT_sy{sch}
515 .SUBCKT nand2LT_sy-X_40 ina inb out
516 XPMOS@0 out ina vdd PMOSx-X_20
517 XPMOS@1 out inb vdd PMOSx-X_20
518 Xnms2_sy@0 out ina inb nms2_sy-X_40
519 .ENDS nand2LT_sy-X_40
520
521 *** CELL: orangeTSMC090nm:wire{sch}
522 .SUBCKT wire-C_0_011f-414-R_34_667m a b
523 Ccap@0 gnd net@14 1.518f
524 Ccap@1 gnd net@8 1.518f
525 Ccap@2 gnd net@11 1.518f
526 Rres@0 net@14 a 2.392
527 Rres@1 net@11 net@14 4.784
528 Rres@2 b net@8 2.392
529 Rres@3 net@8 net@11 4.784
530 .ENDS wire-C_0_011f-414-R_34_667m
531
532 *** CELL: orangeTSMC090nm:wire90{sch}
533 .SUBCKT wire90-414-layer_1-width_3 a b
534 Xwire@0 a b wire-C_0_011f-414-R_34_667m
535 .ENDS wire90-414-layer_1-width_3
536
537 *** CELL: orangeTSMC090nm:wire{sch}
538 .SUBCKT wire-C_0_011f-927-R_34_667m a b
539 Ccap@0 gnd net@14 3.399f
540 Ccap@1 gnd net@8 3.399f
541 Ccap@2 gnd net@11 3.399f
542 Rres@0 net@14 a 5.356
543 Rres@1 net@11 net@14 10.712
544 Rres@2 b net@8 5.356
545 Rres@3 net@8 net@11 10.712
546 .ENDS wire-C_0_011f-927-R_34_667m
547
548 *** CELL: orangeTSMC090nm:wire90{sch}
549 .SUBCKT wire90-927-layer_1-width_3 a b
550 Xwire@0 a b wire-C_0_011f-927-R_34_667m
551 .ENDS wire90-927-layer_1-width_3
552
553 *** CELL: centersJ:ctrAND2in100{sch}
554 .SUBCKT ctrAND2in100 inA inB out
555 Xinv@5 net@146 out inv-X_100
556 Xinv@6 inB net@135 inv-X_20
557 Xinv@7 inA net@139 inv-X_20
558 Xnand2LT_@0 net@140 net@136 net@144 nand2LT_sy-X_40
559 Xwire90@4 net@135 net@136 wire90-414-layer_1-width_3
560 Xwire90@5 net@144 net@146 wire90-927-layer_1-width_3
561 Xwire90@6 net@139 net@140 wire90-414-layer_1-width_3
562 .ENDS ctrAND2in100
563
564 *** CELL: redFour:inv{sch}
565 .SUBCKT inv-X_10 in out
566 XNMOS@0 out in gnd NMOSx-X_10
567 XPMOS@0 out in vdd PMOSx-X_10
568 .ENDS inv-X_10
569
570 *** CELL: orangeTSMC090nm:PMOSx{sch}
571 .SUBCKT PMOSx-X_9_999 d g s
572 MPMOSf@0 d g s vdd pch W='59.994*(1+ABP/sqrt(59.994*2))' L='2'  
573 +DELVTO='AVT0P/sqrt(59.994*2)'
574 .ENDS PMOSx-X_9_999
575
576 *** CELL: redFour:pms3{sch}
577 .SUBCKT pms3-X_3_333 d g g2 g3
578 XPMOS@0 d g3 net@2 PMOSx-X_9_999
579 XPMOS@1 net@2 g2 net@5 PMOSx-X_9_999
580 XPMOS@2 net@5 g vdd PMOSx-X_9_999
581 .ENDS pms3-X_3_333
582
583 *** CELL: orangeTSMC090nm:wire{sch}
584 .SUBCKT wire-C_0_011f-243_6-R_34_667m a b
585 Ccap@0 gnd net@14 0.893f
586 Ccap@1 gnd net@8 0.893f
587 Ccap@2 gnd net@11 0.893f
588 Rres@0 net@14 a 1.407
589 Rres@1 net@11 net@14 2.815
590 Rres@2 b net@8 1.407
591 Rres@3 net@8 net@11 2.815
592 .ENDS wire-C_0_011f-243_6-R_34_667m
593
594 *** CELL: orangeTSMC090nm:wire90{sch}
595 .SUBCKT wire90-243_6-layer_1-width_3 a b
596 Xwire@0 a b wire-C_0_011f-243_6-R_34_667m
597 .ENDS wire90-243_6-layer_1-width_3
598
599 *** CELL: driversJ:predDri60wMC{sch}
600 .SUBCKT predDri60wMC in mc pred
601 XNMOSx@0 pred in gnd NMOSx-X_60
602 XNMOSx@1 pred mc gnd NMOSx-X_10
603 Xinv@0 pred net@145 inv-X_10
604 Xpms3@0 pred mc in net@174 pms3-X_3_333
605 Xwire90@0 net@174 net@145 wire90-243_6-layer_1-width_3
606 .ENDS predDri60wMC
607
608 *** CELL: redFour:invLT{sch}
609 .SUBCKT invLT-X_10 in out
610 XNMOS@0 out in gnd NMOSx-X_20
611 XPMOS@0 out in vdd PMOSx-X_10
612 .ENDS invLT-X_10
613
614 *** CELL: orangeTSMC090nm:wire{sch}
615 .SUBCKT wire-C_0_011f-282-R_34_667m a b
616 Ccap@0 gnd net@14 1.034f
617 Ccap@1 gnd net@8 1.034f
618 Ccap@2 gnd net@11 1.034f
619 Rres@0 net@14 a 1.629
620 Rres@1 net@11 net@14 3.259
621 Rres@2 b net@8 1.629
622 Rres@3 net@8 net@11 3.259
623 .ENDS wire-C_0_011f-282-R_34_667m
624
625 *** CELL: orangeTSMC090nm:wire90{sch}
626 .SUBCKT wire90-282-layer_1-width_3 a b
627 Xwire@0 a b wire-C_0_011f-282-R_34_667m
628 .ENDS wire90-282-layer_1-width_3
629
630 *** CELL: latchesK:latch1in10A{sch}
631 .SUBCKT latch1in10A hcl in[1] out[1]
632 Xhi2inLat@0 hcl in[1] net@19 raw1inLatchF
633 XinvLT@0 net@18 out[1] invLT-X_10
634 Xwire90@0 net@19 net@18 wire90-282-layer_1-width_3
635 .ENDS latch1in10A
636
637 *** CELL: orangeTSMC090nm:wire{sch}
638 .SUBCKT wire-C_0_011f-145_9-R_34_667m a b
639 Ccap@0 gnd net@14 0.535f
640 Ccap@1 gnd net@8 0.535f
641 Ccap@2 gnd net@11 0.535f
642 Rres@0 net@14 a 0.843
643 Rres@1 net@11 net@14 1.686
644 Rres@2 b net@8 0.843
645 Rres@3 net@8 net@11 1.686
646 .ENDS wire-C_0_011f-145_9-R_34_667m
647
648 *** CELL: orangeTSMC090nm:wire90{sch}
649 .SUBCKT wire90-145_9-layer_1-width_3 a b
650 Xwire@0 a b wire-C_0_011f-145_9-R_34_667m
651 .ENDS wire90-145_9-layer_1-width_3
652
653 *** CELL: latchesK:raw2inLatchF{sch}
654 .SUBCKT raw2inLatchF hcl[A] hcl[B] inA[1] inB[1] out[F]
655 XlatchKee@0 out[F] net@63 latchKeep
656 XlatchPoi@0 hcl[A] inA[1] out[F] net@45 latchPointF
657 XlatchPoi@1 hcl[B] inB[1] out[F] net@45 latchPointF
658 Xwire90@0 net@45 net@63 wire90-145_9-layer_1-width_3
659 .ENDS raw2inLatchF
660
661 *** CELL: orangeTSMC090nm:wire{sch}
662 .SUBCKT wire-C_0_011f-311_7-R_34_667m a b
663 Ccap@0 gnd net@14 1.143f
664 Ccap@1 gnd net@8 1.143f
665 Ccap@2 gnd net@11 1.143f
666 Rres@0 net@14 a 1.801
667 Rres@1 net@11 net@14 3.602
668 Rres@2 b net@8 1.801
669 Rres@3 net@8 net@11 3.602
670 .ENDS wire-C_0_011f-311_7-R_34_667m
671
672 *** CELL: orangeTSMC090nm:wire90{sch}
673 .SUBCKT wire90-311_7-layer_1-width_3 a b
674 Xwire@0 a b wire-C_0_011f-311_7-R_34_667m
675 .ENDS wire90-311_7-layer_1-width_3
676
677 *** CELL: latchesK:latch2in10Alo{sch}
678 .SUBCKT latch2in10Alo hcl[A] hcl[B] inA[1] inB[1] out[1]
679 Xhi2inLat@0 hcl[A] hcl[B] inA[1] inB[1] dataBar raw2inLatchF
680 XinvLT@0 net@15 out[1] invLT-X_10
681 Xwire90@0 dataBar net@15 wire90-311_7-layer_1-width_3
682 .ENDS latch2in10Alo
683
684 *** CELL: orangeTSMC090nm:wire{sch}
685 .SUBCKT wire-C_0_011f-218_4-R_34_667m a b
686 Ccap@0 gnd net@14 0.801f
687 Ccap@1 gnd net@8 0.801f
688 Ccap@2 gnd net@11 0.801f
689 Rres@0 net@14 a 1.262
690 Rres@1 net@11 net@14 2.524
691 Rres@2 b net@8 1.262
692 Rres@3 net@8 net@11 2.524
693 .ENDS wire-C_0_011f-218_4-R_34_667m
694
695 *** CELL: orangeTSMC090nm:wire90{sch}
696 .SUBCKT wire90-218_4-layer_1-width_3 a b
697 Xwire@0 a b wire-C_0_011f-218_4-R_34_667m
698 .ENDS wire90-218_4-layer_1-width_3
699
700 *** CELL: scanJ:scanCellE{sch}
701 .SUBCKT scanCellE dIn[1] p1p p2p rd sin sout
702 Xlatch1in@0 p2p sin net@2 latch1in10A
703 Xlatch2in@0 p1p rd net@10 dIn[1] sout latch2in10Alo
704 Xwire90@0 net@2 net@10 wire90-218_4-layer_1-width_3
705 .ENDS scanCellE
706
707 *** CELL: orangeTSMC090nm:wire{sch}
708 .SUBCKT wire-C_0_011f-297_6-R_34_667m a b
709 Ccap@0 gnd net@14 1.091f
710 Ccap@1 gnd net@8 1.091f
711 Ccap@2 gnd net@11 1.091f
712 Rres@0 net@14 a 1.719
713 Rres@1 net@11 net@14 3.439
714 Rres@2 b net@8 1.719
715 Rres@3 net@8 net@11 3.439
716 .ENDS wire-C_0_011f-297_6-R_34_667m
717
718 *** CELL: orangeTSMC090nm:wire90{sch}
719 .SUBCKT wire90-297_6-layer_1-width_3 a b
720 Xwire@0 a b wire-C_0_011f-297_6-R_34_667m
721 .ENDS wire90-297_6-layer_1-width_3
722
723 *** CELL: scanJ:scanEx2vert{sch}
724 .SUBCKT scanEx2vert dIn[1] dIn[2] mc sir[1] sir[2] sir[3] sir[4] sir[5] 
725 +sir[6] sir[7] sir[8] sor[1]
726 XscanCell@1 dIn[1] sir[3] sir[2] sir[5] sir[1] net@26 scanCellE
727 XscanCell@2 dIn[2] sir[3] sir[2] sir[5] net@27 sor[1] scanCellE
728 Xwire90@0 net@26 net@27 wire90-297_6-layer_1-width_3
729 .ENDS scanEx2vert
730
731 *** CELL: latchPartsK:latchPointFmcHI{sch}
732 .SUBCKT latchPointFmcHI mc x[F] x[T]
733 XPMOSx@0 gnd mc x[T] NMOSx-X_3
734 XPMOSx@1 vdd mc x[F] NMOSx-X_6
735 .ENDS latchPointFmcHI
736
737 *** CELL: latchesK:raw2inLatchFmc{sch}
738 .SUBCKT raw2inLatchFmc hcl inA[1] mc out[F]
739 XlatchKee@0 out[F] net@63 latchKeep
740 XlatchPoi@0 hcl inA[1] out[F] net@45 latchPointF
741 XlatchPoi@1 mc out[F] net@45 latchPointFmcHI
742 Xwire90@0 net@45 net@63 wire90-145_9-layer_1-width_3
743 .ENDS raw2inLatchFmc
744
745 *** CELL: orangeTSMC090nm:wire{sch}
746 .SUBCKT wire-C_0_011f-283-R_34_667m a b
747 Ccap@0 gnd net@14 1.038f
748 Ccap@1 gnd net@8 1.038f
749 Ccap@2 gnd net@11 1.038f
750 Rres@0 net@14 a 1.635
751 Rres@1 net@11 net@14 3.27
752 Rres@2 b net@8 1.635
753 Rres@3 net@8 net@11 3.27
754 .ENDS wire-C_0_011f-283-R_34_667m
755
756 *** CELL: orangeTSMC090nm:wire90{sch}
757 .SUBCKT wire90-283-layer_1-width_3 a b
758 Xwire@0 a b wire-C_0_011f-283-R_34_667m
759 .ENDS wire90-283-layer_1-width_3
760
761 *** CELL: latchesK:latch2in10Alomc{sch}
762 .SUBCKT latch2in10Alomc hcl inA[1] mc out[1]
763 Xhi2inLat@0 hcl inA[1] mc dataBar raw2inLatchFmc
764 XinvLT@0 net@20 out[1] invLT-X_10
765 Xwire90@0 dataBar net@20 wire90-283-layer_1-width_3
766 .ENDS latch2in10Alomc
767
768 *** CELL: scanJ:scanCellF{sch}
769 .SUBCKT scanCellF dout[1] mc p1p p2p rd sin sout wr
770 Xlatch1in@0 p2p sin net@2 latch1in10A
771 Xlatch2in@0 p1p rd net@10 dout[1] sout latch2in10Alo
772 Xlatch2in@1 wr sout mc dout[1] latch2in10Alomc
773 Xwire90@0 net@2 net@10 wire90-297_6-layer_1-width_3
774 .ENDS scanCellF
775
776 *** CELL: scanJ:scanFx3hor{sch}
777 .SUBCKT scanFx3hor dout[1] dout[2] dout[3] sic[1] sic[2] sic[3] sic[4] sic[5] 
778 +sic[6] sic[7] sic[8] sic[9] soc[1]
779 XscanCell@1 dout[2] sic[9] sic[3] sic[2] sic[5] net@32 net@31 sic[4] 
780 +scanCellF
781 XscanCell@2 dout[1] sic[9] sic[3] sic[2] sic[5] sic[1] net@30 sic[4] 
782 +scanCellF
783 XscanCell@3 dout[3] sic[9] sic[3] sic[2] sic[5] net@33 soc[1] sic[4] 
784 +scanCellF
785 Xwire90@0 net@30 net@32 wire90-297_6-layer_1-width_3
786 Xwire90@1 net@31 net@33 wire90-297_6-layer_1-width_3
787 .ENDS scanFx3hor
788
789 *** CELL: orangeTSMC090nm:NMOSx{sch}
790 .SUBCKT NMOSx-X_5 d g s
791 MNMOSf@0 d g s gnd nch W='15*(1+ABN/sqrt(15*2))' L='2' 
792 +DELVTO='AVT0N/sqrt(15*2)'
793 .ENDS NMOSx-X_5
794
795 *** CELL: redFour:inv{sch}
796 .SUBCKT inv-X_5 in out
797 XNMOS@0 out in gnd NMOSx-X_5
798 XPMOS@0 out in vdd PMOSx-X_5
799 .ENDS inv-X_5
800
801 *** CELL: orangeTSMC090nm:NMOSx{sch}
802 .SUBCKT NMOSx-X_16 d g s
803 MNMOSf@0 d g s gnd nch W='48*(1+ABN/sqrt(48*2))' L='2' 
804 +DELVTO='AVT0N/sqrt(48*2)'
805 .ENDS NMOSx-X_16
806
807 *** CELL: redFour:nms2{sch}
808 .SUBCKT nms2-X_8 d g g2
809 XNMOS@0 d g2 net@0 NMOSx-X_16
810 XNMOS@1 net@0 g gnd NMOSx-X_16
811 .ENDS nms2-X_8
812
813 *** CELL: redFour:nms2{sch}
814 .SUBCKT nms2-X_10 d g g2
815 XNMOS@0 d g2 net@0 NMOSx-X_20
816 XNMOS@1 net@0 g gnd NMOSx-X_20
817 .ENDS nms2-X_10
818
819 *** CELL: redFour:nms2_sy{sch}
820 .SUBCKT nms2_sy-X_20 d g g2
821 Xnms2@0 d g g2 nms2-X_10
822 Xnms2@1 d g2 g nms2-X_10
823 .ENDS nms2_sy-X_20
824
825 *** CELL: redFour:nand2_sy{sch}
826 .SUBCKT nand2_sy-X_20 ina inb out
827 XPMOS@0 out inb vdd PMOSx-X_20
828 XPMOS@1 out ina vdd PMOSx-X_20
829 Xnms2_sy@0 out ina inb nms2_sy-X_20
830 .ENDS nand2_sy-X_20
831
832 *** CELL: orangeTSMC090nm:wire{sch}
833 .SUBCKT wire-C_0_011f-627_9-R_34_667m a b
834 Ccap@0 gnd net@14 2.302f
835 Ccap@1 gnd net@8 2.302f
836 Ccap@2 gnd net@11 2.302f
837 Rres@0 net@14 a 3.628
838 Rres@1 net@11 net@14 7.256
839 Rres@2 b net@8 3.628
840 Rres@3 net@8 net@11 7.256
841 .ENDS wire-C_0_011f-627_9-R_34_667m
842
843 *** CELL: orangeTSMC090nm:wire90{sch}
844 .SUBCKT wire90-627_9-layer_1-width_3 a b
845 Xwire@0 a b wire-C_0_011f-627_9-R_34_667m
846 .ENDS wire90-627_9-layer_1-width_3
847
848 *** CELL: orangeTSMC090nm:wire{sch}
849 .SUBCKT wire-C_0_011f-124_7-R_34_667m a b
850 Ccap@0 gnd net@14 0.457f
851 Ccap@1 gnd net@8 0.457f
852 Ccap@2 gnd net@11 0.457f
853 Rres@0 net@14 a 0.72
854 Rres@1 net@11 net@14 1.441
855 Rres@2 b net@8 0.72
856 Rres@3 net@8 net@11 1.441
857 .ENDS wire-C_0_011f-124_7-R_34_667m
858
859 *** CELL: orangeTSMC090nm:wire90{sch}
860 .SUBCKT wire90-124_7-layer_1-width_3 a b
861 Xwire@0 a b wire-C_0_011f-124_7-R_34_667m
862 .ENDS wire90-124_7-layer_1-width_3
863
864 *** CELL: driversJ:sucANDdri60{sch}
865 .SUBCKT sucANDdri60 inA inB succ
866 XPMOSx@0 succ net@51 vdd PMOSx-X_60
867 Xinv@0 succ net@71 inv-X_5
868 Xnms2@0 succ net@51 net@72 nms2-X_8
869 Xnor2_sy@0 inA inB net@67 nand2_sy-X_20
870 Xwire90@0 net@67 net@51 wire90-627_9-layer_1-width_3
871 Xwire90@1 net@72 net@71 wire90-124_7-layer_1-width_3
872 .ENDS sucANDdri60
873
874 *** CELL: orangeTSMC090nm:wire{sch}
875 .SUBCKT wire-C_0_011f-541-R_34_667m a b
876 Ccap@0 gnd net@14 1.984f
877 Ccap@1 gnd net@8 1.984f
878 Ccap@2 gnd net@11 1.984f
879 Rres@0 net@14 a 3.126
880 Rres@1 net@11 net@14 6.252
881 Rres@2 b net@8 3.126
882 Rres@3 net@8 net@11 6.252
883 .ENDS wire-C_0_011f-541-R_34_667m
884
885 *** CELL: orangeTSMC090nm:wire90{sch}
886 .SUBCKT wire90-541-layer_1-width_3 a b
887 Xwire@0 a b wire-C_0_011f-541-R_34_667m
888 .ENDS wire90-541-layer_1-width_3
889
890 *** CELL: orangeTSMC090nm:wire{sch}
891 .SUBCKT wire-C_0_011f-509_3-R_34_667m a b
892 Ccap@0 gnd net@14 1.867f
893 Ccap@1 gnd net@8 1.867f
894 Ccap@2 gnd net@11 1.867f
895 Rres@0 net@14 a 2.943
896 Rres@1 net@11 net@14 5.885
897 Rres@2 b net@8 2.943
898 Rres@3 net@8 net@11 5.885
899 .ENDS wire-C_0_011f-509_3-R_34_667m
900
901 *** CELL: orangeTSMC090nm:wire90{sch}
902 .SUBCKT wire90-509_3-layer_1-width_3 a b
903 Xwire@0 a b wire-C_0_011f-509_3-R_34_667m
904 .ENDS wire90-509_3-layer_1-width_3
905
906 *** CELL: orangeTSMC090nm:wire{sch}
907 .SUBCKT wire-C_0_011f-602_3-R_34_667m a b
908 Ccap@0 gnd net@14 2.208f
909 Ccap@1 gnd net@8 2.208f
910 Ccap@2 gnd net@11 2.208f
911 Rres@0 net@14 a 3.48
912 Rres@1 net@11 net@14 6.96
913 Rres@2 b net@8 3.48
914 Rres@3 net@8 net@11 6.96
915 .ENDS wire-C_0_011f-602_3-R_34_667m
916
917 *** CELL: orangeTSMC090nm:wire90{sch}
918 .SUBCKT wire90-602_3-layer_1-width_3 a b
919 Xwire@0 a b wire-C_0_011f-602_3-R_34_667m
920 .ENDS wire90-602_3-layer_1-width_3
921
922 *** CELL: orangeTSMC090nm:wire{sch}
923 .SUBCKT wire-C_0_011f-440_5-R_34_667m a b
924 Ccap@0 gnd net@14 1.615f
925 Ccap@1 gnd net@8 1.615f
926 Ccap@2 gnd net@11 1.615f
927 Rres@0 net@14 a 2.545
928 Rres@1 net@11 net@14 5.09
929 Rres@2 b net@8 2.545
930 Rres@3 net@8 net@11 5.09
931 .ENDS wire-C_0_011f-440_5-R_34_667m
932
933 *** CELL: orangeTSMC090nm:wire90{sch}
934 .SUBCKT wire90-440_5-layer_1-width_3 a b
935 Xwire@0 a b wire-C_0_011f-440_5-R_34_667m
936 .ENDS wire90-440_5-layer_1-width_3
937
938 *** CELL: orangeTSMC090nm:wire{sch}
939 .SUBCKT wire-C_0_011f-397_6-R_34_667m a b
940 Ccap@0 gnd net@14 1.458f
941 Ccap@1 gnd net@8 1.458f
942 Ccap@2 gnd net@11 1.458f
943 Rres@0 net@14 a 2.297
944 Rres@1 net@11 net@14 4.594
945 Rres@2 b net@8 2.297
946 Rres@3 net@8 net@11 4.594
947 .ENDS wire-C_0_011f-397_6-R_34_667m
948
949 *** CELL: orangeTSMC090nm:wire90{sch}
950 .SUBCKT wire90-397_6-layer_1-width_3 a b
951 Xwire@0 a b wire-C_0_011f-397_6-R_34_667m
952 .ENDS wire90-397_6-layer_1-width_3
953
954 *** CELL: orangeTSMC090nm:wire{sch}
955 .SUBCKT wire-C_0_011f-343_6-R_34_667m a b
956 Ccap@0 gnd net@14 1.26f
957 Ccap@1 gnd net@8 1.26f
958 Ccap@2 gnd net@11 1.26f
959 Rres@0 net@14 a 1.985
960 Rres@1 net@11 net@14 3.97
961 Rres@2 b net@8 1.985
962 Rres@3 net@8 net@11 3.97
963 .ENDS wire-C_0_011f-343_6-R_34_667m
964
965 *** CELL: orangeTSMC090nm:wire90{sch}
966 .SUBCKT wire90-343_6-layer_1-width_3 a b
967 Xwire@0 a b wire-C_0_011f-343_6-R_34_667m
968 .ENDS wire90-343_6-layer_1-width_3
969
970 *** CELL: orangeTSMC090nm:wire{sch}
971 .SUBCKT wire-C_0_011f-831_5-R_34_667m a b
972 Ccap@0 gnd net@14 3.049f
973 Ccap@1 gnd net@8 3.049f
974 Ccap@2 gnd net@11 3.049f
975 Rres@0 net@14 a 4.804
976 Rres@1 net@11 net@14 9.608
977 Rres@2 b net@8 4.804
978 Rres@3 net@8 net@11 9.608
979 .ENDS wire-C_0_011f-831_5-R_34_667m
980
981 *** CELL: orangeTSMC090nm:wire90{sch}
982 .SUBCKT wire90-831_5-layer_1-width_3 a b
983 Xwire@0 a b wire-C_0_011f-831_5-R_34_667m
984 .ENDS wire90-831_5-layer_1-width_3
985
986 *** CELL: orangeTSMC090nm:wire{sch}
987 .SUBCKT wire-C_0_011f-646_3-R_34_667m a b
988 Ccap@0 gnd net@14 2.37f
989 Ccap@1 gnd net@8 2.37f
990 Ccap@2 gnd net@11 2.37f
991 Rres@0 net@14 a 3.734
992 Rres@1 net@11 net@14 7.468
993 Rres@2 b net@8 3.734
994 Rres@3 net@8 net@11 7.468
995 .ENDS wire-C_0_011f-646_3-R_34_667m
996
997 *** CELL: orangeTSMC090nm:wire90{sch}
998 .SUBCKT wire90-646_3-layer_1-width_3 a b
999 Xwire@0 a b wire-C_0_011f-646_3-R_34_667m
1000 .ENDS wire90-646_3-layer_1-width_3
1001
1002 *** CELL: orangeTSMC090nm:wire{sch}
1003 .SUBCKT wire-C_0_011f-1092_8-R_34_667m a b
1004 Ccap@0 gnd net@14 4.007f
1005 Ccap@1 gnd net@8 4.007f
1006 Ccap@2 gnd net@11 4.007f
1007 Rres@0 net@14 a 6.314
1008 Rres@1 net@11 net@14 12.628
1009 Rres@2 b net@8 6.314
1010 Rres@3 net@8 net@11 12.628
1011 .ENDS wire-C_0_011f-1092_8-R_34_667m
1012
1013 *** CELL: orangeTSMC090nm:wire90{sch}
1014 .SUBCKT wire90-1092_8-layer_1-width_3 a b
1015 Xwire@0 a b wire-C_0_011f-1092_8-R_34_667m
1016 .ENDS wire90-1092_8-layer_1-width_3
1017
1018 *** CELL: gaspJ:gaspDrain{sch}
1019 .SUBCKT gaspDrain fire[A] pred sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] 
1020 +sic[7] sic[8] sic[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] 
1021 +sir[9] soc[1] sor[1] succ
1022 Xarbiter2@0 net@374 net@353 pred net@375 arbiter2
1023 Xcenter3i@0 net@241 succ fire[A] ctrAND2in100
1024 Xinv@0 net@357 net@409 inv-X_10
1025 Xinv@1 go net@360 inv-X_10
1026 Xinv@3 silent net@333 inv-X_20
1027 XpredDri6@0 fire[A] net@364 pred predDri60wMC
1028 XscanEx2v@1 pred stopped sir[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] 
1029 +sir[7] sir[8] sor[1] scanEx2vert
1030 XscanFx3h@0 net@467 net@447 net@466 sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] 
1031 +sic[7] sic[8] sic[9] soc[1] scanFx3hor
1032 XsucANDdr@0 net@338 fire[A] succ sucANDdri60
1033 Xwire90@1 net@374 net@241 wire90-541-layer_1-width_3
1034 Xwire90@7 net@375 net@360 wire90-509_3-layer_1-width_3
1035 Xwire90@8 net@364 clear wire90-602_3-layer_1-width_3
1036 Xwire90@9 net@333 net@338 wire90-440_5-layer_1-width_3
1037 Xwire90@10 net@357 net@353 wire90-397_6-layer_1-width_3
1038 Xwire90@11 stopped net@409 wire90-343_6-layer_1-width_3
1039 Xwire90@12 net@466 clear wire90-831_5-layer_1-width_3
1040 Xwire90@13 net@447 silent wire90-646_3-layer_1-width_3
1041 Xwire90@14 net@467 go wire90-1092_8-layer_1-width_3
1042 .ENDS gaspDrain
1043
1044 *** CELL: orangeTSMC090nm:wire{sch}
1045 .SUBCKT wire-C_0_011f-1673-R_34_667m a b
1046 Ccap@0 gnd net@14 6.134f
1047 Ccap@1 gnd net@8 6.134f
1048 Ccap@2 gnd net@11 6.134f
1049 Rres@0 net@14 a 9.666
1050 Rres@1 net@11 net@14 19.332
1051 Rres@2 b net@8 9.666
1052 Rres@3 net@8 net@11 19.332
1053 .ENDS wire-C_0_011f-1673-R_34_667m
1054
1055 *** CELL: orangeTSMC090nm:wire90{sch}
1056 .SUBCKT wire90-1673-layer_1-width_3 a b
1057 Xwire@0 a b wire-C_0_011f-1673-R_34_667m
1058 .ENDS wire90-1673-layer_1-width_3
1059
1060 *** CELL: stagesJ:drainStage{sch}
1061 .SUBCKT drainStage ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1062 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1063 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1064 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
1065 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1066 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1067 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1068 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1069 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1070 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1071 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred sic[1] sic[2] 
1072 +sic[3] sic[4] sic[5] sic[6] sic[7] sic[8] sic[9] sir[1] sir[2] sir[3] sir[4] 
1073 +sir[5] sir[6] sir[7] sir[8] sir[9] soc[1] sor[1] succ
1074 Xall1in52@0 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
1075 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] aout[12] 
1076 +aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] 
1077 +aout[8] aout[9] aout[T] net@2 in[10] in[11] in[12] in[13] in[14] in[15] 
1078 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1079 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1080 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1081 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1082 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1083 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1084 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] all1in52
1085 XgaspPlai@0 net@0 pred sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] sic[7] 
1086 +sic[8] sic[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] 
1087 +soc[1] sor[1] succ gaspDrain
1088 Xwire90@0 net@0 net@2 wire90-1673-layer_1-width_3
1089 .ENDS drainStage
1090
1091 *** CELL: orangeTSMC090nm:wire{sch}
1092 .SUBCKT wire-C_0_011f-295_8-R_34_667m a b
1093 Ccap@0 gnd net@14 1.085f
1094 Ccap@1 gnd net@8 1.085f
1095 Ccap@2 gnd net@11 1.085f
1096 Rres@0 net@14 a 1.709
1097 Rres@1 net@11 net@14 3.418
1098 Rres@2 b net@8 1.709
1099 Rres@3 net@8 net@11 3.418
1100 .ENDS wire-C_0_011f-295_8-R_34_667m
1101
1102 *** CELL: orangeTSMC090nm:wire90{sch}
1103 .SUBCKT wire90-295_8-layer_1-width_3 a b
1104 Xwire@0 a b wire-C_0_011f-295_8-R_34_667m
1105 .ENDS wire90-295_8-layer_1-width_3
1106
1107 *** CELL: orangeTSMC090nm:wire{sch}
1108 .SUBCKT wire-C_0_011f-555_8-R_34_667m a b
1109 Ccap@0 gnd net@14 2.038f
1110 Ccap@1 gnd net@8 2.038f
1111 Ccap@2 gnd net@11 2.038f
1112 Rres@0 net@14 a 3.211
1113 Rres@1 net@11 net@14 6.423
1114 Rres@2 b net@8 3.211
1115 Rres@3 net@8 net@11 6.423
1116 .ENDS wire-C_0_011f-555_8-R_34_667m
1117
1118 *** CELL: orangeTSMC090nm:wire90{sch}
1119 .SUBCKT wire90-555_8-layer_1-width_3 a b
1120 Xwire@0 a b wire-C_0_011f-555_8-R_34_667m
1121 .ENDS wire90-555_8-layer_1-width_3
1122
1123 *** CELL: latchesK:latch2in60C{sch}
1124 .SUBCKT latch2in60C hcl[A] hcl[B] inA[1] inB[1] outS[1]
1125 Xhi2inLat@0 hcl[A] hcl[B] inA[1] inB[1] net@14 raw2inLatchF
1126 XinvLT@0 net@15 net@18 invLT-X_5
1127 XinvLT@1 net@16 net@19 inv-X_20
1128 XinvLT@2 net@17 outS[1] inv-X_60
1129 Xwire90@0 net@14 net@15 wire90-295_8-layer_1-width_3
1130 Xwire90@1 net@18 net@16 wire90-242_1-layer_1-width_3
1131 Xwire90@2 net@19 net@17 wire90-555_8-layer_1-width_3
1132 .ENDS latch2in60C
1133
1134 *** CELL: latchGroupsK:latchWscan{sch}
1135 .SUBCKT latchWscan hcl in[1] out[1] p1p p2p rd sin sout wr
1136 Xhi2inLat@1 hcl wr in[1] sout out[1] latch2in60C
1137 XscanCell@2 out[1] p1p p2p rd sin sout scanCellE
1138 .ENDS latchWscan
1139
1140 *** CELL: registersJ:addr1in14scan{sch}
1141 .SUBCKT addr1in14scan ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1142 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] aout[10] aout[11] aout[12] 
1143 +aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] 
1144 +aout[8] aout[9] fire p1p p2p rd sin sout wrA
1145 Xls[1] fire ain[1] aout[1] p1p p2p rd sin xin[2] wrA latchWscan
1146 Xls[2] fire ain[2] aout[2] p1p p2p rd xin[2] xin[3] wrA latchWscan
1147 Xls[3] fire ain[3] aout[3] p1p p2p rd xin[3] xin[4] wrA latchWscan
1148 Xls[4] fire ain[4] aout[4] p1p p2p rd xin[4] xin[5] wrA latchWscan
1149 Xls[5] fire ain[5] aout[5] p1p p2p rd xin[5] xin[6] wrA latchWscan
1150 Xls[6] fire ain[6] aout[6] p1p p2p rd xin[6] xin[7] wrA latchWscan
1151 Xls[7] fire ain[7] aout[7] p1p p2p rd xin[7] xin[8] wrA latchWscan
1152 Xls[8] fire ain[8] aout[8] p1p p2p rd xin[8] xin[9] wrA latchWscan
1153 Xls[9] fire ain[9] aout[9] p1p p2p rd xin[9] xin[10] wrA latchWscan
1154 Xls[10] fire ain[10] aout[10] p1p p2p rd xin[10] xin[11] wrA latchWscan
1155 Xls[11] fire ain[11] aout[11] p1p p2p rd xin[11] xin[12] wrA latchWscan
1156 Xls[12] fire ain[12] aout[12] p1p p2p rd xin[12] xin[13] wrA latchWscan
1157 Xls[13] fire ain[13] aout[13] p1p p2p rd xin[13] xin[14] wrA latchWscan
1158 Xls[14] fire ain[14] aout[14] p1p p2p rd xin[14] sout wrA latchWscan
1159 .ENDS addr1in14scan
1160
1161 *** CELL: orangeTSMC090nm:PMOSx{sch}
1162 .SUBCKT PMOSx-X_40 d g s
1163 MPMOSf@0 d g s vdd pch W='240*(1+ABP/sqrt(240*2))' L='2'  
1164 +DELVTO='AVT0P/sqrt(240*2)'
1165 .ENDS PMOSx-X_40
1166
1167 *** CELL: redFour:inv{sch}
1168 .SUBCKT inv-X_40 in out
1169 XNMOS@0 out in gnd NMOSx-X_40
1170 XPMOS@0 out in vdd PMOSx-X_40
1171 .ENDS inv-X_40
1172
1173 *** CELL: scanJ:scanTwinAmp{sch}
1174 .SUBCKT scanTwinAmp in[1] outA[1] outB[1]
1175 Xinv@0 net@2 outA[1] inv-X_20
1176 Xinv@1 in[1] net@1 inv-X_10
1177 Xinv@2 net@2 outB[1] inv-X_40
1178 Xwire90@0 net@1 net@2 wire90-947_7-layer_1-width_3
1179 .ENDS scanTwinAmp
1180
1181 *** CELL: orangeTSMC090nm:wire{sch}
1182 .SUBCKT wire-C_0_011f-2534-R_34_667m a b
1183 Ccap@0 gnd net@14 9.291f
1184 Ccap@1 gnd net@8 9.291f
1185 Ccap@2 gnd net@11 9.291f
1186 Rres@0 net@14 a 14.641
1187 Rres@1 net@11 net@14 29.282
1188 Rres@2 b net@8 14.641
1189 Rres@3 net@8 net@11 29.282
1190 .ENDS wire-C_0_011f-2534-R_34_667m
1191
1192 *** CELL: orangeTSMC090nm:wire90{sch}
1193 .SUBCKT wire90-2534-layer_1-width_3 a b
1194 Xwire@0 a b wire-C_0_011f-2534-R_34_667m
1195 .ENDS wire90-2534-layer_1-width_3
1196
1197 *** CELL: orangeTSMC090nm:wire{sch}
1198 .SUBCKT wire-C_0_011f-918_6-R_34_667m a b
1199 Ccap@0 gnd net@14 3.368f
1200 Ccap@1 gnd net@8 3.368f
1201 Ccap@2 gnd net@11 3.368f
1202 Rres@0 net@14 a 5.307
1203 Rres@1 net@11 net@14 10.615
1204 Rres@2 b net@8 5.307
1205 Rres@3 net@8 net@11 10.615
1206 .ENDS wire-C_0_011f-918_6-R_34_667m
1207
1208 *** CELL: orangeTSMC090nm:wire90{sch}
1209 .SUBCKT wire90-918_6-layer_1-width_3 a b
1210 Xwire@0 a b wire-C_0_011f-918_6-R_34_667m
1211 .ENDS wire90-918_6-layer_1-width_3
1212
1213 *** CELL: orangeTSMC090nm:wire{sch}
1214 .SUBCKT wire-C_0_011f-1177-R_34_667m a b
1215 Ccap@0 gnd net@14 4.316f
1216 Ccap@1 gnd net@8 4.316f
1217 Ccap@2 gnd net@11 4.316f
1218 Rres@0 net@14 a 6.8
1219 Rres@1 net@11 net@14 13.601
1220 Rres@2 b net@8 6.8
1221 Rres@3 net@8 net@11 13.601
1222 .ENDS wire-C_0_011f-1177-R_34_667m
1223
1224 *** CELL: orangeTSMC090nm:wire90{sch}
1225 .SUBCKT wire90-1177-layer_1-width_3 a b
1226 Xwire@0 a b wire-C_0_011f-1177-R_34_667m
1227 .ENDS wire90-1177-layer_1-width_3
1228
1229 *** CELL: registersJ:data1in38scan{sch}
1230 .SUBCKT data1in38scan ain[T] aout[T] fire in[10] in[11] in[12] in[13] in[14] 
1231 +in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] 
1232 +in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] 
1233 +in[35] in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] 
1234 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
1235 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
1236 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
1237 +out[36] out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] p1p p2p rd 
1238 +scanFromAddress scanToAddr sid[1] sid[2] sid[3] sid[4] sid[5] sid[6] sid[7] 
1239 +sid[8] sid[9] sod[2] sod[3] sod[4] sod[5] wrA
1240 XdataDriv@0 ain[T] fire net@120 dataDriver70
1241 XdataDriv@1 net@115 net@137 wrD dataDriver70
1242 XdataDriv@2 xin[1] wrr wrA dataDriver70
1243 XlatchWsc@1 fire ain[T] aout[T] p1p p2p rd xin[38] scanToAddr wrA latchWscan
1244 Xls[1] net@124 in[1] out[1] p1p p2p rd xin[1] xin[2] wrD latchWscan
1245 Xls[2] net@124 in[2] out[2] p1p p2p rd xin[2] xin[3] wrD latchWscan
1246 Xls[3] net@124 in[3] out[3] p1p p2p rd xin[3] xin[4] wrD latchWscan
1247 Xls[4] net@124 in[4] out[4] p1p p2p rd xin[4] xin[5] wrD latchWscan
1248 Xls[5] net@124 in[5] out[5] p1p p2p rd xin[5] xin[6] wrD latchWscan
1249 Xls[6] net@124 in[6] out[6] p1p p2p rd xin[6] xin[7] wrD latchWscan
1250 Xls[7] net@124 in[7] out[7] p1p p2p rd xin[7] xin[8] wrD latchWscan
1251 Xls[8] net@124 in[8] out[8] p1p p2p rd xin[8] xin[9] wrD latchWscan
1252 Xls[9] net@124 in[9] out[9] p1p p2p rd xin[9] xin[10] wrD latchWscan
1253 Xls[10] net@124 in[10] out[10] p1p p2p rd xin[10] xin[11] wrD latchWscan
1254 Xls[11] net@124 in[11] out[11] p1p p2p rd xin[11] xin[12] wrD latchWscan
1255 Xls[12] net@124 in[12] out[12] p1p p2p rd xin[12] xin[13] wrD latchWscan
1256 Xls[13] net@124 in[13] out[13] p1p p2p rd xin[13] xin[14] wrD latchWscan
1257 Xls[14] net@124 in[14] out[14] p1p p2p rd xin[14] xin[15] wrD latchWscan
1258 Xls[15] net@124 in[15] out[15] p1p p2p rd xin[15] xin[16] wrD latchWscan
1259 Xls[16] net@124 in[16] out[16] p1p p2p rd xin[16] xin[17] wrD latchWscan
1260 Xls[17] net@124 in[17] out[17] p1p p2p rd xin[17] xin[18] wrD latchWscan
1261 Xls[18] net@124 in[18] out[18] p1p p2p rd xin[18] xin[19] wrD latchWscan
1262 Xls[19] net@124 in[19] out[19] p1p p2p rd xin[19] xin[20] wrD latchWscan
1263 Xls[20] net@124 in[20] out[20] p1p p2p rd xin[20] xin[21] wrD latchWscan
1264 Xls[21] net@124 in[21] out[21] p1p p2p rd xin[21] xin[22] wrD latchWscan
1265 Xls[22] net@124 in[22] out[22] p1p p2p rd xin[22] xin[23] wrD latchWscan
1266 Xls[23] net@124 in[23] out[23] p1p p2p rd xin[23] xin[24] wrD latchWscan
1267 Xls[24] net@124 in[24] out[24] p1p p2p rd xin[24] xin[25] wrD latchWscan
1268 Xls[25] net@124 in[25] out[25] p1p p2p rd xin[25] xin[26] wrD latchWscan
1269 Xls[26] net@124 in[26] out[26] p1p p2p rd xin[26] xin[27] wrD latchWscan
1270 Xls[27] net@124 in[27] out[27] p1p p2p rd xin[27] xin[28] wrD latchWscan
1271 Xls[28] net@124 in[28] out[28] p1p p2p rd xin[28] xin[29] wrD latchWscan
1272 Xls[29] net@124 in[29] out[29] p1p p2p rd xin[29] xin[30] wrD latchWscan
1273 Xls[30] net@124 in[30] out[30] p1p p2p rd xin[30] xin[31] wrD latchWscan
1274 Xls[31] net@124 in[31] out[31] p1p p2p rd xin[31] xin[32] wrD latchWscan
1275 Xls[32] net@124 in[32] out[32] p1p p2p rd xin[32] xin[33] wrD latchWscan
1276 Xls[33] net@124 in[33] out[33] p1p p2p rd xin[33] xin[34] wrD latchWscan
1277 Xls[34] net@124 in[34] out[34] p1p p2p rd xin[34] xin[35] wrD latchWscan
1278 Xls[35] net@124 in[35] out[35] p1p p2p rd xin[35] xin[36] wrD latchWscan
1279 Xls[36] net@124 in[36] out[36] p1p p2p rd xin[36] xin[37] wrD latchWscan
1280 Xls[37] net@124 in[37] out[37] p1p p2p rd xin[37] xin[38] wrD latchWscan
1281 Xsa[1] sid[2] sod[2] p2p scanTwinAmp
1282 Xsa[2] sid[3] sod[3] p1p scanTwinAmp
1283 Xsa[3] sid[4] sod[4] wrr scanTwinAmp
1284 Xsa[4] sid[5] sod[5] rd scanTwinAmp
1285 XscanCell@0 scanCell@0_dIn[1] p1p p2p rd sid[1] net@130 scanCellE
1286 XscanCell@1 scanCell@1_dIn[1] p1p p2p rd net@115 xin[1] scanCellE
1287 Xwire90@0 net@124 net@120 wire90-2534-layer_1-width_3
1288 Xwire90@2 net@124 net@120 wire90-2534-layer_1-width_3
1289 Xwire90@3 net@130 net@115 wire90-918_6-layer_1-width_3
1290 Xwire90@5 net@137 wrr wire90-1177-layer_1-width_3
1291 .ENDS data1in38scan
1292
1293 *** CELL: orangeTSMC090nm:wire{sch}
1294 .SUBCKT wire-C_0_011f-2975_6-R_34_667m a b
1295 Ccap@0 gnd net@14 10.911f
1296 Ccap@1 gnd net@8 10.911f
1297 Ccap@2 gnd net@11 10.911f
1298 Rres@0 net@14 a 17.192
1299 Rres@1 net@11 net@14 34.385
1300 Rres@2 b net@8 17.192
1301 Rres@3 net@8 net@11 34.385
1302 .ENDS wire-C_0_011f-2975_6-R_34_667m
1303
1304 *** CELL: orangeTSMC090nm:wire90{sch}
1305 .SUBCKT wire90-2975_6-layer_1-width_3 a b
1306 Xwire@0 a b wire-C_0_011f-2975_6-R_34_667m
1307 .ENDS wire90-2975_6-layer_1-width_3
1308
1309 *** CELL: orangeTSMC090nm:wire{sch}
1310 .SUBCKT wire-C_0_011f-2989_9-R_34_667m a b
1311 Ccap@0 gnd net@14 10.963f
1312 Ccap@1 gnd net@8 10.963f
1313 Ccap@2 gnd net@11 10.963f
1314 Rres@0 net@14 a 17.275
1315 Rres@1 net@11 net@14 34.55
1316 Rres@2 b net@8 17.275
1317 Rres@3 net@8 net@11 34.55
1318 .ENDS wire-C_0_011f-2989_9-R_34_667m
1319
1320 *** CELL: orangeTSMC090nm:wire90{sch}
1321 .SUBCKT wire90-2989_9-layer_1-width_3 a b
1322 Xwire@0 a b wire-C_0_011f-2989_9-R_34_667m
1323 .ENDS wire90-2989_9-layer_1-width_3
1324
1325 *** CELL: orangeTSMC090nm:wire{sch}
1326 .SUBCKT wire-C_0_011f-12168-R_34_667m a b
1327 Ccap@0 gnd net@14 44.616f
1328 Ccap@1 gnd net@8 44.616f
1329 Ccap@2 gnd net@11 44.616f
1330 Rres@0 net@14 a 70.304
1331 Rres@1 net@11 net@14 140.608
1332 Rres@2 b net@8 70.304
1333 Rres@3 net@8 net@11 140.608
1334 .ENDS wire-C_0_011f-12168-R_34_667m
1335
1336 *** CELL: orangeTSMC090nm:wire90{sch}
1337 .SUBCKT wire90-12168-layer_1-width_3 a b
1338 Xwire@0 a b wire-C_0_011f-12168-R_34_667m
1339 .ENDS wire90-12168-layer_1-width_3
1340
1341 *** CELL: orangeTSMC090nm:wire{sch}
1342 .SUBCKT wire-C_0_011f-12492-R_34_667m a b
1343 Ccap@0 gnd net@14 45.804f
1344 Ccap@1 gnd net@8 45.804f
1345 Ccap@2 gnd net@11 45.804f
1346 Rres@0 net@14 a 72.176
1347 Rres@1 net@11 net@14 144.352
1348 Rres@2 b net@8 72.176
1349 Rres@3 net@8 net@11 144.352
1350 .ENDS wire-C_0_011f-12492-R_34_667m
1351
1352 *** CELL: orangeTSMC090nm:wire90{sch}
1353 .SUBCKT wire90-12492-layer_1-width_3 a b
1354 Xwire@0 a b wire-C_0_011f-12492-R_34_667m
1355 .ENDS wire90-12492-layer_1-width_3
1356
1357 *** CELL: orangeTSMC090nm:wire{sch}
1358 .SUBCKT wire-C_0_011f-3927_5-R_34_667m a b
1359 Ccap@0 gnd net@14 14.401f
1360 Ccap@1 gnd net@8 14.401f
1361 Ccap@2 gnd net@11 14.401f
1362 Rres@0 net@14 a 22.692
1363 Rres@1 net@11 net@14 45.384
1364 Rres@2 b net@8 22.692
1365 Rres@3 net@8 net@11 45.384
1366 .ENDS wire-C_0_011f-3927_5-R_34_667m
1367
1368 *** CELL: orangeTSMC090nm:wire90{sch}
1369 .SUBCKT wire90-3927_5-layer_1-width_3 a b
1370 Xwire@0 a b wire-C_0_011f-3927_5-R_34_667m
1371 .ENDS wire90-3927_5-layer_1-width_3
1372
1373 *** CELL: orangeTSMC090nm:wire{sch}
1374 .SUBCKT wire-C_0_011f-11401_6-R_34_667m a b
1375 Ccap@0 gnd net@14 41.806f
1376 Ccap@1 gnd net@8 41.806f
1377 Ccap@2 gnd net@11 41.806f
1378 Rres@0 net@14 a 65.876
1379 Rres@1 net@11 net@14 131.752
1380 Rres@2 b net@8 65.876
1381 Rres@3 net@8 net@11 131.752
1382 .ENDS wire-C_0_011f-11401_6-R_34_667m
1383
1384 *** CELL: orangeTSMC090nm:wire90{sch}
1385 .SUBCKT wire90-11401_6-layer_1-width_3 a b
1386 Xwire@0 a b wire-C_0_011f-11401_6-R_34_667m
1387 .ENDS wire90-11401_6-layer_1-width_3
1388
1389 *** CELL: registersJ:all1in52scan{sch}
1390 .SUBCKT all1in52scan ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1391 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1392 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1393 +aout[7] aout[8] aout[9] aout[T] fire in[10] in[11] in[12] in[13] in[14] 
1394 +in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] 
1395 +in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] 
1396 +in[35] in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] 
1397 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
1398 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
1399 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
1400 +out[36] out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] sid[1] 
1401 +sid[2] sid[3] sid[4] sid[5] sid[6] sid[7] sid[8] sid[9] sod[1] sod[2] sod[3] 
1402 +sod[4] sod[5]
1403 Xaddr1in1@0 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
1404 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] aout[10] aout[11] aout[12] aout[13] 
1405 +aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] aout[8] 
1406 +aout[9] fire p1p p2p rd net@4 net@26 wrA addr1in14scan
1407 Xdata1in3@0 ain[T] aout[T] fire in[10] in[11] in[12] in[13] in[14] in[15] 
1408 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1409 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1410 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1411 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1412 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1413 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1414 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] p1p p2p rd sod[1] 
1415 +net@1 sid[1] sid[2] sid[3] sid[4] sid[5] sid[6] sid[7] sid[8] sid[9] sod[2] 
1416 +sod[3] sod[4] sod[5] wrA data1in38scan
1417 Xwire90@0 net@26 sod[1] wire90-2975_6-layer_1-width_3
1418 Xwire90@1 net@4 net@1 wire90-2989_9-layer_1-width_3
1419 Xwire90@2 wire90@2_a p2p wire90-12168-layer_1-width_3
1420 Xwire90@3 wire90@3_a p1p wire90-12492-layer_1-width_3
1421 Xwire90@4 wire90@4_a wrA wire90-3927_5-layer_1-width_3
1422 Xwire90@5 wire90@5_a rd wire90-11401_6-layer_1-width_3
1423 .ENDS all1in52scan
1424
1425 *** CELL: orangeTSMC090nm:NMOSx{sch}
1426 .SUBCKT NMOSx-X_14 d g s
1427 MNMOSf@0 d g s gnd nch W='42*(1+ABN/sqrt(42*2))' L='2' 
1428 +DELVTO='AVT0N/sqrt(42*2)'
1429 .ENDS NMOSx-X_14
1430
1431 *** CELL: orangeTSMC090nm:PMOSx{sch}
1432 .SUBCKT PMOSx-X_42 d g s
1433 MPMOSf@0 d g s vdd pch W='252*(1+ABP/sqrt(252*2))' L='2'  
1434 +DELVTO='AVT0P/sqrt(252*2)'
1435 .ENDS PMOSx-X_42
1436
1437 *** CELL: redFour:pms3{sch}
1438 .SUBCKT pms3-X_14 d g g2 g3
1439 XPMOS@0 d g3 net@2 PMOSx-X_42
1440 XPMOS@1 net@2 g2 net@5 PMOSx-X_42
1441 XPMOS@2 net@5 g vdd PMOSx-X_42
1442 .ENDS pms3-X_14
1443
1444 *** CELL: gatesK:nor3in14{sch}
1445 .SUBCKT nor3in14 inA inB inC out
1446 XNMOSx@0 out inC gnd NMOSx-X_14
1447 XNMOSx@1 out inA gnd NMOSx-X_14
1448 XNMOSx@2 out inB gnd NMOSx-X_14
1449 Xpms3@0 out inA inB inC pms3-X_14
1450 .ENDS nor3in14
1451
1452 *** CELL: orangeTSMC090nm:wire{sch}
1453 .SUBCKT wire-C_0_011f-403-R_34_667m a b
1454 Ccap@0 gnd net@14 1.478f
1455 Ccap@1 gnd net@8 1.478f
1456 Ccap@2 gnd net@11 1.478f
1457 Rres@0 net@14 a 2.328
1458 Rres@1 net@11 net@14 4.657
1459 Rres@2 b net@8 2.328
1460 Rres@3 net@8 net@11 4.657
1461 .ENDS wire-C_0_011f-403-R_34_667m
1462
1463 *** CELL: orangeTSMC090nm:wire90{sch}
1464 .SUBCKT wire90-403-layer_1-width_3 a b
1465 Xwire@0 a b wire-C_0_011f-403-R_34_667m
1466 .ENDS wire90-403-layer_1-width_3
1467
1468 *** CELL: orangeTSMC090nm:wire{sch}
1469 .SUBCKT wire-C_0_011f-959-R_34_667m a b
1470 Ccap@0 gnd net@14 3.516f
1471 Ccap@1 gnd net@8 3.516f
1472 Ccap@2 gnd net@11 3.516f
1473 Rres@0 net@14 a 5.541
1474 Rres@1 net@11 net@14 11.082
1475 Rres@2 b net@8 5.541
1476 Rres@3 net@8 net@11 11.082
1477 .ENDS wire-C_0_011f-959-R_34_667m
1478
1479 *** CELL: orangeTSMC090nm:wire90{sch}
1480 .SUBCKT wire90-959-layer_1-width_3 a b
1481 Xwire@0 a b wire-C_0_011f-959-R_34_667m
1482 .ENDS wire90-959-layer_1-width_3
1483
1484 *** CELL: centersJ:ctrAND3in100{sch}
1485 .SUBCKT ctrAND3in100 inA inB inC out
1486 Xinv@3 net@104 out inv-X_100
1487 Xnand2@0 net@114 net@103 inv-X_40
1488 Xnor3in14@0 inA inB inC net@124 nor3in14
1489 Xwire90@0 net@124 net@114 wire90-403-layer_1-width_3
1490 Xwire90@4 net@103 net@104 wire90-959-layer_1-width_3
1491 .ENDS ctrAND3in100
1492
1493 *** CELL: scanJ:scanFx2vert{sch}
1494 .SUBCKT scanFx2vert dout[1] dout[2] sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] 
1495 +sic[7] sic[8] sic[9] soc[1]
1496 XscanCell@1 dout[2] sic[9] sic[3] sic[2] sic[5] net@32 soc[1] sic[4] 
1497 +scanCellF
1498 XscanCell@2 dout[1] sic[9] sic[3] sic[2] sic[5] sic[1] net@30 sic[4] 
1499 +scanCellF
1500 Xwire90@0 net@30 net@32 wire90-297_6-layer_1-width_3
1501 .ENDS scanFx2vert
1502
1503 *** CELL: redFour:pms2{sch}
1504 .SUBCKT pms2-X_10 d g g2
1505 XPMOS@0 net@2 g vdd PMOSx-X_20
1506 XPMOS@1 d g2 net@2 PMOSx-X_20
1507 .ENDS pms2-X_10
1508
1509 *** CELL: redFour:pms2_sy{sch}
1510 .SUBCKT pms2_sy-X_20 d g g2
1511 Xpms2@0 d g g2 pms2-X_10
1512 Xpms2@1 d g2 g pms2-X_10
1513 .ENDS pms2_sy-X_20
1514
1515 *** CELL: redFour:nor2_sy{sch}
1516 .SUBCKT nor2_sy-X_20 ina inb out
1517 XNMOS@0 out inb gnd NMOSx-X_20
1518 XNMOS@1 out ina gnd NMOSx-X_20
1519 Xpms2_sy@0 out ina inb pms2_sy-X_20
1520 .ENDS nor2_sy-X_20
1521
1522 *** CELL: orangeTSMC090nm:wire{sch}
1523 .SUBCKT wire-C_0_011f-1001_8-R_34_667m a b
1524 Ccap@0 gnd net@14 3.673f
1525 Ccap@1 gnd net@8 3.673f
1526 Ccap@2 gnd net@11 3.673f
1527 Rres@0 net@14 a 5.788
1528 Rres@1 net@11 net@14 11.576
1529 Rres@2 b net@8 5.788
1530 Rres@3 net@8 net@11 11.576
1531 .ENDS wire-C_0_011f-1001_8-R_34_667m
1532
1533 *** CELL: orangeTSMC090nm:wire90{sch}
1534 .SUBCKT wire90-1001_8-layer_1-width_3 a b
1535 Xwire@0 a b wire-C_0_011f-1001_8-R_34_667m
1536 .ENDS wire90-1001_8-layer_1-width_3
1537
1538 *** CELL: orangeTSMC090nm:wire{sch}
1539 .SUBCKT wire-C_0_011f-209-R_34_667m a b
1540 Ccap@0 gnd net@14 0.766f
1541 Ccap@1 gnd net@8 0.766f
1542 Ccap@2 gnd net@11 0.766f
1543 Rres@0 net@14 a 1.208
1544 Rres@1 net@11 net@14 2.415
1545 Rres@2 b net@8 1.208
1546 Rres@3 net@8 net@11 2.415
1547 .ENDS wire-C_0_011f-209-R_34_667m
1548
1549 *** CELL: orangeTSMC090nm:wire90{sch}
1550 .SUBCKT wire90-209-layer_1-width_3 a b
1551 Xwire@0 a b wire-C_0_011f-209-R_34_667m
1552 .ENDS wire90-209-layer_1-width_3
1553
1554 *** CELL: driversJ:sucORdri60{sch}
1555 .SUBCKT sucORdri60 inA inB succ
1556 XPMOSx@0 succ net@51 vdd PMOSx-X_60
1557 Xinv@0 succ net@71 inv-X_5
1558 Xnms2@0 succ net@51 net@72 nms2-X_8
1559 Xnor2_sy@0 inA inB net@67 nor2_sy-X_20
1560 Xwire90@0 net@67 net@51 wire90-1001_8-layer_1-width_3
1561 Xwire90@1 net@72 net@71 wire90-209-layer_1-width_3
1562 .ENDS sucORdri60
1563
1564 *** CELL: gaspJ:gaspFill{sch}
1565 .SUBCKT gaspFill fire pred sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] sic[7] 
1566 +sic[8] sic[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] 
1567 +soc[1] sor[1] succ
1568 Xcenter3i@1 fire succ net@241 fire[B] ctrAND3in100
1569 Xcenter3i@2 net@507 succ net@428 fire ctrAND3in100
1570 Xinv@0 pred net@533 inv-X_10
1571 Xinv@1 net@465 net@537 inv-X_10
1572 XpredDri6@0 fire sir[9] pred predDri60wMC
1573 XscanEx2v@2 pred net@465 sir[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] 
1574 +sir[7] sir[8] sor[1] scanEx2vert
1575 XscanFx2v@0 block fill sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] sic[7] 
1576 +sic[8] sic[9] soc[1] scanFx2vert
1577 XsucORdri@1 fire net@320 succ sucORdri60
1578 Xwire90@1 net@537 net@241 wire90-602_3-layer_1-width_3
1579 Xwire90@10 net@465 fill wire90-602_3-layer_1-width_3
1580 Xwire90@12 net@533 net@428 wire90-602_3-layer_1-width_3
1581 Xwire90@14 net@507 block wire90-602_3-layer_1-width_3
1582 Xwire90@15 fire[B] net@320 wire90-602_3-layer_1-width_3
1583 .ENDS gaspFill
1584
1585 *** CELL: orangeTSMC090nm:wire{sch}
1586 .SUBCKT wire-C_0_011f-6034_2-R_34_667m a b
1587 Ccap@0 gnd net@14 22.125f
1588 Ccap@1 gnd net@8 22.125f
1589 Ccap@2 gnd net@11 22.125f
1590 Rres@0 net@14 a 34.864
1591 Rres@1 net@11 net@14 69.729
1592 Rres@2 b net@8 34.864
1593 Rres@3 net@8 net@11 69.729
1594 .ENDS wire-C_0_011f-6034_2-R_34_667m
1595
1596 *** CELL: orangeTSMC090nm:wire90{sch}
1597 .SUBCKT wire90-6034_2-layer_1-width_3 a b
1598 Xwire@0 a b wire-C_0_011f-6034_2-R_34_667m
1599 .ENDS wire90-6034_2-layer_1-width_3
1600
1601 *** CELL: stagesJ:fillStage{sch}
1602 .SUBCKT fillStage ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1603 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1604 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1605 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
1606 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1607 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1608 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1609 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1610 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1611 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1612 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred sic[1] sic[2] 
1613 +sic[3] sic[4] sic[5] sic[6] sic[7] sic[8] sic[9] sid[1] sid[2] sid[3] sid[4] 
1614 +sid[5] sid[6] sid[7] sid[8] sid[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] 
1615 +sir[7] sir[8] sir[9] soc[1] sod[1] sod[2] sod[3] sod[4] sod[5] sor[1] succ
1616 Xall1in52@1 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
1617 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] aout[12] 
1618 +aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] 
1619 +aout[8] aout[9] aout[T] net@2 in[10] in[11] in[12] in[13] in[14] in[15] 
1620 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1621 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1622 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1623 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1624 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1625 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1626 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] sid[1] sid[2] sid[3] 
1627 +sid[4] sid[5] sid[6] sid[7] sid[8] sid[9] sod[1] sod[2] sod[3] sod[4] sod[5] 
1628 +all1in52scan
1629 XgaspPlai@0 net@0 pred sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] sic[7] 
1630 +sic[8] sic[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] 
1631 +soc[1] sor[1] succ gaspFill
1632 Xwire90@0 net@0 net@2 wire90-6034_2-layer_1-width_3
1633 .ENDS fillStage
1634
1635 *** CELL: stageGroupsJ:properStopper{sch}
1636 .SUBCKT properStopper ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1637 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1638 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1639 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
1640 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1641 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1642 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1643 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1644 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1645 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1646 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred sic[1] sic[2] 
1647 +sic[3] sic[4] sic[5] sic[6] sic[7] sic[8] sic[9] sid[1] sid[2] sid[3] sid[4] 
1648 +sid[5] sid[6] sid[7] sid[8] sid[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] 
1649 +sir[7] sir[8] sir[9] soc[1] sod[1] sod[2] sod[3] sod[4] sod[5] sor[1] succ
1650 XaDrainSt@0 net@1[4] net@1[3] net@1[2] net@1[1] net@1[0] net@1[13] net@1[12] 
1651 +net@1[11] net@1[10] net@1[9] net@1[8] net@1[7] net@1[6] net@1[5] net@1[14] 
1652 +aout[10] aout[11] aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] 
1653 +aout[5] aout[6] aout[7] aout[8] aout[9] aout[T] net@1[42] net@1[41] net@1[40] 
1654 +net@1[39] net@1[38] net@1[37] net@1[36] net@1[35] net@1[34] net@1[33] 
1655 +net@1[51] net@1[32] net@1[31] net@1[30] net@1[29] net@1[28] net@1[27] 
1656 +net@1[26] net@1[25] net@1[24] net@1[23] net@1[50] net@1[22] net@1[21] 
1657 +net@1[20] net@1[19] net@1[18] net@1[17] net@1[16] net@1[15] net@1[49] 
1658 +net@1[48] net@1[47] net@1[46] net@1[45] net@1[44] net@1[43] out[10] out[11] 
1659 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1660 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1661 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1662 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] net@13 net@3[8] 
1663 +sic[2] sic[3] sic[4] sic[5] sic[6] sic[7] sic[8] sic[9] net@2[8] sir[2] 
1664 +sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] soc[1] sor[1] succ 
1665 +drainStage
1666 XaFillSta@0 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
1667 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] net@1[4] net@1[3] net@1[2] 
1668 +net@1[1] net@1[0] net@1[13] net@1[12] net@1[11] net@1[10] net@1[9] net@1[8] 
1669 +net@1[7] net@1[6] net@1[5] net@1[14] in[10] in[11] in[12] in[13] in[14] 
1670 +in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] 
1671 +in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] 
1672 +in[35] in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] net@1[42] 
1673 +net@1[41] net@1[40] net@1[39] net@1[38] net@1[37] net@1[36] net@1[35] 
1674 +net@1[34] net@1[33] net@1[51] net@1[32] net@1[31] net@1[30] net@1[29] 
1675 +net@1[28] net@1[27] net@1[26] net@1[25] net@1[24] net@1[23] net@1[50] 
1676 +net@1[22] net@1[21] net@1[20] net@1[19] net@1[18] net@1[17] net@1[16] 
1677 +net@1[15] net@1[49] net@1[48] net@1[47] net@1[46] net@1[45] net@1[44] 
1678 +net@1[43] pred sic[1] sic[2] sic[3] sic[4] sic[5] sic[6] sic[7] sic[8] sic[9] 
1679 +sid[1] sid[2] sid[3] sid[4] sid[5] sid[6] sid[7] sid[8] sid[9] sir[1] sir[2] 
1680 +sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] net@3[8] sod[1] sod[2] 
1681 +sod[3] sod[4] sod[5] net@2[8] net@13 fillStage
1682 .ENDS properStopper
1683
1684 *** CELL: scanJ:scanEx1vertA{sch}
1685 .SUBCKT scanEx1vertA dIn[1] mc sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] 
1686 +sir[7] sir[8] sor[1]
1687 XscanCell@1 dIn[1] sir[3] sir[2] sir[5] sir[1] sor[1] scanCellE
1688 .ENDS scanEx1vertA
1689
1690 *** CELL: orangeTSMC090nm:wire{sch}
1691 .SUBCKT wire-C_0_011f-503_4-R_34_667m a b
1692 Ccap@0 gnd net@14 1.846f
1693 Ccap@1 gnd net@8 1.846f
1694 Ccap@2 gnd net@11 1.846f
1695 Rres@0 net@14 a 2.909
1696 Rres@1 net@11 net@14 5.817
1697 Rres@2 b net@8 2.909
1698 Rres@3 net@8 net@11 5.817
1699 .ENDS wire-C_0_011f-503_4-R_34_667m
1700
1701 *** CELL: orangeTSMC090nm:wire90{sch}
1702 .SUBCKT wire90-503_4-layer_1-width_3 a b
1703 Xwire@0 a b wire-C_0_011f-503_4-R_34_667m
1704 .ENDS wire90-503_4-layer_1-width_3
1705
1706 *** CELL: driversJ:sucDri60{sch}
1707 .SUBCKT sucDri60 in succ
1708 XPMOSx@0 succ net@46 vdd PMOSx-X_60
1709 Xinv@1 succ net@94 inv-X_5
1710 Xinv@2 in net@110 inv-X_20
1711 Xnms2@0 succ net@46 net@104 nms2-X_8
1712 Xwire90@0 net@104 net@94 wire90-124_7-layer_1-width_3
1713 Xwire90@1 net@110 net@46 wire90-503_4-layer_1-width_3
1714 .ENDS sucDri60
1715
1716 *** CELL: gaspJ:gaspPlain{sch}
1717 .SUBCKT gaspPlain fire pred sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] 
1718 +sir[8] sir[9] sor[1] succ
1719 Xcenter2i@0 net@16 succ fire ctrAND2in100
1720 Xinv@1 pred net@9 inv-X_10
1721 XpredDri6@0 fire net@25 pred predDri60wMC
1722 XscanEx1v@0 pred sir[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] 
1723 +sir[8] sor[1] scanEx1vertA
1724 XsucDri60@0 fire succ sucDri60
1725 Xwire90@1 net@9 net@16 wire90-602_3-layer_1-width_3
1726 Xwire90@2 net@25 sir[9] wire90-602_3-layer_1-width_3
1727 .ENDS gaspPlain
1728
1729 *** CELL: orangeTSMC090nm:wire{sch}
1730 .SUBCKT wire-C_0_011f-1574-R_26m a b
1731 Ccap@0 gnd net@14 5.771f
1732 Ccap@1 gnd net@8 5.771f
1733 Ccap@2 gnd net@11 5.771f
1734 Rres@0 net@14 a 6.821
1735 Rres@1 net@11 net@14 13.641
1736 Rres@2 b net@8 6.821
1737 Rres@3 net@8 net@11 13.641
1738 .ENDS wire-C_0_011f-1574-R_26m
1739
1740 *** CELL: orangeTSMC090nm:wire90{sch}
1741 .SUBCKT wire90-1574-layer_1-width_4 a b
1742 Xwire@0 a b wire-C_0_011f-1574-R_26m
1743 .ENDS wire90-1574-layer_1-width_4
1744
1745 *** CELL: stagesJ:plainStage{sch}
1746 .SUBCKT plainStage ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1747 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1748 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1749 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
1750 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1751 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1752 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1753 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1754 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1755 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1756 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred sir[1] sir[2] 
1757 +sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] sor[1] succ
1758 Xall1in52@0 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
1759 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] aout[12] 
1760 +aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] 
1761 +aout[8] aout[9] aout[T] net@20 in[10] in[11] in[12] in[13] in[14] in[15] 
1762 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1763 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1764 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1765 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1766 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1767 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1768 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] all1in52
1769 XgaspPlai@0 net@18 pred sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] 
1770 +sir[8] sir[9] sor[1] succ gaspPlain
1771 Xwire90@1 net@18 net@20 wire90-1574-layer_1-width_4
1772 .ENDS plainStage
1773
1774 *** CELL: stageGroupsJ:plainStageFour{sch}
1775 .SUBCKT plainStageFour ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1776 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1777 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1778 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
1779 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1780 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1781 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1782 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1783 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1784 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1785 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred rscanIn[1] 
1786 +rscanIn[2] rscanIn[3] rscanIn[4] rscanIn[5] rscanIn[6] rscanIn[7] rscanIn[8] 
1787 +rscanIn[9] rscanOut[1] succ
1788 Xstg[1] ain[11] ain[12] ain[13] ain[14] ain[T] ain[2] ain[3] ain[4] ain[5] 
1789 +ain[6] ain[7] ain[8] ain[9] ain[10] ain[1] net@46[4] net@46[3] net@46[2] 
1790 +net@46[1] net@46[0] net@46[13] net@46[12] net@46[11] net@46[10] net@46[9] 
1791 +net@46[8] net@46[7] net@46[6] net@46[5] net@46[14] in[10] in[11] in[12] 
1792 +in[13] in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] 
1793 +in[23] in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] 
1794 +in[33] in[34] in[35] in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] 
1795 +net@46[42] net@46[41] net@46[40] net@46[39] net@46[38] net@46[37] net@46[36] 
1796 +net@46[35] net@46[34] net@46[33] net@46[51] net@46[32] net@46[31] net@46[30] 
1797 +net@46[29] net@46[28] net@46[27] net@46[26] net@46[25] net@46[24] net@46[23] 
1798 +net@46[50] net@46[22] net@46[21] net@46[20] net@46[19] net@46[18] net@46[17] 
1799 +net@46[16] net@46[15] net@46[49] net@46[48] net@46[47] net@46[46] net@46[45] 
1800 +net@46[44] net@46[43] pred rscanIn[1] rscanIn[2] rscanIn[3] rscanIn[4] 
1801 +rscanIn[5] rscanIn[6] rscanIn[7] rscanIn[8] rscanIn[9] net@52[8] net@55 
1802 +plainStage
1803 Xstg[2] net@46[4] net@46[3] net@46[2] net@46[1] net@46[0] net@46[13] 
1804 +net@46[12] net@46[11] net@46[10] net@46[9] net@46[8] net@46[7] net@46[6] 
1805 +net@46[5] net@46[14] net@47[4] net@47[3] net@47[2] net@47[1] net@47[0] 
1806 +net@47[13] net@47[12] net@47[11] net@47[10] net@47[9] net@47[8] net@47[7] 
1807 +net@47[6] net@47[5] net@47[14] net@46[42] net@46[41] net@46[40] net@46[39] 
1808 +net@46[38] net@46[37] net@46[36] net@46[35] net@46[34] net@46[33] net@46[51] 
1809 +net@46[32] net@46[31] net@46[30] net@46[29] net@46[28] net@46[27] net@46[26] 
1810 +net@46[25] net@46[24] net@46[23] net@46[50] net@46[22] net@46[21] net@46[20] 
1811 +net@46[19] net@46[18] net@46[17] net@46[16] net@46[15] net@46[49] net@46[48] 
1812 +net@46[47] net@46[46] net@46[45] net@46[44] net@46[43] net@47[42] net@47[41] 
1813 +net@47[40] net@47[39] net@47[38] net@47[37] net@47[36] net@47[35] net@47[34] 
1814 +net@47[33] net@47[51] net@47[32] net@47[31] net@47[30] net@47[29] net@47[28] 
1815 +net@47[27] net@47[26] net@47[25] net@47[24] net@47[23] net@47[50] net@47[22] 
1816 +net@47[21] net@47[20] net@47[19] net@47[18] net@47[17] net@47[16] net@47[15] 
1817 +net@47[49] net@47[48] net@47[47] net@47[46] net@47[45] net@47[44] net@47[43] 
1818 +net@55 net@52[8] rscanIn[2] rscanIn[3] rscanIn[4] rscanIn[5] rscanIn[6] 
1819 +rscanIn[7] rscanIn[8] rscanIn[9] net@53[8] net@56 plainStage
1820 Xstg[3] net@47[4] net@47[3] net@47[2] net@47[1] net@47[0] net@47[13] 
1821 +net@47[12] net@47[11] net@47[10] net@47[9] net@47[8] net@47[7] net@47[6] 
1822 +net@47[5] net@47[14] net@48[4] net@48[3] net@48[2] net@48[1] net@48[0] 
1823 +net@48[13] net@48[12] net@48[11] net@48[10] net@48[9] net@48[8] net@48[7] 
1824 +net@48[6] net@48[5] net@48[14] net@47[42] net@47[41] net@47[40] net@47[39] 
1825 +net@47[38] net@47[37] net@47[36] net@47[35] net@47[34] net@47[33] net@47[51] 
1826 +net@47[32] net@47[31] net@47[30] net@47[29] net@47[28] net@47[27] net@47[26] 
1827 +net@47[25] net@47[24] net@47[23] net@47[50] net@47[22] net@47[21] net@47[20] 
1828 +net@47[19] net@47[18] net@47[17] net@47[16] net@47[15] net@47[49] net@47[48] 
1829 +net@47[47] net@47[46] net@47[45] net@47[44] net@47[43] net@48[42] net@48[41] 
1830 +net@48[40] net@48[39] net@48[38] net@48[37] net@48[36] net@48[35] net@48[34] 
1831 +net@48[33] net@48[51] net@48[32] net@48[31] net@48[30] net@48[29] net@48[28] 
1832 +net@48[27] net@48[26] net@48[25] net@48[24] net@48[23] net@48[50] net@48[22] 
1833 +net@48[21] net@48[20] net@48[19] net@48[18] net@48[17] net@48[16] net@48[15] 
1834 +net@48[49] net@48[48] net@48[47] net@48[46] net@48[45] net@48[44] net@48[43] 
1835 +net@56 net@53[8] rscanIn[2] rscanIn[3] rscanIn[4] rscanIn[5] rscanIn[6] 
1836 +rscanIn[7] rscanIn[8] rscanIn[9] net@54[8] net@57 plainStage
1837 Xstg[4] net@48[4] net@48[3] net@48[2] net@48[1] net@48[0] net@48[13] 
1838 +net@48[12] net@48[11] net@48[10] net@48[9] net@48[8] net@48[7] net@48[6] 
1839 +net@48[5] net@48[14] aout[11] aout[12] aout[13] aout[14] aout[T] aout[2] 
1840 +aout[3] aout[4] aout[5] aout[6] aout[7] aout[8] aout[9] aout[10] aout[1] 
1841 +net@48[42] net@48[41] net@48[40] net@48[39] net@48[38] net@48[37] net@48[36] 
1842 +net@48[35] net@48[34] net@48[33] net@48[51] net@48[32] net@48[31] net@48[30] 
1843 +net@48[29] net@48[28] net@48[27] net@48[26] net@48[25] net@48[24] net@48[23] 
1844 +net@48[50] net@48[22] net@48[21] net@48[20] net@48[19] net@48[18] net@48[17] 
1845 +net@48[16] net@48[15] net@48[49] net@48[48] net@48[47] net@48[46] net@48[45] 
1846 +net@48[44] net@48[43] out[10] out[11] out[12] out[13] out[14] out[15] out[16] 
1847 +out[17] out[18] out[19] out[1] out[20] out[21] out[22] out[23] out[24] 
1848 +out[25] out[26] out[27] out[28] out[29] out[2] out[30] out[31] out[32] 
1849 +out[33] out[34] out[35] out[36] out[37] out[3] out[4] out[5] out[6] out[7] 
1850 +out[8] out[9] net@57 net@54[8] rscanIn[2] rscanIn[3] rscanIn[4] rscanIn[5] 
1851 +rscanIn[6] rscanIn[7] rscanIn[8] rscanIn[9] rscanOut[1] succ plainStage
1852 .ENDS plainStageFour
1853
1854 *** CELL: stageGroupsJ:plainStageEight{sch}
1855 .SUBCKT plainStageEight ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
1856 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
1857 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
1858 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
1859 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
1860 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
1861 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
1862 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
1863 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
1864 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
1865 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred rscanIn[1] 
1866 +rscanIn[2] rscanIn[3] rscanIn[4] rscanIn[5] rscanIn[6] rscanIn[7] rscanIn[8] 
1867 +rscanIn[9] rscanOut[1] succ
1868 Xgp[1] ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] ain[4] 
1869 +ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] net@89[5] net@89[4] net@89[3] 
1870 +net@89[2] net@89[1] net@89[14] net@89[13] net@89[12] net@89[11] net@89[10] 
1871 +net@89[9] net@89[8] net@89[7] net@89[6] net@89[0] in[10] in[11] in[12] in[13] 
1872 +in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] 
1873 +in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] 
1874 +in[34] in[35] in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] 
1875 +net@89[42] net@89[41] net@89[40] net@89[39] net@89[38] net@89[37] net@89[36] 
1876 +net@89[35] net@89[34] net@89[33] net@89[51] net@89[32] net@89[31] net@89[30] 
1877 +net@89[29] net@89[28] net@89[27] net@89[26] net@89[25] net@89[24] net@89[23] 
1878 +net@89[50] net@89[22] net@89[21] net@89[20] net@89[19] net@89[18] net@89[17] 
1879 +net@89[16] net@89[15] net@89[49] net@89[48] net@89[47] net@89[46] net@89[45] 
1880 +net@89[44] net@89[43] pred rscanIn[1] rscanIn[2] rscanIn[3] rscanIn[4] 
1881 +rscanIn[5] rscanIn[6] rscanIn[7] rscanIn[8] rscanIn[9] net@76[8] net@71 
1882 +plainStageFour
1883 Xgp[2] net@89[5] net@89[4] net@89[3] net@89[2] net@89[1] net@89[14] 
1884 +net@89[13] net@89[12] net@89[11] net@89[10] net@89[9] net@89[8] net@89[7] 
1885 +net@89[6] net@89[0] aout[10] aout[11] aout[12] aout[13] aout[14] aout[1] 
1886 +aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] aout[8] aout[9] aout[T] 
1887 +net@89[42] net@89[41] net@89[40] net@89[39] net@89[38] net@89[37] net@89[36] 
1888 +net@89[35] net@89[34] net@89[33] net@89[51] net@89[32] net@89[31] net@89[30] 
1889 +net@89[29] net@89[28] net@89[27] net@89[26] net@89[25] net@89[24] net@89[23] 
1890 +net@89[50] net@89[22] net@89[21] net@89[20] net@89[19] net@89[18] net@89[17] 
1891 +net@89[16] net@89[15] net@89[49] net@89[48] net@89[47] net@89[46] net@89[45] 
1892 +net@89[44] net@89[43] out[10] out[11] out[12] out[13] out[14] out[15] out[16] 
1893 +out[17] out[18] out[19] out[1] out[20] out[21] out[22] out[23] out[24] 
1894 +out[25] out[26] out[27] out[28] out[29] out[2] out[30] out[31] out[32] 
1895 +out[33] out[34] out[35] out[36] out[37] out[3] out[4] out[5] out[6] out[7] 
1896 +out[8] out[9] net@71 net@76[8] rscanIn[2] rscanIn[3] rscanIn[4] rscanIn[5] 
1897 +rscanIn[6] rscanIn[7] rscanIn[8] rscanIn[9] rscanOut[1] succ plainStageFour
1898 .ENDS plainStageEight
1899
1900 *** CELL: wiresL:bitAssignments{sch}
1901 .SUBCKT bitAssignments
1902 .ENDS bitAssignments
1903
1904 *** CELL: orangeTSMC090nm:PMOSx{sch}
1905 .SUBCKT PMOSx-X_3 d g s
1906 MPMOSf@0 d g s vdd pch W='18*(1+ABP/sqrt(18*2))' L='2'  
1907 +DELVTO='AVT0P/sqrt(18*2)'
1908 .ENDS PMOSx-X_3
1909
1910 *** CELL: redFour:pms3{sch}
1911 .SUBCKT pms3-X_1 d g g2 g3
1912 XPMOS@0 d g3 net@2 PMOSx-X_3
1913 XPMOS@1 net@2 g2 net@5 PMOSx-X_3
1914 XPMOS@2 net@5 g vdd PMOSx-X_3
1915 .ENDS pms3-X_1
1916
1917 *** CELL: driversL:predCond20wMC{sch}
1918 .SUBCKT predCond20wMC cond in mc pred
1919 XNMOSx@1 pred mc gnd NMOSx-X_10
1920 Xinv@0 pred net@145 inv-X_10
1921 Xnms2@0 pred cond in nms2-X_20
1922 Xpms3@0 pred mc in net@186 pms3-X_1
1923 Xwire90@0 net@186 net@145 wire90-243_6-layer_1-width_3
1924 .ENDS predCond20wMC
1925
1926 *** CELL: orangeTSMC090nm:NMOSx{sch}
1927 .SUBCKT NMOSx-X_4 d g s
1928 MNMOSf@0 d g s gnd nch W='12*(1+ABN/sqrt(12*2))' L='2' 
1929 +DELVTO='AVT0N/sqrt(12*2)'
1930 .ENDS NMOSx-X_4
1931
1932 *** CELL: redFour:nms2{sch}
1933 .SUBCKT nms2-X_2 d g g2
1934 XNMOS@0 d g2 net@0 NMOSx-X_4
1935 XNMOS@1 net@0 g gnd NMOSx-X_4
1936 .ENDS nms2-X_2
1937
1938 *** CELL: orangeTSMC090nm:PMOSx{sch}
1939 .SUBCKT PMOSx-X_2 d g s
1940 MPMOSf@0 d g s vdd pch W='12*(1+ABP/sqrt(12*2))' L='2'  
1941 +DELVTO='AVT0P/sqrt(12*2)'
1942 .ENDS PMOSx-X_2
1943
1944 *** CELL: redFour:pms2{sch}
1945 .SUBCKT pms2-X_1 d g g2
1946 XPMOS@0 net@2 g vdd PMOSx-X_2
1947 XPMOS@1 d g2 net@2 PMOSx-X_2
1948 .ENDS pms2-X_1
1949
1950 *** CELL: redFour:pms2{sch}
1951 .SUBCKT pms2-X_2 d g g2
1952 XPMOS@0 net@2 g vdd PMOSx-X_4
1953 XPMOS@1 d g2 net@2 PMOSx-X_4
1954 .ENDS pms2-X_2
1955
1956 *** CELL: orangeTSMC090nm:wire{sch}
1957 .SUBCKT wire-C_0_011f-185-R_34_667m a b
1958 Ccap@0 gnd net@14 0.678f
1959 Ccap@1 gnd net@8 0.678f
1960 Ccap@2 gnd net@11 0.678f
1961 Rres@0 net@14 a 1.069
1962 Rres@1 net@11 net@14 2.138
1963 Rres@2 b net@8 1.069
1964 Rres@3 net@8 net@11 2.138
1965 .ENDS wire-C_0_011f-185-R_34_667m
1966
1967 *** CELL: orangeTSMC090nm:wire90{sch}
1968 .SUBCKT wire90-185-layer_1-width_3 a b
1969 Xwire@0 a b wire-C_0_011f-185-R_34_667m
1970 .ENDS wire90-185-layer_1-width_3
1971
1972 *** CELL: latchesK:mlat1in10{sch}
1973 .SUBCKT mlat1in10 cl[F] cl[T] in[1] out[1]
1974 Xinv@0 net@26 out[1] inv-X_10
1975 Xnms2@0 net@4 out[1] cl[F] nms2-X_2
1976 Xnms2@1 net@4 in[1] cl[T] nms2-X_2
1977 Xpms2@0 net@4 out[1] cl[T] pms2-X_1
1978 Xpms2@1 net@4 in[1] cl[F] pms2-X_2
1979 Xwire90@0 net@4 net@26 wire90-185-layer_1-width_3
1980 .ENDS mlat1in10
1981
1982 *** CELL: redFour:nms2{sch}
1983 .SUBCKT nms2-X_3 d g g2
1984 XNMOS@0 d g2 net@0 NMOSx-X_6
1985 XNMOS@1 net@0 g gnd NMOSx-X_6
1986 .ENDS nms2-X_3
1987
1988 *** CELL: redFour:nms3{sch}
1989 .SUBCKT nms3-X_2 d g g2 g3
1990 XNMOS@0 d g3 net@6 NMOSx-X_6
1991 XNMOS@1 net@7 g gnd NMOSx-X_6
1992 XNMOS@2 net@6 g2 net@7 NMOSx-X_6
1993 .ENDS nms3-X_2
1994
1995 *** CELL: redFour:pms2{sch}
1996 .SUBCKT pms2-X_2_5 d g g2
1997 XPMOS@0 net@2 g vdd PMOSx-X_5
1998 XPMOS@1 d g2 net@2 PMOSx-X_5
1999 .ENDS pms2-X_2_5
2000
2001 *** CELL: orangeTSMC090nm:wire{sch}
2002 .SUBCKT wire-C_0_011f-339_3-R_34_667m a b
2003 Ccap@0 gnd net@14 1.244f
2004 Ccap@1 gnd net@8 1.244f
2005 Ccap@2 gnd net@11 1.244f
2006 Rres@0 net@14 a 1.96
2007 Rres@1 net@11 net@14 3.921
2008 Rres@2 b net@8 1.96
2009 Rres@3 net@8 net@11 3.921
2010 .ENDS wire-C_0_011f-339_3-R_34_667m
2011
2012 *** CELL: orangeTSMC090nm:wire90{sch}
2013 .SUBCKT wire90-339_3-layer_1-width_3 a b
2014 Xwire@0 a b wire-C_0_011f-339_3-R_34_667m
2015 .ENDS wire90-339_3-layer_1-width_3
2016
2017 *** CELL: latchesK:mlat2in10{sch}
2018 .SUBCKT mlat2in10 clA[F] clA[T] clB[F] clB[T] inA inB out[1]
2019 Xinv@0 net@26 out[1] inv-X_10
2020 Xnms2@0 net@4 inB clB[T] nms2-X_3
2021 Xnms2@1 net@4 inA clA[T] nms2-X_3
2022 Xnms3@0 net@4 clA[F] out[1] clB[F] nms3-X_2
2023 Xpms2@0 net@4 inB clB[F] pms2-X_2_5
2024 Xpms2@1 net@4 inA clA[F] pms2-X_2_5
2025 Xpms3@0 net@4 clA[T] out[1] clB[T] pms3-X_1
2026 Xwire90@0 net@4 net@26 wire90-339_3-layer_1-width_3
2027 .ENDS mlat2in10
2028
2029 *** CELL: orangeTSMC090nm:wire{sch}
2030 .SUBCKT wire-C_0_011f-271_1-R_34_667m a b
2031 Ccap@0 gnd net@14 0.994f
2032 Ccap@1 gnd net@8 0.994f
2033 Ccap@2 gnd net@11 0.994f
2034 Rres@0 net@14 a 1.566
2035 Rres@1 net@11 net@14 3.133
2036 Rres@2 b net@8 1.566
2037 Rres@3 net@8 net@11 3.133
2038 .ENDS wire-C_0_011f-271_1-R_34_667m
2039
2040 *** CELL: orangeTSMC090nm:wire90{sch}
2041 .SUBCKT wire90-271_1-layer_1-width_3 a b
2042 Xwire@0 a b wire-C_0_011f-271_1-R_34_667m
2043 .ENDS wire90-271_1-layer_1-width_3
2044
2045 *** CELL: scanK:scanCellKh{sch}
2046 .SUBCKT scanCellKh clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin sout
2047 Xmlat1in1@1 cl[F] cl[T] sin net@58 mlat1in10
2048 Xmlat2in1@2 clS[F] clS[T] rd[F] rd[T] net@69 din[1] sout mlat2in10
2049 Xwire90@0 net@58 net@69 wire90-271_1-layer_1-width_3
2050 .ENDS scanCellKh
2051
2052 *** CELL: orangeTSMC090nm:wire{sch}
2053 .SUBCKT wire-C_0_011f-297_9-R_34_667m a b
2054 Ccap@0 gnd net@14 1.092f
2055 Ccap@1 gnd net@8 1.092f
2056 Ccap@2 gnd net@11 1.092f
2057 Rres@0 net@14 a 1.721
2058 Rres@1 net@11 net@14 3.442
2059 Rres@2 b net@8 1.721
2060 Rres@3 net@8 net@11 3.442
2061 .ENDS wire-C_0_011f-297_9-R_34_667m
2062
2063 *** CELL: orangeTSMC090nm:wire90{sch}
2064 .SUBCKT wire90-297_9-layer_1-width_3 a b
2065 Xwire@0 a b wire-C_0_011f-297_9-R_34_667m
2066 .ENDS wire90-297_9-layer_1-width_3
2067
2068 *** CELL: scanK:scanKhx5{sch}
2069 .SUBCKT scanKhx5 clS[F] clS[T] cl[F] cl[T] din[1] din[2] din[3] din[4] din[5] 
2070 +mc rd[F] rd[T] sin sout
2071 XscanCell@4 clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin net@18 
2072 +scanCellKh
2073 XscanCell@5 clS[F] clS[T] cl[F] cl[T] din[2] rd[F] rd[T] net@31 net@20 
2074 +scanCellKh
2075 XscanCell@6 clS[F] clS[T] cl[F] cl[T] din[3] rd[F] rd[T] net@32 net@24 
2076 +scanCellKh
2077 XscanCell@7 clS[F] clS[T] cl[F] cl[T] din[4] rd[F] rd[T] net@33 net@51 
2078 +scanCellKh
2079 XscanCell@8 clS[F] clS[T] cl[F] cl[T] din[5] rd[F] rd[T] net@50 sout 
2080 +scanCellKh
2081 Xwire90@0 net@18 net@31 wire90-297_9-layer_1-width_3
2082 Xwire90@1 net@20 net@32 wire90-297_9-layer_1-width_3
2083 Xwire90@2 net@24 net@33 wire90-297_9-layer_1-width_3
2084 Xwire90@3 net@51 net@50 wire90-297_9-layer_1-width_3
2085 .ENDS scanKhx5
2086
2087 *** CELL: redFour:inv{sch}
2088 .SUBCKT inv-X_4 in out
2089 XNMOS@0 out in gnd NMOSx-X_4
2090 XPMOS@0 out in vdd PMOSx-X_4
2091 .ENDS inv-X_4
2092
2093 *** CELL: redFour:nms2{sch}
2094 .SUBCKT nms2-X_2_5 d g g2
2095 XNMOS@0 d g2 net@0 NMOSx-X_5
2096 XNMOS@1 net@0 g gnd NMOSx-X_5
2097 .ENDS nms2-X_2_5
2098
2099 *** CELL: redFour:nms2_sy{sch}
2100 .SUBCKT nms2_sy-X_5 d g g2
2101 Xnms2@0 d g g2 nms2-X_2_5
2102 Xnms2@1 d g2 g nms2-X_2_5
2103 .ENDS nms2_sy-X_5
2104
2105 *** CELL: redFour:nand2_sy{sch}
2106 .SUBCKT nand2_sy-X_5 ina inb out
2107 XPMOS@0 out inb vdd PMOSx-X_5
2108 XPMOS@1 out ina vdd PMOSx-X_5
2109 Xnms2_sy@0 out ina inb nms2_sy-X_5
2110 .ENDS nand2_sy-X_5
2111
2112 *** CELL: driversL:sucANDdri20{sch}
2113 .SUBCKT sucANDdri20 inA inB succ
2114 XPMOSx@0 succ net@51 vdd PMOSx-X_20
2115 Xinv@0 succ net@71 inv-X_4
2116 Xnms2@0 succ net@75 net@51 nms2-X_2
2117 Xnor2_sy@0 inA inB net@67 nand2_sy-X_5
2118 Xwire90@0 net@67 net@51 wire90-627_9-layer_1-width_3
2119 Xwire90@1 net@75 net@71 wire90-124_7-layer_1-width_3
2120 .ENDS sucANDdri20
2121
2122 *** CELL: dockPartsK:moveD{sch}
2123 .SUBCKT moveD clS[F] clS[T] cl[F] cl[T] fire[M] mc od[15] od[16] od[18] 
2124 +od[19] pred[D] pred[T] rd[F] rd[T] s[1] s[2] s[3] sin sout succ[D] succ[T]
2125 XpredCond@3 od[18] fire[M] mc pred[D] predCond20wMC
2126 XpredCond@4 od[19] fire[M] mc pred[T] predCond20wMC
2127 XscanKhx5@2 clS[F] clS[T] cl[F] cl[T] s[1] s[2] pred[D] pred[T] s[3] mc rd[F] 
2128 +rd[T] sin sout scanKhx5
2129 XsucANDdr@3 od[16] fire[M] succ[D] sucANDdri20
2130 XsucANDdr@4 od[15] fire[M] succ[T] sucANDdri20
2131 .ENDS moveD
2132
2133 *** CELL: redFour:inv{sch}
2134 .SUBCKT inv-X_30 in out
2135 XNMOS@0 out in gnd NMOSx-X_30
2136 XPMOS@0 out in vdd PMOSx-X_30
2137 .ENDS inv-X_30
2138
2139 *** CELL: redFour:nms2{sch}
2140 .SUBCKT nms2-X_5 d g g2
2141 XNMOS@0 d g2 net@0 NMOSx-X_10
2142 XNMOS@1 net@0 g gnd NMOSx-X_10
2143 .ENDS nms2-X_5
2144
2145 *** CELL: redFour:nms2_sy{sch}
2146 .SUBCKT nms2_sy-X_10 d g g2
2147 Xnms2@0 d g g2 nms2-X_5
2148 Xnms2@1 d g2 g nms2-X_5
2149 .ENDS nms2_sy-X_10
2150
2151 *** CELL: redFour:nand2LT_sy{sch}
2152 .SUBCKT nand2LT_sy-X_10 ina inb out
2153 XPMOS@0 out ina vdd PMOSx-X_5
2154 XPMOS@1 out inb vdd PMOSx-X_5
2155 Xnms2_sy@0 out ina inb nms2_sy-X_10
2156 .ENDS nand2LT_sy-X_10
2157
2158 *** CELL: redFour:pms2_sy{sch}
2159 .SUBCKT pms2_sy-X_5 d g g2
2160 Xpms2@0 d g g2 pms2-X_2_5
2161 Xpms2@1 d g2 g pms2-X_2_5
2162 .ENDS pms2_sy-X_5
2163
2164 *** CELL: redFour:nor2_sy{sch}
2165 .SUBCKT nor2_sy-X_5 ina inb out
2166 XNMOS@0 out inb gnd NMOSx-X_5
2167 XNMOS@1 out ina gnd NMOSx-X_5
2168 Xpms2_sy@0 out ina inb pms2_sy-X_5
2169 .ENDS nor2_sy-X_5
2170
2171 *** CELL: redFour:nor2n_sy{sch}
2172 .SUBCKT nor2n_sy-X_5 ina inb out
2173 Xnor2@0 ina inb out nor2_sy-X_5
2174 .ENDS nor2n_sy-X_5
2175
2176 *** CELL: orangeTSMC090nm:wire{sch}
2177 .SUBCKT wire-C_0_011f-252_6-R_34_667m a b
2178 Ccap@0 gnd net@14 0.926f
2179 Ccap@1 gnd net@8 0.926f
2180 Ccap@2 gnd net@11 0.926f
2181 Rres@0 net@14 a 1.459
2182 Rres@1 net@11 net@14 2.919
2183 Rres@2 b net@8 1.459
2184 Rres@3 net@8 net@11 2.919
2185 .ENDS wire-C_0_011f-252_6-R_34_667m
2186
2187 *** CELL: orangeTSMC090nm:wire90{sch}
2188 .SUBCKT wire90-252_6-layer_1-width_3 a b
2189 Xwire@0 a b wire-C_0_011f-252_6-R_34_667m
2190 .ENDS wire90-252_6-layer_1-width_3
2191
2192 *** CELL: orangeTSMC090nm:wire{sch}
2193 .SUBCKT wire-C_0_011f-366_8-R_34_667m a b
2194 Ccap@0 gnd net@14 1.345f
2195 Ccap@1 gnd net@8 1.345f
2196 Ccap@2 gnd net@11 1.345f
2197 Rres@0 net@14 a 2.119
2198 Rres@1 net@11 net@14 4.239
2199 Rres@2 b net@8 2.119
2200 Rres@3 net@8 net@11 4.239
2201 .ENDS wire-C_0_011f-366_8-R_34_667m
2202
2203 *** CELL: orangeTSMC090nm:wire90{sch}
2204 .SUBCKT wire90-366_8-layer_1-width_3 a b
2205 Xwire@0 a b wire-C_0_011f-366_8-R_34_667m
2206 .ENDS wire90-366_8-layer_1-width_3
2207
2208 *** CELL: orangeTSMC090nm:wire{sch}
2209 .SUBCKT wire-C_0_011f-176_4-R_34_667m a b
2210 Ccap@0 gnd net@14 0.647f
2211 Ccap@1 gnd net@8 0.647f
2212 Ccap@2 gnd net@11 0.647f
2213 Rres@0 net@14 a 1.019
2214 Rres@1 net@11 net@14 2.038
2215 Rres@2 b net@8 1.019
2216 Rres@3 net@8 net@11 2.038
2217 .ENDS wire-C_0_011f-176_4-R_34_667m
2218
2219 *** CELL: orangeTSMC090nm:wire90{sch}
2220 .SUBCKT wire90-176_4-layer_1-width_3 a b
2221 Xwire@0 a b wire-C_0_011f-176_4-R_34_667m
2222 .ENDS wire90-176_4-layer_1-width_3
2223
2224 *** CELL: centersJ:ctrAND3in30B{sch}
2225 .SUBCKT ctrAND3in30B inA inB inC out
2226 Xinv@4 inC net@30 inv-X_5
2227 Xinv@5 net@9 out inv-X_30
2228 Xnand2LT_@0 net@15 net@19 net@27 nand2LT_sy-X_10
2229 Xnor2n_sy@0 inA inB net@6 nor2n_sy-X_5
2230 Xwire90@0 net@6 net@15 wire90-252_6-layer_1-width_3
2231 Xwire90@1 net@27 net@9 wire90-366_8-layer_1-width_3
2232 Xwire90@2 net@30 net@19 wire90-176_4-layer_1-width_3
2233 .ENDS ctrAND3in30B
2234
2235 *** CELL: orangeTSMC090nm:PMOSx{sch}
2236 .SUBCKT PMOSx-X_3_999 d g s
2237 MPMOSf@0 d g s vdd pch W='23.994*(1+ABP/sqrt(23.994*2))' L='2'  
2238 +DELVTO='AVT0P/sqrt(23.994*2)'
2239 .ENDS PMOSx-X_3_999
2240
2241 *** CELL: redFour:pms3{sch}
2242 .SUBCKT pms3-X_1_333 d g g2 g3
2243 XPMOS@0 d g3 net@2 PMOSx-X_3_999
2244 XPMOS@1 net@2 g2 net@5 PMOSx-X_3_999
2245 XPMOS@2 net@5 g vdd PMOSx-X_3_999
2246 .ENDS pms3-X_1_333
2247
2248 *** CELL: driversL:predDri20wMC{sch}
2249 .SUBCKT predDri20wMC in mc pred
2250 XNMOSx@0 pred in gnd NMOSx-X_20
2251 XNMOSx@1 pred mc gnd NMOSx-X_4
2252 Xinv@0 pred net@145 inv-X_4
2253 Xpms3@0 pred net@177 in mc pms3-X_1_333
2254 Xwire90@0 net@177 net@145 wire90-243_6-layer_1-width_3
2255 .ENDS predDri20wMC
2256
2257 *** CELL: fifoL:litStage{sch}
2258 .SUBCKT litStage do[L] fire[L] mc s[1] succ[D] succ[T]
2259 XctrAND3i@0 succ[T] succ[D] net@54 fire[L] ctrAND3in30B
2260 Xinv@0 net@54 s[1] inv-X_10
2261 Xinv@1 do[L] net@190 inv-X_5
2262 XpredDri2@1 fire[L] mc do[L] predDri20wMC
2263 Xwire90@1 net@190 net@54 wire90-414-layer_1-width_3
2264 .ENDS litStage
2265
2266 *** CELL: redFour:nand2{sch}
2267 .SUBCKT nand2-X_10 ina inb out
2268 XPMOS@0 out ina vdd PMOSx-X_10
2269 XPMOS@1 out inb vdd PMOSx-X_10
2270 Xnms2@0 out ina inb nms2-X_10
2271 .ENDS nand2-X_10
2272
2273 *** CELL: orangeTSMC090nm:NMOSx{sch}
2274 .SUBCKT NMOSx-X_2 d g s
2275 MNMOSf@0 d g s gnd nch W='6*(1+ABN/sqrt(6*2))' L='2' DELVTO='AVT0N/sqrt(6*2)'
2276 .ENDS NMOSx-X_2
2277
2278 *** CELL: redFour:pms2_sy{sch}
2279 .SUBCKT pms2_sy-X_4 d g g2
2280 Xpms2@0 d g g2 pms2-X_2
2281 Xpms2@1 d g2 g pms2-X_2
2282 .ENDS pms2_sy-X_4
2283
2284 *** CELL: redFour:nor2HT_sy{sch}
2285 .SUBCKT nor2HT_sy-X_4 ina inb out
2286 XNMOS@0 out inb gnd NMOSx-X_2
2287 XNMOS@1 out ina gnd NMOSx-X_2
2288 Xpms2_sy@0 out ina inb pms2_sy-X_4
2289 .ENDS nor2HT_sy-X_4
2290
2291 *** CELL: redFour:pms2{sch}
2292 .SUBCKT pms2-X_5 d g g2
2293 XPMOS@0 net@2 g vdd PMOSx-X_10
2294 XPMOS@1 d g2 net@2 PMOSx-X_10
2295 .ENDS pms2-X_5
2296
2297 *** CELL: redFour:nor2{sch}
2298 .SUBCKT nor2-X_5 ina inb out
2299 XNMOS@0 out ina gnd NMOSx-X_5
2300 XNMOS@1 out inb gnd NMOSx-X_5
2301 Xpms2@0 out ina inb pms2-X_5
2302 .ENDS nor2-X_5
2303
2304 *** CELL: redFour:nor2n{sch}
2305 .SUBCKT nor2n-X_5 ina inb out
2306 Xnor2@0 ina inb out nor2-X_5
2307 .ENDS nor2n-X_5
2308
2309 *** CELL: orangeTSMC090nm:wire{sch}
2310 .SUBCKT wire-C_0_011f-238_2-R_34_667m a b
2311 Ccap@0 gnd net@14 0.873f
2312 Ccap@1 gnd net@8 0.873f
2313 Ccap@2 gnd net@11 0.873f
2314 Rres@0 net@14 a 1.376
2315 Rres@1 net@11 net@14 2.753
2316 Rres@2 b net@8 1.376
2317 Rres@3 net@8 net@11 2.753
2318 .ENDS wire-C_0_011f-238_2-R_34_667m
2319
2320 *** CELL: orangeTSMC090nm:wire90{sch}
2321 .SUBCKT wire90-238_2-layer_1-width_3 a b
2322 Xwire@0 a b wire-C_0_011f-238_2-R_34_667m
2323 .ENDS wire90-238_2-layer_1-width_3
2324
2325 *** CELL: orangeTSMC090nm:wire{sch}
2326 .SUBCKT wire-C_0_011f-520-R_34_667m a b
2327 Ccap@0 gnd net@14 1.907f
2328 Ccap@1 gnd net@8 1.907f
2329 Ccap@2 gnd net@11 1.907f
2330 Rres@0 net@14 a 3.004
2331 Rres@1 net@11 net@14 6.009
2332 Rres@2 b net@8 3.004
2333 Rres@3 net@8 net@11 6.009
2334 .ENDS wire-C_0_011f-520-R_34_667m
2335
2336 *** CELL: orangeTSMC090nm:wire90{sch}
2337 .SUBCKT wire90-520-layer_1-width_3 a b
2338 Xwire@0 a b wire-C_0_011f-520-R_34_667m
2339 .ENDS wire90-520-layer_1-width_3
2340
2341 *** CELL: orangeTSMC090nm:wire{sch}
2342 .SUBCKT wire-C_0_011f-222_3-R_34_667m a b
2343 Ccap@0 gnd net@14 0.815f
2344 Ccap@1 gnd net@8 0.815f
2345 Ccap@2 gnd net@11 0.815f
2346 Rres@0 net@14 a 1.284
2347 Rres@1 net@11 net@14 2.569
2348 Rres@2 b net@8 1.284
2349 Rres@3 net@8 net@11 2.569
2350 .ENDS wire-C_0_011f-222_3-R_34_667m
2351
2352 *** CELL: orangeTSMC090nm:wire90{sch}
2353 .SUBCKT wire90-222_3-layer_1-width_3 a b
2354 Xwire@0 a b wire-C_0_011f-222_3-R_34_667m
2355 .ENDS wire90-222_3-layer_1-width_3
2356
2357 *** CELL: centersJ:ctrAND4in30{sch}
2358 .SUBCKT ctrAND4in30 inA inB inC inD out
2359 Xinv@1 net@3 out inv-X_30
2360 Xnand2@1 net@43 net@58 net@67 nand2-X_10
2361 Xnor2HT_s@1 inA inB net@61 nor2HT_sy-X_4
2362 Xnor2n@0 inD inC net@64 nor2n-X_5
2363 Xwire90@0 net@64 net@43 wire90-238_2-layer_1-width_3
2364 Xwire90@1 net@67 net@3 wire90-520-layer_1-width_3
2365 Xwire90@2 net@61 net@58 wire90-222_3-layer_1-width_3
2366 .ENDS ctrAND4in30
2367
2368 *** CELL: redFour:invLT{sch}
2369 .SUBCKT invLT-X_2 in out
2370 XNMOS@0 out in gnd NMOSx-X_4
2371 XPMOS@0 out in vdd PMOSx-X_2
2372 .ENDS invLT-X_2
2373
2374 *** CELL: orangeTSMC090nm:wire{sch}
2375 .SUBCKT wire-C_0_011f-190_2-R_34_667m a b
2376 Ccap@0 gnd net@14 0.697f
2377 Ccap@1 gnd net@8 0.697f
2378 Ccap@2 gnd net@11 0.697f
2379 Rres@0 net@14 a 1.099
2380 Rres@1 net@11 net@14 2.198
2381 Rres@2 b net@8 1.099
2382 Rres@3 net@8 net@11 2.198
2383 .ENDS wire-C_0_011f-190_2-R_34_667m
2384
2385 *** CELL: orangeTSMC090nm:wire90{sch}
2386 .SUBCKT wire90-190_2-layer_1-width_3 a b
2387 Xwire@0 a b wire-C_0_011f-190_2-R_34_667m
2388 .ENDS wire90-190_2-layer_1-width_3
2389
2390 *** CELL: latchesK:mlat1in10i{sch}
2391 .SUBCKT mlat1in10i cl[F] cl[T] in[1] out[1]
2392 XinvLT@0 out[1] net@33 invLT-X_2
2393 Xnms2@0 out[1] cl[F] net@33 nms2-X_2
2394 Xnms2@1 out[1] in[1] cl[T] nms2-X_10
2395 Xpms2@0 out[1] cl[T] net@138 pms2-X_2
2396 Xpms2@1 out[1] in[1] cl[F] pms2-X_10
2397 Xwire90@2 net@138 net@33 wire90-190_2-layer_1-width_3
2398 .ENDS mlat1in10i
2399
2400 *** CELL: redFour:nand2n{sch}
2401 .SUBCKT nand2n-X_10 ina inb out
2402 Xnand2@0 ina inb out nand2-X_10
2403 .ENDS nand2n-X_10
2404
2405 *** CELL: redFour:pms2{sch}
2406 .SUBCKT pms2-X_20 d g g2
2407 XPMOS@0 net@2 g vdd PMOSx-X_40
2408 XPMOS@1 d g2 net@2 PMOSx-X_40
2409 .ENDS pms2-X_20
2410
2411 *** CELL: redFour:nor2{sch}
2412 .SUBCKT nor2-X_20 ina inb out
2413 XNMOS@0 out ina gnd NMOSx-X_20
2414 XNMOS@1 out inb gnd NMOSx-X_20
2415 Xpms2@0 out ina inb pms2-X_20
2416 .ENDS nor2-X_20
2417
2418 *** CELL: redFour:nor2n{sch}
2419 .SUBCKT nor2n-X_20 ina inb out
2420 Xnor2@0 ina inb out nor2-X_20
2421 .ENDS nor2n-X_20
2422
2423 *** CELL: redFour:nor2{sch}
2424 .SUBCKT nor2-X_10 ina inb out
2425 XNMOS@0 out ina gnd NMOSx-X_10
2426 XNMOS@1 out inb gnd NMOSx-X_10
2427 Xpms2@0 out ina inb pms2-X_10
2428 .ENDS nor2-X_10
2429
2430 *** CELL: redFour:nor2n{sch}
2431 .SUBCKT nor2n-X_10 ina inb out
2432 Xnor2@0 ina inb out nor2-X_10
2433 .ENDS nor2n-X_10
2434
2435 *** CELL: redFour:pms2_sy{sch}
2436 .SUBCKT pms2_sy-X_10 d g g2
2437 Xpms2@0 d g g2 pms2-X_5
2438 Xpms2@1 d g2 g pms2-X_5
2439 .ENDS pms2_sy-X_10
2440
2441 *** CELL: redFour:nor2_sy{sch}
2442 .SUBCKT nor2_sy-X_10 ina inb out
2443 XNMOS@0 out inb gnd NMOSx-X_10
2444 XNMOS@1 out ina gnd NMOSx-X_10
2445 Xpms2_sy@0 out ina inb pms2_sy-X_10
2446 .ENDS nor2_sy-X_10
2447
2448 *** CELL: redFour:nor2n_sy{sch}
2449 .SUBCKT nor2n_sy-X_10 ina inb out
2450 Xnor2@0 ina inb out nor2_sy-X_10
2451 .ENDS nor2n_sy-X_10
2452
2453 *** CELL: redFour:pms2{sch}
2454 .SUBCKT pms2-X_15 d g g2
2455 XPMOS@0 net@2 g vdd PMOSx-X_30
2456 XPMOS@1 d g2 net@2 PMOSx-X_30
2457 .ENDS pms2-X_15
2458
2459 *** CELL: redFour:pms2_sy{sch}
2460 .SUBCKT pms2_sy-X_30 d g g2
2461 Xpms2@0 d g g2 pms2-X_15
2462 Xpms2@1 d g2 g pms2-X_15
2463 .ENDS pms2_sy-X_30
2464
2465 *** CELL: redFour:nor2_sy{sch}
2466 .SUBCKT nor2_sy-X_30 ina inb out
2467 XNMOS@0 out inb gnd NMOSx-X_30
2468 XNMOS@1 out ina gnd NMOSx-X_30
2469 Xpms2_sy@0 out ina inb pms2_sy-X_30
2470 .ENDS nor2_sy-X_30
2471
2472 *** CELL: redFour:nor2n_sy{sch}
2473 .SUBCKT nor2n_sy-X_30 ina inb out
2474 Xnor2@0 ina inb out nor2_sy-X_30
2475 .ENDS nor2n_sy-X_30
2476
2477 *** CELL: driversL:predORdri20wMC{sch}
2478 .SUBCKT predORdri20wMC inA inB mc pred
2479 XNMOSx@0 pred inA gnd NMOSx-X_20
2480 XNMOSx@1 pred mc gnd NMOSx-X_4
2481 XNMOSx@2 pred inB gnd NMOSx-X_20
2482 XPMOSx@1 pred net@217 net@203 PMOSx-X_4
2483 XPMOSx@2 net@203 inB net@204 PMOSx-X_4
2484 XPMOSx@3 net@204 inA net@205 PMOSx-X_4
2485 XPMOSx@4 net@205 mc vdd PMOSx-X_4
2486 Xinv@0 pred net@145 inv-X_4
2487 Xwire90@0 net@217 net@145 wire90-243_6-layer_1-width_3
2488 .ENDS predORdri20wMC
2489
2490 *** CELL: redFour:pms2{sch}
2491 .SUBCKT pms2-X_1_5 d g g2
2492 XPMOS@0 net@2 g vdd PMOSx-X_3
2493 XPMOS@1 d g2 net@2 PMOSx-X_3
2494 .ENDS pms2-X_1_5
2495
2496 *** CELL: redFour:pms2_sy{sch}
2497 .SUBCKT pms2_sy-X_3 d g g2
2498 Xpms2@0 d g g2 pms2-X_1_5
2499 Xpms2@1 d g2 g pms2-X_1_5
2500 .ENDS pms2_sy-X_3
2501
2502 *** CELL: orangeTSMC090nm:wire{sch}
2503 .SUBCKT wire-C_0_011f-218_6-R_34_667m a b
2504 Ccap@0 gnd net@14 0.802f
2505 Ccap@1 gnd net@8 0.802f
2506 Ccap@2 gnd net@11 0.802f
2507 Rres@0 net@14 a 1.263
2508 Rres@1 net@11 net@14 2.526
2509 Rres@2 b net@8 1.263
2510 Rres@3 net@8 net@11 2.526
2511 .ENDS wire-C_0_011f-218_6-R_34_667m
2512
2513 *** CELL: orangeTSMC090nm:wire90{sch}
2514 .SUBCKT wire90-218_6-layer_1-width_3 a b
2515 Xwire@0 a b wire-C_0_011f-218_6-R_34_667m
2516 .ENDS wire90-218_6-layer_1-width_3
2517
2518 *** CELL: dockPartsK:predWait{sch}
2519 .SUBCKT predWait ign[2] ign[3] out pred[1] pred[2] pred[3]
2520 XNMOSx@6 net@108 ign[3] out NMOSx-X_10
2521 XNMOSx@8 net@87 pred[2] net@108 NMOSx-X_20
2522 XNMOSx@9 net@87 ign[2] net@86 NMOSx-X_10
2523 XNMOSx@10 net@86 pred[3] out NMOSx-X_20
2524 XNMOSx@11 gnd pred[1] net@87 NMOSx-X_20
2525 XPMOSx@0 vdd pred[1] out PMOSx-X_10
2526 Xpms2_sy@2 out pred[2] ign[2] pms2_sy-X_3
2527 Xpms2_sy@3 out pred[3] ign[3] pms2_sy-X_3
2528 Xwire90@0 net@108 net@86 wire90-218_6-layer_1-width_3
2529 .ENDS predWait
2530
2531 *** CELL: orangeTSMC090nm:wire{sch}
2532 .SUBCKT wire-C_0_011f-795_4-R_34_667m a b
2533 Ccap@0 gnd net@14 2.916f
2534 Ccap@1 gnd net@8 2.916f
2535 Ccap@2 gnd net@11 2.916f
2536 Rres@0 net@14 a 4.596
2537 Rres@1 net@11 net@14 9.191
2538 Rres@2 b net@8 4.596
2539 Rres@3 net@8 net@11 9.191
2540 .ENDS wire-C_0_011f-795_4-R_34_667m
2541
2542 *** CELL: orangeTSMC090nm:wire90{sch}
2543 .SUBCKT wire90-795_4-layer_1-width_3 a b
2544 Xwire@0 a b wire-C_0_011f-795_4-R_34_667m
2545 .ENDS wire90-795_4-layer_1-width_3
2546
2547 *** CELL: orangeTSMC090nm:wire{sch}
2548 .SUBCKT wire-C_0_011f-459_9-R_34_667m a b
2549 Ccap@0 gnd net@14 1.686f
2550 Ccap@1 gnd net@8 1.686f
2551 Ccap@2 gnd net@11 1.686f
2552 Rres@0 net@14 a 2.657
2553 Rres@1 net@11 net@14 5.314
2554 Rres@2 b net@8 2.657
2555 Rres@3 net@8 net@11 5.314
2556 .ENDS wire-C_0_011f-459_9-R_34_667m
2557
2558 *** CELL: orangeTSMC090nm:wire90{sch}
2559 .SUBCKT wire90-459_9-layer_1-width_3 a b
2560 Xwire@0 a b wire-C_0_011f-459_9-R_34_667m
2561 .ENDS wire90-459_9-layer_1-width_3
2562
2563 *** CELL: orangeTSMC090nm:wire{sch}
2564 .SUBCKT wire-C_0_011f-361_8-R_34_667m a b
2565 Ccap@0 gnd net@14 1.327f
2566 Ccap@1 gnd net@8 1.327f
2567 Ccap@2 gnd net@11 1.327f
2568 Rres@0 net@14 a 2.09
2569 Rres@1 net@11 net@14 4.181
2570 Rres@2 b net@8 2.09
2571 Rres@3 net@8 net@11 4.181
2572 .ENDS wire-C_0_011f-361_8-R_34_667m
2573
2574 *** CELL: orangeTSMC090nm:wire90{sch}
2575 .SUBCKT wire90-361_8-layer_1-width_3 a b
2576 Xwire@0 a b wire-C_0_011f-361_8-R_34_667m
2577 .ENDS wire90-361_8-layer_1-width_3
2578
2579 *** CELL: orangeTSMC090nm:wire{sch}
2580 .SUBCKT wire-C_0_011f-307-R_34_667m a b
2581 Ccap@0 gnd net@14 1.126f
2582 Ccap@1 gnd net@8 1.126f
2583 Ccap@2 gnd net@11 1.126f
2584 Rres@0 net@14 a 1.774
2585 Rres@1 net@11 net@14 3.548
2586 Rres@2 b net@8 1.774
2587 Rres@3 net@8 net@11 3.548
2588 .ENDS wire-C_0_011f-307-R_34_667m
2589
2590 *** CELL: orangeTSMC090nm:wire90{sch}
2591 .SUBCKT wire90-307-layer_1-width_3 a b
2592 Xwire@0 a b wire-C_0_011f-307-R_34_667m
2593 .ENDS wire90-307-layer_1-width_3
2594
2595 *** CELL: orangeTSMC090nm:wire{sch}
2596 .SUBCKT wire-C_0_011f-258_6-R_34_667m a b
2597 Ccap@0 gnd net@14 0.948f
2598 Ccap@1 gnd net@8 0.948f
2599 Ccap@2 gnd net@11 0.948f
2600 Rres@0 net@14 a 1.494
2601 Rres@1 net@11 net@14 2.988
2602 Rres@2 b net@8 1.494
2603 Rres@3 net@8 net@11 2.988
2604 .ENDS wire-C_0_011f-258_6-R_34_667m
2605
2606 *** CELL: orangeTSMC090nm:wire90{sch}
2607 .SUBCKT wire90-258_6-layer_1-width_3 a b
2608 Xwire@0 a b wire-C_0_011f-258_6-R_34_667m
2609 .ENDS wire90-258_6-layer_1-width_3
2610
2611 *** CELL: orangeTSMC090nm:wire{sch}
2612 .SUBCKT wire-C_0_011f-386_2-R_34_667m a b
2613 Ccap@0 gnd net@14 1.416f
2614 Ccap@1 gnd net@8 1.416f
2615 Ccap@2 gnd net@11 1.416f
2616 Rres@0 net@14 a 2.231
2617 Rres@1 net@11 net@14 4.463
2618 Rres@2 b net@8 2.231
2619 Rres@3 net@8 net@11 4.463
2620 .ENDS wire-C_0_011f-386_2-R_34_667m
2621
2622 *** CELL: orangeTSMC090nm:wire90{sch}
2623 .SUBCKT wire90-386_2-layer_1-width_3 a b
2624 Xwire@0 a b wire-C_0_011f-386_2-R_34_667m
2625 .ENDS wire90-386_2-layer_1-width_3
2626
2627 *** CELL: orangeTSMC090nm:wire{sch}
2628 .SUBCKT wire-C_0_011f-1409_3-R_34_667m a b
2629 Ccap@0 gnd net@14 5.167f
2630 Ccap@1 gnd net@8 5.167f
2631 Ccap@2 gnd net@11 5.167f
2632 Rres@0 net@14 a 8.143
2633 Rres@1 net@11 net@14 16.285
2634 Rres@2 b net@8 8.143
2635 Rres@3 net@8 net@11 16.285
2636 .ENDS wire-C_0_011f-1409_3-R_34_667m
2637
2638 *** CELL: orangeTSMC090nm:wire90{sch}
2639 .SUBCKT wire90-1409_3-layer_1-width_3 a b
2640 Xwire@0 a b wire-C_0_011f-1409_3-R_34_667m
2641 .ENDS wire90-1409_3-layer_1-width_3
2642
2643 *** CELL: orangeTSMC090nm:wire{sch}
2644 .SUBCKT wire-C_0_011f-316-R_34_667m a b
2645 Ccap@0 gnd net@14 1.159f
2646 Ccap@1 gnd net@8 1.159f
2647 Ccap@2 gnd net@11 1.159f
2648 Rres@0 net@14 a 1.826
2649 Rres@1 net@11 net@14 3.652
2650 Rres@2 b net@8 1.826
2651 Rres@3 net@8 net@11 3.652
2652 .ENDS wire-C_0_011f-316-R_34_667m
2653
2654 *** CELL: orangeTSMC090nm:wire90{sch}
2655 .SUBCKT wire90-316-layer_1-width_3 a b
2656 Xwire@0 a b wire-C_0_011f-316-R_34_667m
2657 .ENDS wire90-316-layer_1-width_3
2658
2659 *** CELL: orangeTSMC090nm:wire{sch}
2660 .SUBCKT wire-C_0_011f-324_9-R_34_667m a b
2661 Ccap@0 gnd net@14 1.191f
2662 Ccap@1 gnd net@8 1.191f
2663 Ccap@2 gnd net@11 1.191f
2664 Rres@0 net@14 a 1.877
2665 Rres@1 net@11 net@14 3.754
2666 Rres@2 b net@8 1.877
2667 Rres@3 net@8 net@11 3.754
2668 .ENDS wire-C_0_011f-324_9-R_34_667m
2669
2670 *** CELL: orangeTSMC090nm:wire90{sch}
2671 .SUBCKT wire90-324_9-layer_1-width_3 a b
2672 Xwire@0 a b wire-C_0_011f-324_9-R_34_667m
2673 .ENDS wire90-324_9-layer_1-width_3
2674
2675 *** CELL: orangeTSMC090nm:wire{sch}
2676 .SUBCKT wire-C_0_011f-340_7-R_34_667m a b
2677 Ccap@0 gnd net@14 1.249f
2678 Ccap@1 gnd net@8 1.249f
2679 Ccap@2 gnd net@11 1.249f
2680 Rres@0 net@14 a 1.968
2681 Rres@1 net@11 net@14 3.937
2682 Rres@2 b net@8 1.968
2683 Rres@3 net@8 net@11 3.937
2684 .ENDS wire-C_0_011f-340_7-R_34_667m
2685
2686 *** CELL: orangeTSMC090nm:wire90{sch}
2687 .SUBCKT wire90-340_7-layer_1-width_3 a b
2688 Xwire@0 a b wire-C_0_011f-340_7-R_34_667m
2689 .ENDS wire90-340_7-layer_1-width_3
2690
2691 *** CELL: orangeTSMC090nm:wire{sch}
2692 .SUBCKT wire-C_0_011f-1083_5-R_34_667m a b
2693 Ccap@0 gnd net@14 3.973f
2694 Ccap@1 gnd net@8 3.973f
2695 Ccap@2 gnd net@11 3.973f
2696 Rres@0 net@14 a 6.26
2697 Rres@1 net@11 net@14 12.52
2698 Rres@2 b net@8 6.26
2699 Rres@3 net@8 net@11 12.52
2700 .ENDS wire-C_0_011f-1083_5-R_34_667m
2701
2702 *** CELL: orangeTSMC090nm:wire90{sch}
2703 .SUBCKT wire90-1083_5-layer_1-width_3 a b
2704 Xwire@0 a b wire-C_0_011f-1083_5-R_34_667m
2705 .ENDS wire90-1083_5-layer_1-width_3
2706
2707 *** CELL: dockPartsK:moveC{sch}
2708 .SUBCKT moveC do[M] fire[M] fire[T] ilc[done] mc od[18] od[19] od[20] pred[D] 
2709 +pred[T] succ[D] succ[T] torp
2710 Xarbiter2@0 net@1653 net@1652 torp net@860 arbiter2
2711 XctrAND4i@1 net@1475 net@1481 net@1498 od[20] fire[T] ctrAND4in30
2712 Xinv@39 do[M] net@1494 inv-X_10
2713 Xinv@43 fire[T] net@1388 inv-X_10
2714 Xinv@47 net@1415 net@1589 inv-X_10
2715 Xinv@49 fire[AE] net@1593 inv-X_10
2716 Xinv@50 exitLO net@1556 inv-X_10
2717 Xinv@51 od[18] ign[D] inv-X_10
2718 Xinv@52 od[19] ign[T] inv-X_10
2719 Xmlat1in1@0 fire[A] fire[AE] ilc[done] net@1561 mlat1in10i
2720 Xnand2@3 od[20] net@860 net@925 nand2-X_10
2721 Xnand2_sy@0 net@1612 net@1335 net@1574 nand2_sy-X_20
2722 Xnand2n@1 net@877 net@926 net@1334 nand2n-X_10
2723 Xnor2n@5 fire[A] okLO net@652 nor2n-X_20
2724 Xnor2n@8 exitLO fire[AE] net@1101 nor2n-X_10
2725 Xnor2n_sy@0 succ[D] succ[T] net@1619 nor2n_sy-X_10
2726 Xnor2n_sy@1 fire[AE] doLO fire[M] nor2n_sy-X_30
2727 XpredDri2@1 net@1401 mc torp predDri20wMC
2728 XpredORdr@0 fire[T] net@1650 mc do[M] predORdri20wMC
2729 XpredWait@0 ign[D] ign[T] net@1530 do[M] pred[D] pred[T] predWait
2730 Xwire90@18 net@860 net@652 wire90-795_4-layer_1-width_3
2731 Xwire90@19 net@1498 net@1494 wire90-459_9-layer_1-width_3
2732 Xwire90@21 net@1652 net@877 wire90-361_8-layer_1-width_3
2733 Xwire90@22 net@1653 net@1475 wire90-307-layer_1-width_3
2734 Xwire90@25 net@925 net@926 wire90-258_6-layer_1-width_3
2735 Xwire90@33 net@1101 net@1650 wire90-386_2-layer_1-width_3
2736 Xwire90@38 net@1401 fire[T] wire90-1409_3-layer_1-width_3
2737 Xwire90@42 net@1388 net@1415 wire90-316-layer_1-width_3
2738 Xwire90@43 net@1334 net@1335 wire90-324_9-layer_1-width_3
2739 Xwire90@49 okLO net@1530 wire90-795_4-layer_1-width_3
2740 Xwire90@51 net@1561 exitLO wire90-340_7-layer_1-width_3
2741 Xwire90@52 net@1556 doLO wire90-340_7-layer_1-width_3
2742 Xwire90@53 net@1574 fire[AE] wire90-1083_5-layer_1-width_3
2743 Xwire90@55 net@1481 net@1589 wire90-316-layer_1-width_3
2744 Xwire90@56 net@1593 fire[A] wire90-795_4-layer_1-width_3
2745 Xwire90@57 net@1612 net@1619 wire90-324_9-layer_1-width_3
2746 .ENDS moveC
2747
2748 *** CELL: dockPartsK:moveLit{sch}
2749 .SUBCKT moveLit clS[F] clS[T] cl[F] cl[T] do[L] do[M] fire[L] fire[M] fire[T] 
2750 +ilc[done] mc od[15] od[16] od[18] od[19] od[20] pred[D] pred[T] rd[F] rd[T] 
2751 +sin sout succ[D] succ[T] torp
2752 XdStates@0 clS[F] clS[T] cl[F] cl[T] fire[M] mc od[15] od[16] od[18] od[19] 
2753 +pred[D] pred[T] rd[F] rd[T] s[1] do[M] torp sin sout succ[D] succ[T] moveD
2754 XlitStage@0 do[L] fire[L] mc s[1] succ[D] succ[T] litStage
2755 XmoveC@0 do[M] fire[M] fire[T] ilc[done] mc od[18] od[19] od[20] pred[D] 
2756 +pred[T] succ[D] succ[T] torp moveC
2757 .ENDS moveLit
2758
2759 *** CELL: orangeTSMC090nm:PMOSx{sch}
2760 .SUBCKT PMOSx-X_15 d g s
2761 MPMOSf@0 d g s vdd pch W='90*(1+ABP/sqrt(90*2))' L='2'  
2762 +DELVTO='AVT0P/sqrt(90*2)'
2763 .ENDS PMOSx-X_15
2764
2765 *** CELL: redFour:nand2LT_sy{sch}
2766 .SUBCKT nand2LT_sy-X_30 ina inb out
2767 XPMOS@0 out ina vdd PMOSx-X_15
2768 XPMOS@1 out inb vdd PMOSx-X_15
2769 Xnms2_sy@0 out ina inb nms2_sy-X_30
2770 .ENDS nand2LT_sy-X_30
2771
2772 *** CELL: orangeTSMC090nm:wire{sch}
2773 .SUBCKT wire-C_0_011f-399_2-R_34_667m a b
2774 Ccap@0 gnd net@14 1.464f
2775 Ccap@1 gnd net@8 1.464f
2776 Ccap@2 gnd net@11 1.464f
2777 Rres@0 net@14 a 2.306
2778 Rres@1 net@11 net@14 4.613
2779 Rres@2 b net@8 2.306
2780 Rres@3 net@8 net@11 4.613
2781 .ENDS wire-C_0_011f-399_2-R_34_667m
2782
2783 *** CELL: orangeTSMC090nm:wire90{sch}
2784 .SUBCKT wire90-399_2-layer_1-width_3 a b
2785 Xwire@0 a b wire-C_0_011f-399_2-R_34_667m
2786 .ENDS wire90-399_2-layer_1-width_3
2787
2788 *** CELL: orangeTSMC090nm:wire{sch}
2789 .SUBCKT wire-C_0_011f-1013_8-R_34_667m a b
2790 Ccap@0 gnd net@14 3.717f
2791 Ccap@1 gnd net@8 3.717f
2792 Ccap@2 gnd net@11 3.717f
2793 Rres@0 net@14 a 5.858
2794 Rres@1 net@11 net@14 11.715
2795 Rres@2 b net@8 5.858
2796 Rres@3 net@8 net@11 11.715
2797 .ENDS wire-C_0_011f-1013_8-R_34_667m
2798
2799 *** CELL: orangeTSMC090nm:wire90{sch}
2800 .SUBCKT wire90-1013_8-layer_1-width_3 a b
2801 Xwire@0 a b wire-C_0_011f-1013_8-R_34_667m
2802 .ENDS wire90-1013_8-layer_1-width_3
2803
2804 *** CELL: orangeTSMC090nm:wire{sch}
2805 .SUBCKT wire-C_0_011f-468_3-R_34_667m a b
2806 Ccap@0 gnd net@14 1.717f
2807 Ccap@1 gnd net@8 1.717f
2808 Ccap@2 gnd net@11 1.717f
2809 Rres@0 net@14 a 2.706
2810 Rres@1 net@11 net@14 5.411
2811 Rres@2 b net@8 2.706
2812 Rres@3 net@8 net@11 5.411
2813 .ENDS wire-C_0_011f-468_3-R_34_667m
2814
2815 *** CELL: orangeTSMC090nm:wire90{sch}
2816 .SUBCKT wire90-468_3-layer_1-width_3 a b
2817 Xwire@0 a b wire-C_0_011f-468_3-R_34_667m
2818 .ENDS wire90-468_3-layer_1-width_3
2819
2820 *** CELL: centersJ:ctrAND2in100LT{sch}
2821 .SUBCKT ctrAND2in100LT inA inB out
2822 Xinv@8 inB net@135 inv-X_10
2823 Xinv@9 inA net@139 inv-X_10
2824 Xinv@10 net@146 out inv-X_100
2825 Xnand2LT_@0 net@140 net@136 net@144 nand2LT_sy-X_30
2826 Xwire90@4 net@135 net@136 wire90-399_2-layer_1-width_3
2827 Xwire90@5 net@144 net@146 wire90-1013_8-layer_1-width_3
2828 Xwire90@6 net@139 net@140 wire90-468_3-layer_1-width_3
2829 .ENDS ctrAND2in100LT
2830
2831 *** CELL: orangeTSMC090nm:PMOSx{sch}
2832 .SUBCKT PMOSx-X_6 d g s
2833 MPMOSf@0 d g s vdd pch W='36*(1+ABP/sqrt(36*2))' L='2'  
2834 +DELVTO='AVT0P/sqrt(36*2)'
2835 .ENDS PMOSx-X_6
2836
2837 *** CELL: redFour:inv{sch}
2838 .SUBCKT inv-X_6 in out
2839 XNMOS@0 out in gnd NMOSx-X_6
2840 XPMOS@0 out in vdd PMOSx-X_6
2841 .ENDS inv-X_6
2842
2843 *** CELL: driversL:sucDri20{sch}
2844 .SUBCKT sucDri20 in succ
2845 XPMOSx@0 succ net@46 vdd PMOSx-X_20
2846 Xinv@1 succ net@94 inv-X_4
2847 Xinv@2 in net@110 inv-X_6
2848 Xnms2@0 succ net@117 net@46 nms2-X_2
2849 Xwire90@0 net@117 net@94 wire90-124_7-layer_1-width_3
2850 Xwire90@1 net@110 net@46 wire90-503_4-layer_1-width_3
2851 .ENDS sucDri20
2852
2853 *** CELL: orangeTSMC090nm:wire{sch}
2854 .SUBCKT wire-C_0_011f-247_2-R_34_667m a b
2855 Ccap@0 gnd net@14 0.906f
2856 Ccap@1 gnd net@8 0.906f
2857 Ccap@2 gnd net@11 0.906f
2858 Rres@0 net@14 a 1.428
2859 Rres@1 net@11 net@14 2.857
2860 Rres@2 b net@8 1.428
2861 Rres@3 net@8 net@11 2.857
2862 .ENDS wire-C_0_011f-247_2-R_34_667m
2863
2864 *** CELL: orangeTSMC090nm:wire90{sch}
2865 .SUBCKT wire90-247_2-layer_1-width_3 a b
2866 Xwire@0 a b wire-C_0_011f-247_2-R_34_667m
2867 .ENDS wire90-247_2-layer_1-width_3
2868
2869 *** CELL: gaspL:aStageB{sch}
2870 .SUBCKT aStageB fire mc pred s[1] succ
2871 XctrAND2i@7 succ net@986 fire ctrAND2in100LT
2872 Xinv@4 net@987 s[1] inv-X_10
2873 Xinv@5 pred net@987 inv-X_5
2874 XpredDri2@1 fire mc pred predDri20wMC
2875 XsucDri20@1 fire succ sucDri20
2876 Xwire90@0 net@987 net@986 wire90-247_2-layer_1-width_3
2877 .ENDS aStageB
2878
2879 *** CELL: orangeTSMC090nm:wire{sch}
2880 .SUBCKT wire-C_0_011f-123_7-R_34_667m a b
2881 Ccap@0 gnd net@14 0.454f
2882 Ccap@1 gnd net@8 0.454f
2883 Ccap@2 gnd net@11 0.454f
2884 Rres@0 net@14 a 0.715
2885 Rres@1 net@11 net@14 1.429
2886 Rres@2 b net@8 0.715
2887 Rres@3 net@8 net@11 1.429
2888 .ENDS wire-C_0_011f-123_7-R_34_667m
2889
2890 *** CELL: orangeTSMC090nm:wire90{sch}
2891 .SUBCKT wire90-123_7-layer_1-width_3 a b
2892 Xwire@0 a b wire-C_0_011f-123_7-R_34_667m
2893 .ENDS wire90-123_7-layer_1-width_3
2894
2895 *** CELL: latchPartsK:latchPointT{sch}
2896 .SUBCKT latchPointT hcl in[1] x[F] x[T]
2897 XPMOSx@0 in[1] hcl x[T] NMOSx-X_6
2898 XPMOSx@1 net@8 hcl x[F] NMOSx-X_3
2899 Xinv@0 in[1] net@105 invLT-X_5
2900 Xwire90@0 net@105 net@8 wire90-123_7-layer_1-width_3
2901 .ENDS latchPointT
2902
2903 *** CELL: orangeTSMC090nm:wire{sch}
2904 .SUBCKT wire-C_0_011f-180_9-R_34_667m a b
2905 Ccap@0 gnd net@14 0.663f
2906 Ccap@1 gnd net@8 0.663f
2907 Ccap@2 gnd net@11 0.663f
2908 Rres@0 net@14 a 1.045
2909 Rres@1 net@11 net@14 2.09
2910 Rres@2 b net@8 1.045
2911 Rres@3 net@8 net@11 2.09
2912 .ENDS wire-C_0_011f-180_9-R_34_667m
2913
2914 *** CELL: orangeTSMC090nm:wire90{sch}
2915 .SUBCKT wire90-180_9-layer_1-width_3 a b
2916 Xwire@0 a b wire-C_0_011f-180_9-R_34_667m
2917 .ENDS wire90-180_9-layer_1-width_3
2918
2919 *** CELL: latchesK:raw1inLatchT{sch}
2920 .SUBCKT raw1inLatchT hcl[A] inA[1] out[T]
2921 XlatchFlo@0 out[T] net@29 latchKeep
2922 XlatchPoi@0 hcl[A] inA[1] net@7 out[T] latchPointT
2923 Xwire90@0 net@7 net@29 wire90-180_9-layer_1-width_3
2924 .ENDS raw1inLatchT
2925
2926 *** CELL: orangeTSMC090nm:wire{sch}
2927 .SUBCKT wire-C_0_011f-250_9-R_34_667m a b
2928 Ccap@0 gnd net@14 0.92f
2929 Ccap@1 gnd net@8 0.92f
2930 Ccap@2 gnd net@11 0.92f
2931 Rres@0 net@14 a 1.45
2932 Rres@1 net@11 net@14 2.899
2933 Rres@2 b net@8 1.45
2934 Rres@3 net@8 net@11 2.899
2935 .ENDS wire-C_0_011f-250_9-R_34_667m
2936
2937 *** CELL: orangeTSMC090nm:wire90{sch}
2938 .SUBCKT wire90-250_9-layer_1-width_3 a b
2939 Xwire@0 a b wire-C_0_011f-250_9-R_34_667m
2940 .ENDS wire90-250_9-layer_1-width_3
2941
2942 *** CELL: orangeTSMC090nm:wire{sch}
2943 .SUBCKT wire-C_0_011f-214_6-R_34_667m a b
2944 Ccap@0 gnd net@14 0.787f
2945 Ccap@1 gnd net@8 0.787f
2946 Ccap@2 gnd net@11 0.787f
2947 Rres@0 net@14 a 1.24
2948 Rres@1 net@11 net@14 2.48
2949 Rres@2 b net@8 1.24
2950 Rres@3 net@8 net@11 2.48
2951 .ENDS wire-C_0_011f-214_6-R_34_667m
2952
2953 *** CELL: orangeTSMC090nm:wire90{sch}
2954 .SUBCKT wire90-214_6-layer_1-width_3 a b
2955 Xwire@0 a b wire-C_0_011f-214_6-R_34_667m
2956 .ENDS wire90-214_6-layer_1-width_3
2957
2958 *** CELL: latchesK:latch1in20B{sch}
2959 .SUBCKT latch1in20B hcl in[1] out[1]
2960 Xhi2inLat@0 hcl in[1] net@19 raw1inLatchT
2961 Xinv@0 net@23 out[1] inv-X_20
2962 XinvLT@0 net@18 net@25 inv-X_5
2963 Xwire90@0 net@19 net@18 wire90-250_9-layer_1-width_3
2964 Xwire90@1 net@25 net@23 wire90-214_6-layer_1-width_3
2965 .ENDS latch1in20B
2966
2967 *** CELL: registersL:ins20Bx18{sch}
2968 .SUBCKT ins20Bx18 hcl[1] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
2969 +in[17] in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] 
2970 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[1] out[2] 
2971 +out[3] out[4] out[5] out[6] out[7] out[8] out[9]
2972 Xlx[1] hcl[1] in[1] out[1] latch1in20B
2973 Xlx[2] hcl[1] in[2] out[2] latch1in20B
2974 Xlx[3] hcl[1] in[3] out[3] latch1in20B
2975 Xlx[4] hcl[1] in[4] out[4] latch1in20B
2976 Xlx[5] hcl[1] in[5] out[5] latch1in20B
2977 Xlx[6] hcl[1] in[6] out[6] latch1in20B
2978 Xlx[7] hcl[1] in[7] out[7] latch1in20B
2979 Xlx[8] hcl[1] in[8] out[8] latch1in20B
2980 Xlx[9] hcl[1] in[9] out[9] latch1in20B
2981 Xlx[10] hcl[1] in[10] out[10] latch1in20B
2982 Xlx[11] hcl[1] in[11] out[11] latch1in20B
2983 Xlx[12] hcl[1] in[12] out[12] latch1in20B
2984 Xlx[13] hcl[1] in[13] out[13] latch1in20B
2985 Xlx[14] hcl[1] in[14] out[14] latch1in20B
2986 Xlx[15] hcl[1] in[15] out[15] latch1in20B
2987 Xlx[16] hcl[1] in[16] out[16] latch1in20B
2988 Xlx[17] hcl[1] in[17] out[17] latch1in20B
2989 Xlx[18] hcl[1] in[18] out[18] latch1in20B
2990 .ENDS ins20Bx18
2991
2992 *** CELL: registersL:ins20Bx36{sch}
2993 .SUBCKT ins20Bx36 hcl[1] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
2994 +in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] 
2995 +in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] 
2996 +in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] out[13] 
2997 +out[14] out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] 
2998 +out[22] out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] 
2999 +out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] 
3000 +out[6] out[7] out[8] out[9]
3001 Xins20Bx1@0 hcl[1] in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
3002 +in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
3003 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[1] out[2] out[3] 
3004 +out[4] out[5] out[6] out[7] out[8] out[9] ins20Bx18
3005 Xins20Bx1@1 hcl[1] in[28] in[29] in[30] in[31] in[32] in[33] in[34] in[35] 
3006 +in[36] in[19] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] out[28] 
3007 +out[29] out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[19] 
3008 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] ins20Bx18
3009 .ENDS ins20Bx36
3010
3011 *** CELL: orangeTSMC090nm:wire{sch}
3012 .SUBCKT wire-C_0_011f-544_2-R_34_667m a b
3013 Ccap@0 gnd net@14 1.995f
3014 Ccap@1 gnd net@8 1.995f
3015 Ccap@2 gnd net@11 1.995f
3016 Rres@0 net@14 a 3.144
3017 Rres@1 net@11 net@14 6.289
3018 Rres@2 b net@8 3.144
3019 Rres@3 net@8 net@11 6.289
3020 .ENDS wire-C_0_011f-544_2-R_34_667m
3021
3022 *** CELL: orangeTSMC090nm:wire90{sch}
3023 .SUBCKT wire90-544_2-layer_1-width_3 a b
3024 Xwire@0 a b wire-C_0_011f-544_2-R_34_667m
3025 .ENDS wire90-544_2-layer_1-width_3
3026
3027 *** CELL: driversJ:latchDriver60{sch}
3028 .SUBCKT latchDriver60 in out
3029 Xinv@0 net@8 out inv-X_60
3030 Xinv@1 in net@16 inv-X_20
3031 Xwire90@0 net@16 net@8 wire90-544_2-layer_1-width_3
3032 .ENDS latchDriver60
3033
3034 *** CELL: orangeTSMC090nm:wire{sch}
3035 .SUBCKT wire-C_0_011f-302_4-R_34_667m a b
3036 Ccap@0 gnd net@14 1.109f
3037 Ccap@1 gnd net@8 1.109f
3038 Ccap@2 gnd net@11 1.109f
3039 Rres@0 net@14 a 1.747
3040 Rres@1 net@11 net@14 3.494
3041 Rres@2 b net@8 1.747
3042 Rres@3 net@8 net@11 3.494
3043 .ENDS wire-C_0_011f-302_4-R_34_667m
3044
3045 *** CELL: orangeTSMC090nm:wire90{sch}
3046 .SUBCKT wire90-302_4-layer_1-width_3 a b
3047 Xwire@0 a b wire-C_0_011f-302_4-R_34_667m
3048 .ENDS wire90-302_4-layer_1-width_3
3049
3050 *** CELL: scanK:scanKhx2{sch}
3051 .SUBCKT scanKhx2 clS[F] clS[T] cl[F] cl[T] din[1] din[2] mc rd[F] rd[T] sin 
3052 +sout
3053 XscanCell@1 clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin net@20 
3054 +scanCellKh
3055 XscanCell@2 clS[F] clS[T] cl[F] cl[T] din[2] rd[F] rd[T] net@19 sout 
3056 +scanCellKh
3057 Xwire90@0 net@20 net@19 wire90-302_4-layer_1-width_3
3058 .ENDS scanKhx2
3059
3060 *** CELL: orangeTSMC090nm:wire{sch}
3061 .SUBCKT wire-C_0_011f-3715_9-R_34_667m a b
3062 Ccap@0 gnd net@14 13.625f
3063 Ccap@1 gnd net@8 13.625f
3064 Ccap@2 gnd net@11 13.625f
3065 Rres@0 net@14 a 21.47
3066 Rres@1 net@11 net@14 42.939
3067 Rres@2 b net@8 21.47
3068 Rres@3 net@8 net@11 42.939
3069 .ENDS wire-C_0_011f-3715_9-R_34_667m
3070
3071 *** CELL: orangeTSMC090nm:wire90{sch}
3072 .SUBCKT wire90-3715_9-layer_1-width_3 a b
3073 Xwire@0 a b wire-C_0_011f-3715_9-R_34_667m
3074 .ENDS wire90-3715_9-layer_1-width_3
3075
3076 *** CELL: orangeTSMC090nm:wire{sch}
3077 .SUBCKT wire-C_0_011f-447_1-R_34_667m a b
3078 Ccap@0 gnd net@14 1.639f
3079 Ccap@1 gnd net@8 1.639f
3080 Ccap@2 gnd net@11 1.639f
3081 Rres@0 net@14 a 2.583
3082 Rres@1 net@11 net@14 5.166
3083 Rres@2 b net@8 2.583
3084 Rres@3 net@8 net@11 5.166
3085 .ENDS wire-C_0_011f-447_1-R_34_667m
3086
3087 *** CELL: orangeTSMC090nm:wire90{sch}
3088 .SUBCKT wire90-447_1-layer_1-width_3 a b
3089 Xwire@0 a b wire-C_0_011f-447_1-R_34_667m
3090 .ENDS wire90-447_1-layer_1-width_3
3091
3092 *** CELL: fifoL:m1stageD{sch}
3093 .SUBCKT m1stageD clS[F] clS[T] cl[F] cl[T] fire[1] in[10] in[11] in[12] 
3094 +in[13] in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] 
3095 +in[23] in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] 
3096 +in[33] in[34] in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc 
3097 +out[10] out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] 
3098 +out[19] out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] 
3099 +out[27] out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] 
3100 +out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred rd[F] 
3101 +rd[T] s[m2] sin sout succ
3102 XaStageB@0 fire[1] mc pred net@39 succ aStageB
3103 Xins20Bx3@0 net@6 in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
3104 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
3105 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
3106 +in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] out[13] out[14] 
3107 +out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] out[22] 
3108 +out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] out[30] 
3109 +out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] 
3110 +out[7] out[8] out[9] ins20Bx36
3111 XlatchDri@0 fire[1] take[1] latchDriver60
3112 XscanKhx2@0 clS[F] clS[T] cl[F] cl[T] s[m2] s[m1] mc rd[F] rd[T] sin sout 
3113 +scanKhx2
3114 Xwire90@1 net@6 take[1] wire90-3715_9-layer_1-width_3
3115 Xwire90@2 net@39 s[m1] wire90-447_1-layer_1-width_3
3116 .ENDS m1stageD
3117
3118 *** CELL: fifoL:m2stageD{sch}
3119 .SUBCKT m2stageD fire[1] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
3120 +in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] 
3121 +in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] 
3122 +in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc out[10] out[11] out[12] out[13] 
3123 +out[14] out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] 
3124 +out[22] out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] 
3125 +out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] 
3126 +out[6] out[7] out[8] out[9] pred s[m2] succ
3127 XaStageB@0 fire[1] mc pred s[m2] succ aStageB
3128 Xins20Bx3@0 net@6 in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
3129 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
3130 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
3131 +in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] out[13] out[14] 
3132 +out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] out[22] 
3133 +out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] out[30] 
3134 +out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] 
3135 +out[7] out[8] out[9] ins20Bx36
3136 XlatchDri@0 fire[1] take[1] latchDriver60
3137 Xwire90@1 net@6 take[1] wire90-3715_9-layer_1-width_3
3138 .ENDS m2stageD
3139
3140 *** CELL: orangeTSMC090nm:wire{sch}
3141 .SUBCKT wire-C_0_011f-1239_6-R_26m a b
3142 Ccap@0 gnd net@14 4.545f
3143 Ccap@1 gnd net@8 4.545f
3144 Ccap@2 gnd net@11 4.545f
3145 Rres@0 net@14 a 5.372
3146 Rres@1 net@11 net@14 10.743
3147 Rres@2 b net@8 5.372
3148 Rres@3 net@8 net@11 10.743
3149 .ENDS wire-C_0_011f-1239_6-R_26m
3150
3151 *** CELL: orangeTSMC090nm:wire90{sch}
3152 .SUBCKT wire90-1239_6-layer_1-width_4 a b
3153 Xwire@0 a b wire-C_0_011f-1239_6-R_26m
3154 .ENDS wire90-1239_6-layer_1-width_4
3155
3156 *** CELL: orangeTSMC090nm:wire{sch}
3157 .SUBCKT wire-C_0_011f-631_3-R_26m a b
3158 Ccap@0 gnd net@14 2.315f
3159 Ccap@1 gnd net@8 2.315f
3160 Ccap@2 gnd net@11 2.315f
3161 Rres@0 net@14 a 2.736
3162 Rres@1 net@11 net@14 5.471
3163 Rres@2 b net@8 2.736
3164 Rres@3 net@8 net@11 5.471
3165 .ENDS wire-C_0_011f-631_3-R_26m
3166
3167 *** CELL: orangeTSMC090nm:wire90{sch}
3168 .SUBCKT wire90-631_3-layer_1-width_4 a b
3169 Xwire@0 a b wire-C_0_011f-631_3-R_26m
3170 .ENDS wire90-631_3-layer_1-width_4
3171
3172 *** CELL: orangeTSMC090nm:wire{sch}
3173 .SUBCKT wire-C_0_011f-605_4-R_26m a b
3174 Ccap@0 gnd net@14 2.22f
3175 Ccap@1 gnd net@8 2.22f
3176 Ccap@2 gnd net@11 2.22f
3177 Rres@0 net@14 a 2.623
3178 Rres@1 net@11 net@14 5.247
3179 Rres@2 b net@8 2.623
3180 Rres@3 net@8 net@11 5.247
3181 .ENDS wire-C_0_011f-605_4-R_26m
3182
3183 *** CELL: orangeTSMC090nm:wire90{sch}
3184 .SUBCKT wire90-605_4-layer_1-width_4 a b
3185 Xwire@0 a b wire-C_0_011f-605_4-R_26m
3186 .ENDS wire90-605_4-layer_1-width_4
3187
3188 *** CELL: orangeTSMC090nm:wire{sch}
3189 .SUBCKT wire-C_0_011f-613_4-R_26m a b
3190 Ccap@0 gnd net@14 2.249f
3191 Ccap@1 gnd net@8 2.249f
3192 Ccap@2 gnd net@11 2.249f
3193 Rres@0 net@14 a 2.658
3194 Rres@1 net@11 net@14 5.316
3195 Rres@2 b net@8 2.658
3196 Rres@3 net@8 net@11 5.316
3197 .ENDS wire-C_0_011f-613_4-R_26m
3198
3199 *** CELL: orangeTSMC090nm:wire90{sch}
3200 .SUBCKT wire90-613_4-layer_1-width_4 a b
3201 Xwire@0 a b wire-C_0_011f-613_4-R_26m
3202 .ENDS wire90-613_4-layer_1-width_4
3203
3204 *** CELL: orangeTSMC090nm:wire{sch}
3205 .SUBCKT wire-C_0_011f-623_9-R_26m a b
3206 Ccap@0 gnd net@14 2.288f
3207 Ccap@1 gnd net@8 2.288f
3208 Ccap@2 gnd net@11 2.288f
3209 Rres@0 net@14 a 2.704
3210 Rres@1 net@11 net@14 5.407
3211 Rres@2 b net@8 2.704
3212 Rres@3 net@8 net@11 5.407
3213 .ENDS wire-C_0_011f-623_9-R_26m
3214
3215 *** CELL: orangeTSMC090nm:wire90{sch}
3216 .SUBCKT wire90-623_9-layer_1-width_4 a b
3217 Xwire@0 a b wire-C_0_011f-623_9-R_26m
3218 .ENDS wire90-623_9-layer_1-width_4
3219
3220 *** CELL: orangeTSMC090nm:wire{sch}
3221 .SUBCKT wire-C_0_011f-625_9-R_26m a b
3222 Ccap@0 gnd net@14 2.295f
3223 Ccap@1 gnd net@8 2.295f
3224 Ccap@2 gnd net@11 2.295f
3225 Rres@0 net@14 a 2.712
3226 Rres@1 net@11 net@14 5.424
3227 Rres@2 b net@8 2.712
3228 Rres@3 net@8 net@11 5.424
3229 .ENDS wire-C_0_011f-625_9-R_26m
3230
3231 *** CELL: orangeTSMC090nm:wire90{sch}
3232 .SUBCKT wire90-625_9-layer_1-width_4 a b
3233 Xwire@0 a b wire-C_0_011f-625_9-R_26m
3234 .ENDS wire90-625_9-layer_1-width_4
3235
3236 *** CELL: orangeTSMC090nm:wire{sch}
3237 .SUBCKT wire-C_0_011f-607_8-R_26m a b
3238 Ccap@0 gnd net@14 2.229f
3239 Ccap@1 gnd net@8 2.229f
3240 Ccap@2 gnd net@11 2.229f
3241 Rres@0 net@14 a 2.634
3242 Rres@1 net@11 net@14 5.268
3243 Rres@2 b net@8 2.634
3244 Rres@3 net@8 net@11 5.268
3245 .ENDS wire-C_0_011f-607_8-R_26m
3246
3247 *** CELL: orangeTSMC090nm:wire90{sch}
3248 .SUBCKT wire90-607_8-layer_1-width_4 a b
3249 Xwire@0 a b wire-C_0_011f-607_8-R_26m
3250 .ENDS wire90-607_8-layer_1-width_4
3251
3252 *** CELL: orangeTSMC090nm:wire{sch}
3253 .SUBCKT wire-C_0_011f-620_9-R_26m a b
3254 Ccap@0 gnd net@14 2.277f
3255 Ccap@1 gnd net@8 2.277f
3256 Ccap@2 gnd net@11 2.277f
3257 Rres@0 net@14 a 2.691
3258 Rres@1 net@11 net@14 5.381
3259 Rres@2 b net@8 2.691
3260 Rres@3 net@8 net@11 5.381
3261 .ENDS wire-C_0_011f-620_9-R_26m
3262
3263 *** CELL: orangeTSMC090nm:wire90{sch}
3264 .SUBCKT wire90-620_9-layer_1-width_4 a b
3265 Xwire@0 a b wire-C_0_011f-620_9-R_26m
3266 .ENDS wire90-620_9-layer_1-width_4
3267
3268 *** CELL: orangeTSMC090nm:wire{sch}
3269 .SUBCKT wire-C_0_011f-612_5-R_26m a b
3270 Ccap@0 gnd net@14 2.246f
3271 Ccap@1 gnd net@8 2.246f
3272 Ccap@2 gnd net@11 2.246f
3273 Rres@0 net@14 a 2.654
3274 Rres@1 net@11 net@14 5.308
3275 Rres@2 b net@8 2.654
3276 Rres@3 net@8 net@11 5.308
3277 .ENDS wire-C_0_011f-612_5-R_26m
3278
3279 *** CELL: orangeTSMC090nm:wire90{sch}
3280 .SUBCKT wire90-612_5-layer_1-width_4 a b
3281 Xwire@0 a b wire-C_0_011f-612_5-R_26m
3282 .ENDS wire90-612_5-layer_1-width_4
3283
3284 *** CELL: orangeTSMC090nm:wire{sch}
3285 .SUBCKT wire-C_0_011f-602_4-R_26m a b
3286 Ccap@0 gnd net@14 2.209f
3287 Ccap@1 gnd net@8 2.209f
3288 Ccap@2 gnd net@11 2.209f
3289 Rres@0 net@14 a 2.61
3290 Rres@1 net@11 net@14 5.221
3291 Rres@2 b net@8 2.61
3292 Rres@3 net@8 net@11 5.221
3293 .ENDS wire-C_0_011f-602_4-R_26m
3294
3295 *** CELL: orangeTSMC090nm:wire90{sch}
3296 .SUBCKT wire90-602_4-layer_1-width_4 a b
3297 Xwire@0 a b wire-C_0_011f-602_4-R_26m
3298 .ENDS wire90-602_4-layer_1-width_4
3299
3300 *** CELL: orangeTSMC090nm:wire{sch}
3301 .SUBCKT wire-C_0_011f-607-R_26m a b
3302 Ccap@0 gnd net@14 2.226f
3303 Ccap@1 gnd net@8 2.226f
3304 Ccap@2 gnd net@11 2.226f
3305 Rres@0 net@14 a 2.63
3306 Rres@1 net@11 net@14 5.261
3307 Rres@2 b net@8 2.63
3308 Rres@3 net@8 net@11 5.261
3309 .ENDS wire-C_0_011f-607-R_26m
3310
3311 *** CELL: orangeTSMC090nm:wire90{sch}
3312 .SUBCKT wire90-607-layer_1-width_4 a b
3313 Xwire@0 a b wire-C_0_011f-607-R_26m
3314 .ENDS wire90-607-layer_1-width_4
3315
3316 *** CELL: orangeTSMC090nm:wire{sch}
3317 .SUBCKT wire-C_0_011f-620_5-R_26m a b
3318 Ccap@0 gnd net@14 2.275f
3319 Ccap@1 gnd net@8 2.275f
3320 Ccap@2 gnd net@11 2.275f
3321 Rres@0 net@14 a 2.689
3322 Rres@1 net@11 net@14 5.378
3323 Rres@2 b net@8 2.689
3324 Rres@3 net@8 net@11 5.378
3325 .ENDS wire-C_0_011f-620_5-R_26m
3326
3327 *** CELL: orangeTSMC090nm:wire90{sch}
3328 .SUBCKT wire90-620_5-layer_1-width_4 a b
3329 Xwire@0 a b wire-C_0_011f-620_5-R_26m
3330 .ENDS wire90-620_5-layer_1-width_4
3331
3332 *** CELL: orangeTSMC090nm:wire{sch}
3333 .SUBCKT wire-C_0_011f-624_5-R_26m a b
3334 Ccap@0 gnd net@14 2.29f
3335 Ccap@1 gnd net@8 2.29f
3336 Ccap@2 gnd net@11 2.29f
3337 Rres@0 net@14 a 2.706
3338 Rres@1 net@11 net@14 5.412
3339 Rres@2 b net@8 2.706
3340 Rres@3 net@8 net@11 5.412
3341 .ENDS wire-C_0_011f-624_5-R_26m
3342
3343 *** CELL: orangeTSMC090nm:wire90{sch}
3344 .SUBCKT wire90-624_5-layer_1-width_4 a b
3345 Xwire@0 a b wire-C_0_011f-624_5-R_26m
3346 .ENDS wire90-624_5-layer_1-width_4
3347
3348 *** CELL: orangeTSMC090nm:wire{sch}
3349 .SUBCKT wire-C_0_011f-618-R_26m a b
3350 Ccap@0 gnd net@14 2.266f
3351 Ccap@1 gnd net@8 2.266f
3352 Ccap@2 gnd net@11 2.266f
3353 Rres@0 net@14 a 2.678
3354 Rres@1 net@11 net@14 5.356
3355 Rres@2 b net@8 2.678
3356 Rres@3 net@8 net@11 5.356
3357 .ENDS wire-C_0_011f-618-R_26m
3358
3359 *** CELL: orangeTSMC090nm:wire90{sch}
3360 .SUBCKT wire90-618-layer_1-width_4 a b
3361 Xwire@0 a b wire-C_0_011f-618-R_26m
3362 .ENDS wire90-618-layer_1-width_4
3363
3364 *** CELL: fifoL:m12stageD{sch}
3365 .SUBCKT m12stageD clS[F] clS[T] cl[F] cl[T] fire[m1] fire[m2] in[10] in[11] 
3366 +in[12] in[13] in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] 
3367 +in[22] in[23] in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] 
3368 +in[32] in[33] in[34] in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] 
3369 +mc out[10] out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] 
3370 +out[19] out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] 
3371 +out[27] out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] 
3372 +out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pout[13] 
3373 +pout[14] pout[15] pout[16] pout[17] pout[18] pred rd[F] rd[T] sin sout succ
3374 Xinv[1] in[31] pout[13] inv-X_10
3375 Xinv[2] in[32] pout[14] inv-X_10
3376 Xinv[3] in[33] pout[15] inv-X_10
3377 Xinv[4] in[34] pout[16] inv-X_10
3378 Xinv[5] in[35] pout[17] inv-X_10
3379 Xinv[6] in[36] pout[18] inv-X_10
3380 Xm1stageD@1 clS[F] clS[T] cl[F] cl[T] fire[m1] m2[10] m2[11] m2[12] m2[13] 
3381 +m2[14] m2[15] m2[16] m2[17] m2[18] m2[19] m2[1] m2[20] m2[21] m2[22] m2[23] 
3382 +m2[24] m2[25] m2[26] m2[27] m2[28] m2[29] m2[2] m2[30] m2[31] m2[32] m2[33] 
3383 +m2[34] m2[35] m2[36] m2[3] m2[4] m2[5] m2[6] m2[7] m2[8] m2[9] mc out[10] 
3384 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
3385 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
3386 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
3387 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] net@53 rd[F] rd[T] 
3388 +net@36 sin sout succ m1stageD
3389 Xm2stageD@2 fire[m2] in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
3390 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
3391 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
3392 +in[4] in[5] in[6] in[7] in[8] in[9] mc m2[10] m2[11] m2[12] m2[13] m2[14] 
3393 +m2[15] m2[16] m2[17] m2[18] m2[19] m2[1] m2[20] m2[21] m2[22] m2[23] m2[24] 
3394 +m2[25] m2[26] m2[27] m2[28] m2[29] m2[2] m2[30] m2[31] m2[32] m2[33] m2[34] 
3395 +m2[35] m2[36] m2[3] m2[4] m2[5] m2[6] m2[7] m2[8] m2[9] pred s[m2] net@52 
3396 +m2stageD
3397 Xwire90@0 net@52 net@53 wire90-1239_6-layer_1-width_4
3398 Xwire90@1 s[m2] net@36 wire90-631_3-layer_1-width_4
3399 Xwire90@2 m2[1] wire90@2_b wire90-605_4-layer_1-width_4
3400 Xwire90@3 m2[2] wire90@3_b wire90-613_4-layer_1-width_4
3401 Xwire90@4 m2[3] wire90@4_b wire90-605_4-layer_1-width_4
3402 Xwire90@5 m2[4] wire90@5_b wire90-623_9-layer_1-width_4
3403 Xwire90@6 m2[5] wire90@6_b wire90-605_4-layer_1-width_4
3404 Xwire90@7 m2[6] wire90@7_b wire90-625_9-layer_1-width_4
3405 Xwire90@8 m2[7] wire90@8_b wire90-607_8-layer_1-width_4
3406 Xwire90@9 m2[8] wire90@9_b wire90-620_9-layer_1-width_4
3407 Xwire90@10 m2[9] wire90@10_b wire90-605_4-layer_1-width_4
3408 Xwire90@11 m2[10] wire90@11_b wire90-612_5-layer_1-width_4
3409 Xwire90@12 m2[11] wire90@12_b wire90-602_4-layer_1-width_4
3410 Xwire90@13 m2[12] wire90@13_b wire90-607-layer_1-width_4
3411 Xwire90@14 m2[13] wire90@14_b wire90-602_4-layer_1-width_4
3412 Xwire90@15 m2[14] wire90@15_b wire90-620_5-layer_1-width_4
3413 Xwire90@16 m2[15] wire90@16_b wire90-602_4-layer_1-width_4
3414 Xwire90@17 m2[16] wire90@17_b wire90-624_5-layer_1-width_4
3415 Xwire90@18 m2[17] wire90@18_b wire90-602_4-layer_1-width_4
3416 Xwire90@19 m2[18] wire90@19_b wire90-618-layer_1-width_4
3417 Xwire90@20 m2[19] wire90@20_b wire90-605_4-layer_1-width_4
3418 Xwire90@21 m2[20] wire90@21_b wire90-613_4-layer_1-width_4
3419 Xwire90@22 m2[21] wire90@22_b wire90-605_4-layer_1-width_4
3420 Xwire90@23 m2[22] wire90@23_b wire90-623_9-layer_1-width_4
3421 Xwire90@24 m2[23] wire90@24_b wire90-605_4-layer_1-width_4
3422 Xwire90@25 m2[24] wire90@25_b wire90-625_9-layer_1-width_4
3423 Xwire90@26 m2[25] wire90@26_b wire90-607_8-layer_1-width_4
3424 Xwire90@27 m2[26] wire90@27_b wire90-620_9-layer_1-width_4
3425 Xwire90@28 m2[27] wire90@28_b wire90-605_4-layer_1-width_4
3426 Xwire90@29 m2[28] wire90@29_b wire90-612_5-layer_1-width_4
3427 Xwire90@30 m2[29] wire90@30_b wire90-602_4-layer_1-width_4
3428 Xwire90@31 m2[30] wire90@31_b wire90-607-layer_1-width_4
3429 Xwire90@32 m2[31] wire90@32_b wire90-602_4-layer_1-width_4
3430 Xwire90@33 m2[32] wire90@33_b wire90-620_5-layer_1-width_4
3431 Xwire90@34 m2[33] wire90@34_b wire90-602_4-layer_1-width_4
3432 Xwire90@35 m2[34] wire90@35_b wire90-624_5-layer_1-width_4
3433 Xwire90@36 m2[35] wire90@36_b wire90-602_4-layer_1-width_4
3434 Xwire90@37 m2[36] wire90@37_b wire90-618-layer_1-width_4
3435 .ENDS m12stageD
3436
3437 *** CELL: redFour:nand2_sy{sch}
3438 .SUBCKT nand2_sy-X_40 ina inb out
3439 XPMOS@0 out inb vdd PMOSx-X_40
3440 XPMOS@1 out ina vdd PMOSx-X_40
3441 Xnms2_sy@0 out ina inb nms2_sy-X_40
3442 .ENDS nand2_sy-X_40
3443
3444 *** CELL: redFour:nor2HT_sy{sch}
3445 .SUBCKT nor2HT_sy-X_10 ina inb out
3446 XNMOS@0 out inb gnd NMOSx-X_5
3447 XNMOS@1 out ina gnd NMOSx-X_5
3448 Xpms2_sy@0 out ina inb pms2_sy-X_10
3449 .ENDS nor2HT_sy-X_10
3450
3451 *** CELL: orangeTSMC090nm:wire{sch}
3452 .SUBCKT wire-C_0_011f-521_7-R_34_667m a b
3453 Ccap@0 gnd net@14 1.913f
3454 Ccap@1 gnd net@8 1.913f
3455 Ccap@2 gnd net@11 1.913f
3456 Rres@0 net@14 a 3.014
3457 Rres@1 net@11 net@14 6.029
3458 Rres@2 b net@8 3.014
3459 Rres@3 net@8 net@11 6.029
3460 .ENDS wire-C_0_011f-521_7-R_34_667m
3461
3462 *** CELL: orangeTSMC090nm:wire90{sch}
3463 .SUBCKT wire90-521_7-layer_1-width_3 a b
3464 Xwire@0 a b wire-C_0_011f-521_7-R_34_667m
3465 .ENDS wire90-521_7-layer_1-width_3
3466
3467 *** CELL: orangeTSMC090nm:wire{sch}
3468 .SUBCKT wire-C_0_011f-509_8-R_34_667m a b
3469 Ccap@0 gnd net@14 1.869f
3470 Ccap@1 gnd net@8 1.869f
3471 Ccap@2 gnd net@11 1.869f
3472 Rres@0 net@14 a 2.946
3473 Rres@1 net@11 net@14 5.891
3474 Rres@2 b net@8 2.946
3475 Rres@3 net@8 net@11 5.891
3476 .ENDS wire-C_0_011f-509_8-R_34_667m
3477
3478 *** CELL: orangeTSMC090nm:wire90{sch}
3479 .SUBCKT wire90-509_8-layer_1-width_3 a b
3480 Xwire@0 a b wire-C_0_011f-509_8-R_34_667m
3481 .ENDS wire90-509_8-layer_1-width_3
3482
3483 *** CELL: centersJ:ctrAND4in40{sch}
3484 .SUBCKT ctrAND4in40 inA inB inC inD out
3485 Xnand2_sy@0 net@58 net@43 out nand2_sy-X_40
3486 Xnor2HT_s@1 inA inB net@61 nor2HT_sy-X_10
3487 Xnor2n_sy@0 inD inC net@64 nor2n_sy-X_10
3488 Xwire90@0 net@64 net@43 wire90-521_7-layer_1-width_3
3489 Xwire90@2 net@61 net@58 wire90-509_8-layer_1-width_3
3490 .ENDS ctrAND4in40
3491
3492 *** CELL: orangeTSMC090nm:wire{sch}
3493 .SUBCKT wire-C_0_011f-413_4-R_34_667m a b
3494 Ccap@0 gnd net@14 1.516f
3495 Ccap@1 gnd net@8 1.516f
3496 Ccap@2 gnd net@11 1.516f
3497 Rres@0 net@14 a 2.389
3498 Rres@1 net@11 net@14 4.777
3499 Rres@2 b net@8 2.389
3500 Rres@3 net@8 net@11 4.777
3501 .ENDS wire-C_0_011f-413_4-R_34_667m
3502
3503 *** CELL: orangeTSMC090nm:wire90{sch}
3504 .SUBCKT wire90-413_4-layer_1-width_3 a b
3505 Xwire@0 a b wire-C_0_011f-413_4-R_34_667m
3506 .ENDS wire90-413_4-layer_1-width_3
3507
3508 *** CELL: gaspL:odStage{sch}
3509 .SUBCKT odStage do[L] do[M] do[RQ] fire[ODE] fire[OD] mc pred s[1]
3510 XctrAND4i@0 net@863 do[RQ] do[L] do[M] fire[ODE] ctrAND4in40
3511 Xinv@0 net@863 s[1] inv-X_10
3512 Xinv@5 pred net@664 inv-X_5
3513 Xinv@16 fire[ODE] fire[OD] inv-X_60
3514 XpredDri2@0 fire[OD] mc pred predDri20wMC
3515 XsucDri20@3 fire[OD] do[RQ] sucDri20
3516 Xwire90@15 net@664 net@863 wire90-413_4-layer_1-width_3
3517 .ENDS odStage
3518
3519 *** CELL: fifoL:odStageD{sch}
3520 .SUBCKT odStageD do[L] do[M] do[RQ] fire[ODE] in[10] in[11] in[12] in[13] 
3521 +in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] 
3522 +in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] 
3523 +in[34] in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc out[10] 
3524 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
3525 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
3526 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
3527 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred s[1]
3528 Xins20Bx3@0 net@6 in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
3529 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
3530 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
3531 +in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] out[13] out[14] 
3532 +out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] out[22] 
3533 +out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] out[30] 
3534 +out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] 
3535 +out[7] out[8] out[9] ins20Bx36
3536 XlatchDri@0 net@3 take[1] latchDriver60
3537 XodStage@0 do[L] do[M] do[RQ] fire[ODE] net@3 mc pred s[1] odStage
3538 Xwire90@1 net@6 take[1] wire90-3715_9-layer_1-width_3
3539 .ENDS odStageD
3540
3541 *** CELL: latchesK:latch2in20A{sch}
3542 .SUBCKT latch2in20A hcl[A] hcl[B] inA[1] inB[1] out[1]
3543 Xhi2inLat@0 hcl[A] hcl[B] inA[1] inB[1] net@36 raw2inLatchF
3544 XinvLT@1 net@16 out[1] inv-X_20
3545 Xwire90@1 net@36 net@16 wire90-242_1-layer_1-width_3
3546 .ENDS latch2in20A
3547
3548 *** CELL: registersL:ins2in20Ax36{sch}
3549 .SUBCKT ins2in20Ax36 hcl[A][1] hcl[B][1] inA[10] inA[11] inA[12] inA[13] 
3550 +inA[14] inA[15] inA[16] inA[17] inA[18] inA[19] inA[1] inA[20] inA[21] 
3551 +inA[22] inA[23] inA[24] inA[25] inA[26] inA[27] inA[28] inA[29] inA[2] 
3552 +inA[30] inA[31] inA[32] inA[33] inA[34] inA[35] inA[36] inA[3] inA[4] inA[5] 
3553 +inA[6] inA[7] inA[8] inA[9] inB[10] inB[11] inB[12] inB[13] inB[14] inB[15] 
3554 +inB[16] inB[17] inB[18] inB[19] inB[1] inB[20] inB[21] inB[22] inB[23] 
3555 +inB[24] inB[25] inB[26] inB[27] inB[28] inB[29] inB[2] inB[30] inB[31] 
3556 +inB[32] inB[33] inB[34] inB[35] inB[36] inB[3] inB[4] inB[5] inB[6] inB[7] 
3557 +inB[8] inB[9] out[10] out[11] out[12] out[13] out[14] out[15] out[16] out[17] 
3558 +out[18] out[19] out[1] out[20] out[21] out[22] out[23] out[24] out[25] 
3559 +out[26] out[27] out[28] out[29] out[2] out[30] out[31] out[32] out[33] 
3560 +out[34] out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9]
3561 Xlx[1] hcl[A][1] hcl[B][1] inA[1] inB[1] out[1] latch2in20A
3562 Xlx[2] hcl[A][1] hcl[B][1] inA[2] inB[2] out[2] latch2in20A
3563 Xlx[3] hcl[A][1] hcl[B][1] inA[3] inB[3] out[3] latch2in20A
3564 Xlx[4] hcl[A][1] hcl[B][1] inA[4] inB[4] out[4] latch2in20A
3565 Xlx[5] hcl[A][1] hcl[B][1] inA[5] inB[5] out[5] latch2in20A
3566 Xlx[6] hcl[A][1] hcl[B][1] inA[6] inB[6] out[6] latch2in20A
3567 Xlx[7] hcl[A][1] hcl[B][1] inA[7] inB[7] out[7] latch2in20A
3568 Xlx[8] hcl[A][1] hcl[B][1] inA[8] inB[8] out[8] latch2in20A
3569 Xlx[9] hcl[A][1] hcl[B][1] inA[9] inB[9] out[9] latch2in20A
3570 Xlx[10] hcl[A][1] hcl[B][1] inA[10] inB[10] out[10] latch2in20A
3571 Xlx[11] hcl[A][1] hcl[B][1] inA[11] inB[11] out[11] latch2in20A
3572 Xlx[12] hcl[A][1] hcl[B][1] inA[12] inB[12] out[12] latch2in20A
3573 Xlx[13] hcl[A][1] hcl[B][1] inA[13] inB[13] out[13] latch2in20A
3574 Xlx[14] hcl[A][1] hcl[B][1] inA[14] inB[14] out[14] latch2in20A
3575 Xlx[15] hcl[A][1] hcl[B][1] inA[15] inB[15] out[15] latch2in20A
3576 Xlx[16] hcl[A][1] hcl[B][1] inA[16] inB[16] out[16] latch2in20A
3577 Xlx[17] hcl[A][1] hcl[B][1] inA[17] inB[17] out[17] latch2in20A
3578 Xlx[18] hcl[A][1] hcl[B][1] inA[18] inB[18] out[18] latch2in20A
3579 Xlx[19] hcl[A][1] hcl[B][1] inA[19] inB[19] out[19] latch2in20A
3580 Xlx[20] hcl[A][1] hcl[B][1] inA[20] inB[20] out[20] latch2in20A
3581 Xlx[21] hcl[A][1] hcl[B][1] inA[21] inB[21] out[21] latch2in20A
3582 Xlx[22] hcl[A][1] hcl[B][1] inA[22] inB[22] out[22] latch2in20A
3583 Xlx[23] hcl[A][1] hcl[B][1] inA[23] inB[23] out[23] latch2in20A
3584 Xlx[24] hcl[A][1] hcl[B][1] inA[24] inB[24] out[24] latch2in20A
3585 Xlx[25] hcl[A][1] hcl[B][1] inA[25] inB[25] out[25] latch2in20A
3586 Xlx[26] hcl[A][1] hcl[B][1] inA[26] inB[26] out[26] latch2in20A
3587 Xlx[27] hcl[A][1] hcl[B][1] inA[27] inB[27] out[27] latch2in20A
3588 Xlx[28] hcl[A][1] hcl[B][1] inA[28] inB[28] out[28] latch2in20A
3589 Xlx[29] hcl[A][1] hcl[B][1] inA[29] inB[29] out[29] latch2in20A
3590 Xlx[30] hcl[A][1] hcl[B][1] inA[30] inB[30] out[30] latch2in20A
3591 Xlx[31] hcl[A][1] hcl[B][1] inA[31] inB[31] out[31] latch2in20A
3592 Xlx[32] hcl[A][1] hcl[B][1] inA[32] inB[32] out[32] latch2in20A
3593 Xlx[33] hcl[A][1] hcl[B][1] inA[33] inB[33] out[33] latch2in20A
3594 Xlx[34] hcl[A][1] hcl[B][1] inA[34] inB[34] out[34] latch2in20A
3595 Xlx[35] hcl[A][1] hcl[B][1] inA[35] inB[35] out[35] latch2in20A
3596 Xlx[36] hcl[A][1] hcl[B][1] inA[36] inB[36] out[36] latch2in20A
3597 .ENDS ins2in20Ax36
3598
3599 *** CELL: gatesK:andOrInv5{sch}
3600 .SUBCKT andOrInv5 inA inB inC inD out
3601 XPMOSx@0 out inA net@42 PMOSx-X_5
3602 XPMOSx@1 out inB net@42 PMOSx-X_5
3603 XPMOSx@2 out inC net@39 PMOSx-X_5
3604 XPMOSx@3 out inD net@39 PMOSx-X_5
3605 XPMOSx@4 net@39 inA vdd PMOSx-X_5
3606 XPMOSx@5 net@39 inB vdd PMOSx-X_5
3607 XPMOSx@6 net@42 inC vdd PMOSx-X_5
3608 XPMOSx@7 net@42 inD vdd PMOSx-X_5
3609 Xnms2@0 out inA inB nms2-X_5
3610 Xnms2@2 out inD inC nms2-X_5
3611 .ENDS andOrInv5
3612
3613 *** CELL: orangeTSMC090nm:wire{sch}
3614 .SUBCKT wire-C_0_011f-249_5-R_34_667m a b
3615 Ccap@0 gnd net@14 0.915f
3616 Ccap@1 gnd net@8 0.915f
3617 Ccap@2 gnd net@11 0.915f
3618 Rres@0 net@14 a 1.442
3619 Rres@1 net@11 net@14 2.883
3620 Rres@2 b net@8 1.442
3621 Rres@3 net@8 net@11 2.883
3622 .ENDS wire-C_0_011f-249_5-R_34_667m
3623
3624 *** CELL: orangeTSMC090nm:wire90{sch}
3625 .SUBCKT wire90-249_5-layer_1-width_3 a b
3626 Xwire@0 a b wire-C_0_011f-249_5-R_34_667m
3627 .ENDS wire90-249_5-layer_1-width_3
3628
3629 *** CELL: orangeTSMC090nm:wire{sch}
3630 .SUBCKT wire-C_0_011f-355_8-R_34_667m a b
3631 Ccap@0 gnd net@14 1.305f
3632 Ccap@1 gnd net@8 1.305f
3633 Ccap@2 gnd net@11 1.305f
3634 Rres@0 net@14 a 2.056
3635 Rres@1 net@11 net@14 4.111
3636 Rres@2 b net@8 2.056
3637 Rres@3 net@8 net@11 4.111
3638 .ENDS wire-C_0_011f-355_8-R_34_667m
3639
3640 *** CELL: orangeTSMC090nm:wire90{sch}
3641 .SUBCKT wire90-355_8-layer_1-width_3 a b
3642 Xwire@0 a b wire-C_0_011f-355_8-R_34_667m
3643 .ENDS wire90-355_8-layer_1-width_3
3644
3645 *** CELL: centersJ:ctrAND2in30{sch}
3646 .SUBCKT ctrAND2in30 inA inB out
3647 Xinv@0 net@7 net@8 inv-X_10
3648 Xinv@1 net@9 out inv-X_30
3649 Xnor2HT_s@1 inA inB net@6 nor2HT_sy-X_4
3650 Xwire90@0 net@6 net@7 wire90-249_5-layer_1-width_3
3651 Xwire90@1 net@8 net@9 wire90-355_8-layer_1-width_3
3652 .ENDS ctrAND2in30
3653
3654 *** CELL: orangeTSMC090nm:NMOSx{sch}
3655 .SUBCKT NMOSx-X_2_5 d g s
3656 MNMOSf@0 d g s gnd nch W='7.5*(1+ABN/sqrt(7.5*2))' L='2' 
3657 +DELVTO='AVT0N/sqrt(7.5*2)'
3658 .ENDS NMOSx-X_2_5
3659
3660 *** CELL: redFour:nor2HT_sy{sch}
3661 .SUBCKT nor2HT_sy-X_5 ina inb out
3662 XNMOS@0 out inb gnd NMOSx-X_2_5
3663 XNMOS@1 out ina gnd NMOSx-X_2_5
3664 Xpms2_sy@0 out ina inb pms2_sy-X_5
3665 .ENDS nor2HT_sy-X_5
3666
3667 *** CELL: centersJ:ctrAND3in30{sch}
3668 .SUBCKT ctrAND3in30 inA inB inC out
3669 Xinv@4 inC net@30 inv-X_4
3670 Xinv@5 net@9 out inv-X_30
3671 Xnand2@0 net@19 net@15 net@27 nand2-X_10
3672 Xnor2HT_s@0 inA inB net@6 nor2HT_sy-X_5
3673 Xwire90@0 net@6 net@15 wire90-252_6-layer_1-width_3
3674 Xwire90@1 net@27 net@9 wire90-366_8-layer_1-width_3
3675 Xwire90@2 net@30 net@19 wire90-176_4-layer_1-width_3
3676 .ENDS ctrAND3in30
3677
3678 *** CELL: redFour:nms2_sy{sch}
3679 .SUBCKT nms2_sy-X_4 d g g2
3680 Xnms2@0 d g g2 nms2-X_2
3681 Xnms2@1 d g2 g nms2-X_2
3682 .ENDS nms2_sy-X_4
3683
3684 *** CELL: redFour:nand2_sy{sch}
3685 .SUBCKT nand2_sy-X_4 ina inb out
3686 XPMOS@0 out inb vdd PMOSx-X_4
3687 XPMOS@1 out ina vdd PMOSx-X_4
3688 Xnms2_sy@0 out ina inb nms2_sy-X_4
3689 .ENDS nand2_sy-X_4
3690
3691 *** CELL: orangeTSMC090nm:wire{sch}
3692 .SUBCKT wire-C_0_011f-210_3-R_34_667m a b
3693 Ccap@0 gnd net@14 0.771f
3694 Ccap@1 gnd net@8 0.771f
3695 Ccap@2 gnd net@11 0.771f
3696 Rres@0 net@14 a 1.215
3697 Rres@1 net@11 net@14 2.43
3698 Rres@2 b net@8 1.215
3699 Rres@3 net@8 net@11 2.43
3700 .ENDS wire-C_0_011f-210_3-R_34_667m
3701
3702 *** CELL: orangeTSMC090nm:wire90{sch}
3703 .SUBCKT wire90-210_3-layer_1-width_3 a b
3704 Xwire@0 a b wire-C_0_011f-210_3-R_34_667m
3705 .ENDS wire90-210_3-layer_1-width_3
3706
3707 *** CELL: orangeTSMC090nm:wire{sch}
3708 .SUBCKT wire-C_0_011f-353_2-R_34_667m a b
3709 Ccap@0 gnd net@14 1.295f
3710 Ccap@1 gnd net@8 1.295f
3711 Ccap@2 gnd net@11 1.295f
3712 Rres@0 net@14 a 2.041
3713 Rres@1 net@11 net@14 4.081
3714 Rres@2 b net@8 2.041
3715 Rres@3 net@8 net@11 4.081
3716 .ENDS wire-C_0_011f-353_2-R_34_667m
3717
3718 *** CELL: orangeTSMC090nm:wire90{sch}
3719 .SUBCKT wire90-353_2-layer_1-width_3 a b
3720 Xwire@0 a b wire-C_0_011f-353_2-R_34_667m
3721 .ENDS wire90-353_2-layer_1-width_3
3722
3723 *** CELL: latchesK:rsLatchC{sch}
3724 .SUBCKT rsLatchC mc out outBar resetA resetB setA setB
3725 XNMOSx@1 net@188 mc gnd NMOSx-X_4
3726 XPMOSx@3 net@188 net@177 vdd PMOSx-X_10
3727 XPMOSx@4 net@274 resetA vdd PMOSx-X_5
3728 XPMOSx@5 net@274 resetB vdd PMOSx-X_5
3729 XPMOSx@6 net@226 outBar net@273 PMOSx-X_5
3730 XPMOSx@7 net@273 mc net@274 PMOSx-X_5
3731 Xinv@0 net@226 outBar inv-X_20
3732 Xinv@2 outBar out inv-X_20
3733 Xnand2_sy@0 setA setB net@267 nand2_sy-X_4
3734 Xnms2@1 net@188 outBar net@177 nms2-X_2
3735 Xnms2_sy@0 net@226 resetB resetA nms2_sy-X_10
3736 Xwire90@0 net@267 net@177 wire90-210_3-layer_1-width_3
3737 Xwire90@1 net@188 net@226 wire90-353_2-layer_1-width_3
3738 .ENDS rsLatchC
3739
3740 *** CELL: driversL:sucDri20plain{sch}
3741 .SUBCKT sucDri20plain in succ
3742 XPMOSx@0 succ in vdd PMOSx-X_20
3743 Xinv@1 succ net@94 inv-X_4
3744 Xnms2@0 succ net@127 in nms2-X_2
3745 Xwire90@0 net@127 net@94 wire90-124_7-layer_1-width_3
3746 .ENDS sucDri20plain
3747
3748 *** CELL: orangeTSMC090nm:wire{sch}
3749 .SUBCKT wire-C_0_011f-314_7-R_34_667m a b
3750 Ccap@0 gnd net@14 1.154f
3751 Ccap@1 gnd net@8 1.154f
3752 Ccap@2 gnd net@11 1.154f
3753 Rres@0 net@14 a 1.818
3754 Rres@1 net@11 net@14 3.637
3755 Rres@2 b net@8 1.818
3756 Rres@3 net@8 net@11 3.637
3757 .ENDS wire-C_0_011f-314_7-R_34_667m
3758
3759 *** CELL: orangeTSMC090nm:wire90{sch}
3760 .SUBCKT wire90-314_7-layer_1-width_3 a b
3761 Xwire@0 a b wire-C_0_011f-314_7-R_34_667m
3762 .ENDS wire90-314_7-layer_1-width_3
3763
3764 *** CELL: orangeTSMC090nm:wire{sch}
3765 .SUBCKT wire-C_0_011f-1526_5-R_34_667m a b
3766 Ccap@0 gnd net@14 5.597f
3767 Ccap@1 gnd net@8 5.597f
3768 Ccap@2 gnd net@11 5.597f
3769 Rres@0 net@14 a 8.82
3770 Rres@1 net@11 net@14 17.64
3771 Rres@2 b net@8 8.82
3772 Rres@3 net@8 net@11 17.64
3773 .ENDS wire-C_0_011f-1526_5-R_34_667m
3774
3775 *** CELL: orangeTSMC090nm:wire90{sch}
3776 .SUBCKT wire90-1526_5-layer_1-width_3 a b
3777 Xwire@0 a b wire-C_0_011f-1526_5-R_34_667m
3778 .ENDS wire90-1526_5-layer_1-width_3
3779
3780 *** CELL: orangeTSMC090nm:wire{sch}
3781 .SUBCKT wire-C_0_011f-1328_7-R_34_667m a b
3782 Ccap@0 gnd net@14 4.872f
3783 Ccap@1 gnd net@8 4.872f
3784 Ccap@2 gnd net@11 4.872f
3785 Rres@0 net@14 a 7.677
3786 Rres@1 net@11 net@14 15.354
3787 Rres@2 b net@8 7.677
3788 Rres@3 net@8 net@11 15.354
3789 .ENDS wire-C_0_011f-1328_7-R_34_667m
3790
3791 *** CELL: orangeTSMC090nm:wire90{sch}
3792 .SUBCKT wire90-1328_7-layer_1-width_3 a b
3793 Xwire@0 a b wire-C_0_011f-1328_7-R_34_667m
3794 .ENDS wire90-1328_7-layer_1-width_3
3795
3796 *** CELL: orangeTSMC090nm:wire{sch}
3797 .SUBCKT wire-C_0_011f-234_9-R_34_667m a b
3798 Ccap@0 gnd net@14 0.861f
3799 Ccap@1 gnd net@8 0.861f
3800 Ccap@2 gnd net@11 0.861f
3801 Rres@0 net@14 a 1.357
3802 Rres@1 net@11 net@14 2.714
3803 Rres@2 b net@8 1.357
3804 Rres@3 net@8 net@11 2.714
3805 .ENDS wire-C_0_011f-234_9-R_34_667m
3806
3807 *** CELL: orangeTSMC090nm:wire90{sch}
3808 .SUBCKT wire90-234_9-layer_1-width_3 a b
3809 Xwire@0 a b wire-C_0_011f-234_9-R_34_667m
3810 .ENDS wire90-234_9-layer_1-width_3
3811
3812 *** CELL: orangeTSMC090nm:wire{sch}
3813 .SUBCKT wire-C_0_011f-1122_1-R_34_667m a b
3814 Ccap@0 gnd net@14 4.114f
3815 Ccap@1 gnd net@8 4.114f
3816 Ccap@2 gnd net@11 4.114f
3817 Rres@0 net@14 a 6.483
3818 Rres@1 net@11 net@14 12.966
3819 Rres@2 b net@8 6.483
3820 Rres@3 net@8 net@11 12.966
3821 .ENDS wire-C_0_011f-1122_1-R_34_667m
3822
3823 *** CELL: orangeTSMC090nm:wire90{sch}
3824 .SUBCKT wire90-1122_1-layer_1-width_3 a b
3825 Xwire@0 a b wire-C_0_011f-1122_1-R_34_667m
3826 .ENDS wire90-1122_1-layer_1-width_3
3827
3828 *** CELL: orangeTSMC090nm:wire{sch}
3829 .SUBCKT wire-C_0_011f-820_7-R_34_667m a b
3830 Ccap@0 gnd net@14 3.009f
3831 Ccap@1 gnd net@8 3.009f
3832 Ccap@2 gnd net@11 3.009f
3833 Rres@0 net@14 a 4.742
3834 Rres@1 net@11 net@14 9.484
3835 Rres@2 b net@8 4.742
3836 Rres@3 net@8 net@11 9.484
3837 .ENDS wire-C_0_011f-820_7-R_34_667m
3838
3839 *** CELL: orangeTSMC090nm:wire90{sch}
3840 .SUBCKT wire90-820_7-layer_1-width_3 a b
3841 Xwire@0 a b wire-C_0_011f-820_7-R_34_667m
3842 .ENDS wire90-820_7-layer_1-width_3
3843
3844 *** CELL: orangeTSMC090nm:wire{sch}
3845 .SUBCKT wire-C_0_011f-228_4-R_34_667m a b
3846 Ccap@0 gnd net@14 0.837f
3847 Ccap@1 gnd net@8 0.837f
3848 Ccap@2 gnd net@11 0.837f
3849 Rres@0 net@14 a 1.32
3850 Rres@1 net@11 net@14 2.639
3851 Rres@2 b net@8 1.32
3852 Rres@3 net@8 net@11 2.639
3853 .ENDS wire-C_0_011f-228_4-R_34_667m
3854
3855 *** CELL: orangeTSMC090nm:wire90{sch}
3856 .SUBCKT wire90-228_4-layer_1-width_3 a b
3857 Xwire@0 a b wire-C_0_011f-228_4-R_34_667m
3858 .ENDS wire90-228_4-layer_1-width_3
3859
3860 *** CELL: orangeTSMC090nm:wire{sch}
3861 .SUBCKT wire-C_0_011f-707_6-R_34_667m a b
3862 Ccap@0 gnd net@14 2.595f
3863 Ccap@1 gnd net@8 2.595f
3864 Ccap@2 gnd net@11 2.595f
3865 Rres@0 net@14 a 4.088
3866 Rres@1 net@11 net@14 8.177
3867 Rres@2 b net@8 4.088
3868 Rres@3 net@8 net@11 8.177
3869 .ENDS wire-C_0_011f-707_6-R_34_667m
3870
3871 *** CELL: orangeTSMC090nm:wire90{sch}
3872 .SUBCKT wire90-707_6-layer_1-width_3 a b
3873 Xwire@0 a b wire-C_0_011f-707_6-R_34_667m
3874 .ENDS wire90-707_6-layer_1-width_3
3875
3876 *** CELL: orangeTSMC090nm:wire{sch}
3877 .SUBCKT wire-C_0_011f-812_8-R_34_667m a b
3878 Ccap@0 gnd net@14 2.98f
3879 Ccap@1 gnd net@8 2.98f
3880 Ccap@2 gnd net@11 2.98f
3881 Rres@0 net@14 a 4.696
3882 Rres@1 net@11 net@14 9.392
3883 Rres@2 b net@8 4.696
3884 Rres@3 net@8 net@11 9.392
3885 .ENDS wire-C_0_011f-812_8-R_34_667m
3886
3887 *** CELL: orangeTSMC090nm:wire90{sch}
3888 .SUBCKT wire90-812_8-layer_1-width_3 a b
3889 Xwire@0 a b wire-C_0_011f-812_8-R_34_667m
3890 .ENDS wire90-812_8-layer_1-width_3
3891
3892 *** CELL: orangeTSMC090nm:wire{sch}
3893 .SUBCKT wire-C_0_011f-428_6-R_34_667m a b
3894 Ccap@0 gnd net@14 1.572f
3895 Ccap@1 gnd net@8 1.572f
3896 Ccap@2 gnd net@11 1.572f
3897 Rres@0 net@14 a 2.476
3898 Rres@1 net@11 net@14 4.953
3899 Rres@2 b net@8 2.476
3900 Rres@3 net@8 net@11 4.953
3901 .ENDS wire-C_0_011f-428_6-R_34_667m
3902
3903 *** CELL: orangeTSMC090nm:wire90{sch}
3904 .SUBCKT wire90-428_6-layer_1-width_3 a b
3905 Xwire@0 a b wire-C_0_011f-428_6-R_34_667m
3906 .ENDS wire90-428_6-layer_1-width_3
3907
3908 *** CELL: orangeTSMC090nm:wire{sch}
3909 .SUBCKT wire-C_0_011f-672_2-R_34_667m a b
3910 Ccap@0 gnd net@14 2.465f
3911 Ccap@1 gnd net@8 2.465f
3912 Ccap@2 gnd net@11 2.465f
3913 Rres@0 net@14 a 3.884
3914 Rres@1 net@11 net@14 7.768
3915 Rres@2 b net@8 3.884
3916 Rres@3 net@8 net@11 7.768
3917 .ENDS wire-C_0_011f-672_2-R_34_667m
3918
3919 *** CELL: orangeTSMC090nm:wire90{sch}
3920 .SUBCKT wire90-672_2-layer_1-width_3 a b
3921 Xwire@0 a b wire-C_0_011f-672_2-R_34_667m
3922 .ENDS wire90-672_2-layer_1-width_3
3923
3924 *** CELL: orangeTSMC090nm:wire{sch}
3925 .SUBCKT wire-C_0_011f-495_5-R_34_667m a b
3926 Ccap@0 gnd net@14 1.817f
3927 Ccap@1 gnd net@8 1.817f
3928 Ccap@2 gnd net@11 1.817f
3929 Rres@0 net@14 a 2.863
3930 Rres@1 net@11 net@14 5.726
3931 Rres@2 b net@8 2.863
3932 Rres@3 net@8 net@11 5.726
3933 .ENDS wire-C_0_011f-495_5-R_34_667m
3934
3935 *** CELL: orangeTSMC090nm:wire90{sch}
3936 .SUBCKT wire90-495_5-layer_1-width_3 a b
3937 Xwire@0 a b wire-C_0_011f-495_5-R_34_667m
3938 .ENDS wire90-495_5-layer_1-width_3
3939
3940 *** CELL: gaspL:rqStage{sch}
3941 .SUBCKT rqStage do[RQ] do[epi] do[ring] in[RQ] in[Z] mc s[1] s[2] s[3] s[4] 
3942 +tail take[E] take[R]
3943 XandOrInv@0 nzrq fire[R] fire[E] tailBAR net@239 andOrInv5
3944 XctrAND2i@0 net@324 net@129 fireB ctrAND2in30
3945 XctrAND3i@0 net@8 do[ring] net@124 fire[E] ctrAND3in30
3946 XctrAND4i@1 do[ring] net@205 net@193 net@197 fire[R] ctrAND4in30
3947 Xinv@12 do[epi] net@7 inv-X_5
3948 Xinv@13 net@8 s[1] inv-X_5
3949 Xinv@14 net@197 s[2] inv-X_5
3950 Xinv@15 net@193 s[4] inv-X_5
3951 Xinv@16 net@205 s[3] inv-X_5
3952 Xinv@17 do[RQ] net@324 inv-X_10
3953 Xinv@18 tail net@305 inv-X_10
3954 XlatchDri@0 fire[R] take[R] latchDriver60
3955 XlatchDri@1 fire[E] take[E] latchDriver60
3956 Xnor2n_sy@2 in[Z] in[RQ] net@287 nor2n_sy-X_10
3957 XpredDri2@0 net@121 mc do[epi] predDri20wMC
3958 XpredORdr@0 net@142 net@139 mc do[RQ] predORdri20wMC
3959 XrsLatchC@0 mc net@105 filling fire[R] in[Z] fire[E] tail rsLatchC
3960 XrsLatchC@1 mc net@40 draining fire[R] in[Z] fireB nzrq rsLatchC
3961 XsucDri20@1 net@240 do[ring] sucDri20plain
3962 Xwire90@0 net@7 net@8 wire90-314_7-layer_1-width_3
3963 Xwire90@2 net@142 fire[R] wire90-1526_5-layer_1-width_3
3964 Xwire90@3 net@121 fire[E] wire90-1328_7-layer_1-width_3
3965 Xwire90@4 net@124 net@105 wire90-234_9-layer_1-width_3
3966 Xwire90@5 filling net@197 wire90-1122_1-layer_1-width_3
3967 Xwire90@6 draining net@193 wire90-820_7-layer_1-width_3
3968 Xwire90@7 net@129 net@40 wire90-228_4-layer_1-width_3
3969 Xwire90@8 net@324 net@205 wire90-707_6-layer_1-width_3
3970 Xwire90@9 net@139 fireB wire90-812_8-layer_1-width_3
3971 Xwire90@14 net@239 net@240 wire90-428_6-layer_1-width_3
3972 Xwire90@17 nzrq net@287 wire90-672_2-layer_1-width_3
3973 Xwire90@18 net@305 tailBAR wire90-495_5-layer_1-width_3
3974 .ENDS rqStage
3975
3976 *** CELL: fifoL:rqStageD{sch}
3977 .SUBCKT rqStageD do[RQ] do[epi] do[ring] inE[10] inE[11] inE[12] inE[13] 
3978 +inE[14] inE[15] inE[16] inE[17] inE[18] inE[19] inE[1] inE[20] inE[21] 
3979 +inE[22] inE[23] inE[24] inE[25] inE[26] inE[27] inE[28] inE[29] inE[2] 
3980 +inE[30] inE[31] inE[32] inE[33] inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] 
3981 +inE[6] inE[7] inE[8] inE[9] inR[10] inR[11] inR[12] inR[13] inR[14] inR[15] 
3982 +inR[16] inR[17] inR[18] inR[19] inR[1] inR[20] inR[21] inR[22] inR[23] 
3983 +inR[24] inR[25] inR[26] inR[27] inR[28] inR[29] inR[2] inR[30] inR[31] 
3984 +inR[32] inR[33] inR[34] inR[35] inR[36] inR[3] inR[4] inR[5] inR[6] inR[7] 
3985 +inR[8] inR[9] mc olcNZ out[10] out[11] out[12] out[13] out[14] out[15] 
3986 +out[16] out[17] out[18] out[19] out[1] out[20] out[21] out[22] out[23] 
3987 +out[24] out[25] out[26] out[27] out[28] out[29] out[2] out[30] out[31] 
3988 +out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] out[7] 
3989 +out[8] out[9] s[1] s[2] s[3] s[4]
3990 XbitAssig@0 bitAssignments
3991 Xins2in20@1 net@49 net@47 inR[10] inR[11] inR[12] inR[13] inR[14] inR[15] 
3992 +inR[16] inR[17] inR[18] inR[19] inR[1] inR[20] inR[21] inR[22] inR[23] 
3993 +inR[24] inR[25] inR[26] inR[27] inR[28] inR[29] inR[2] inR[30] inR[31] 
3994 +inR[32] inR[33] inR[34] inR[35] inR[36] inR[3] inR[4] inR[5] inR[6] inR[7] 
3995 +inR[8] inR[9] inE[10] inE[11] inE[12] inE[13] inE[14] inE[15] inE[16] inE[17] 
3996 +inE[18] inE[19] inE[1] inE[20] inE[21] inE[22] inE[23] inE[24] inE[25] 
3997 +inE[26] inE[27] inE[28] inE[29] inE[2] inE[30] inE[31] inE[32] inE[33] 
3998 +inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] inE[6] inE[7] inE[8] inE[9] 
3999 +out[10] out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] 
4000 +out[19] out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] 
4001 +out[27] out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] 
4002 +out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] ins2in20Ax36
4003 Xinv@0 olcNZ in[Z] inv-X_5
4004 XrqStage@0 do[RQ] do[epi] do[ring] inR[30] in[Z] mc s[1] s[2] s[3] s[4] 
4005 +inE[21] take[E] take[R] rqStage
4006 Xwire90@2 take[R] net@49 wire90-242_1-layer_1-width_3
4007 Xwire90@3 take[E] net@47 wire90-242_1-layer_1-width_3
4008 .ENDS rqStageD
4009
4010 *** CELL: orangeTSMC090nm:wire{sch}
4011 .SUBCKT wire-C_0_011f-1358_4-R_26m a b
4012 Ccap@0 gnd net@14 4.981f
4013 Ccap@1 gnd net@8 4.981f
4014 Ccap@2 gnd net@11 4.981f
4015 Rres@0 net@14 a 5.886
4016 Rres@1 net@11 net@14 11.773
4017 Rres@2 b net@8 5.886
4018 Rres@3 net@8 net@11 11.773
4019 .ENDS wire-C_0_011f-1358_4-R_26m
4020
4021 *** CELL: orangeTSMC090nm:wire90{sch}
4022 .SUBCKT wire90-1358_4-layer_1-width_4 a b
4023 Xwire@0 a b wire-C_0_011f-1358_4-R_26m
4024 .ENDS wire90-1358_4-layer_1-width_4
4025
4026 *** CELL: orangeTSMC090nm:wire{sch}
4027 .SUBCKT wire-C_0_011f-641-R_26m a b
4028 Ccap@0 gnd net@14 2.35f
4029 Ccap@1 gnd net@8 2.35f
4030 Ccap@2 gnd net@11 2.35f
4031 Rres@0 net@14 a 2.778
4032 Rres@1 net@11 net@14 5.555
4033 Rres@2 b net@8 2.778
4034 Rres@3 net@8 net@11 5.555
4035 .ENDS wire-C_0_011f-641-R_26m
4036
4037 *** CELL: orangeTSMC090nm:wire90{sch}
4038 .SUBCKT wire90-641-layer_1-width_4 a b
4039 Xwire@0 a b wire-C_0_011f-641-R_26m
4040 .ENDS wire90-641-layer_1-width_4
4041
4042 *** CELL: orangeTSMC090nm:wire{sch}
4043 .SUBCKT wire-C_0_011f-644-R_26m a b
4044 Ccap@0 gnd net@14 2.361f
4045 Ccap@1 gnd net@8 2.361f
4046 Ccap@2 gnd net@11 2.361f
4047 Rres@0 net@14 a 2.791
4048 Rres@1 net@11 net@14 5.581
4049 Rres@2 b net@8 2.791
4050 Rres@3 net@8 net@11 5.581
4051 .ENDS wire-C_0_011f-644-R_26m
4052
4053 *** CELL: orangeTSMC090nm:wire90{sch}
4054 .SUBCKT wire90-644-layer_1-width_4 a b
4055 Xwire@0 a b wire-C_0_011f-644-R_26m
4056 .ENDS wire90-644-layer_1-width_4
4057
4058 *** CELL: orangeTSMC090nm:wire{sch}
4059 .SUBCKT wire-C_0_011f-647-R_26m a b
4060 Ccap@0 gnd net@14 2.372f
4061 Ccap@1 gnd net@8 2.372f
4062 Ccap@2 gnd net@11 2.372f
4063 Rres@0 net@14 a 2.804
4064 Rres@1 net@11 net@14 5.607
4065 Rres@2 b net@8 2.804
4066 Rres@3 net@8 net@11 5.607
4067 .ENDS wire-C_0_011f-647-R_26m
4068
4069 *** CELL: orangeTSMC090nm:wire90{sch}
4070 .SUBCKT wire90-647-layer_1-width_4 a b
4071 Xwire@0 a b wire-C_0_011f-647-R_26m
4072 .ENDS wire90-647-layer_1-width_4
4073
4074 *** CELL: orangeTSMC090nm:wire{sch}
4075 .SUBCKT wire-C_0_011f-638-R_26m a b
4076 Ccap@0 gnd net@14 2.339f
4077 Ccap@1 gnd net@8 2.339f
4078 Ccap@2 gnd net@11 2.339f
4079 Rres@0 net@14 a 2.765
4080 Rres@1 net@11 net@14 5.529
4081 Rres@2 b net@8 2.765
4082 Rres@3 net@8 net@11 5.529
4083 .ENDS wire-C_0_011f-638-R_26m
4084
4085 *** CELL: orangeTSMC090nm:wire90{sch}
4086 .SUBCKT wire90-638-layer_1-width_4 a b
4087 Xwire@0 a b wire-C_0_011f-638-R_26m
4088 .ENDS wire90-638-layer_1-width_4
4089
4090 *** CELL: orangeTSMC090nm:wire{sch}
4091 .SUBCKT wire-C_0_011f-654-R_26m a b
4092 Ccap@0 gnd net@14 2.398f
4093 Ccap@1 gnd net@8 2.398f
4094 Ccap@2 gnd net@11 2.398f
4095 Rres@0 net@14 a 2.834
4096 Rres@1 net@11 net@14 5.668
4097 Rres@2 b net@8 2.834
4098 Rres@3 net@8 net@11 5.668
4099 .ENDS wire-C_0_011f-654-R_26m
4100
4101 *** CELL: orangeTSMC090nm:wire90{sch}
4102 .SUBCKT wire90-654-layer_1-width_4 a b
4103 Xwire@0 a b wire-C_0_011f-654-R_26m
4104 .ENDS wire90-654-layer_1-width_4
4105
4106 *** CELL: orangeTSMC090nm:wire{sch}
4107 .SUBCKT wire-C_0_011f-636_5-R_26m a b
4108 Ccap@0 gnd net@14 2.334f
4109 Ccap@1 gnd net@8 2.334f
4110 Ccap@2 gnd net@11 2.334f
4111 Rres@0 net@14 a 2.758
4112 Rres@1 net@11 net@14 5.516
4113 Rres@2 b net@8 2.758
4114 Rres@3 net@8 net@11 5.516
4115 .ENDS wire-C_0_011f-636_5-R_26m
4116
4117 *** CELL: orangeTSMC090nm:wire90{sch}
4118 .SUBCKT wire90-636_5-layer_1-width_4 a b
4119 Xwire@0 a b wire-C_0_011f-636_5-R_26m
4120 .ENDS wire90-636_5-layer_1-width_4
4121
4122 *** CELL: orangeTSMC090nm:wire{sch}
4123 .SUBCKT wire-C_0_011f-645_5-R_26m a b
4124 Ccap@0 gnd net@14 2.367f
4125 Ccap@1 gnd net@8 2.367f
4126 Ccap@2 gnd net@11 2.367f
4127 Rres@0 net@14 a 2.797
4128 Rres@1 net@11 net@14 5.594
4129 Rres@2 b net@8 2.797
4130 Rres@3 net@8 net@11 5.594
4131 .ENDS wire-C_0_011f-645_5-R_26m
4132
4133 *** CELL: orangeTSMC090nm:wire90{sch}
4134 .SUBCKT wire90-645_5-layer_1-width_4 a b
4135 Xwire@0 a b wire-C_0_011f-645_5-R_26m
4136 .ENDS wire90-645_5-layer_1-width_4
4137
4138 *** CELL: orangeTSMC090nm:wire{sch}
4139 .SUBCKT wire-C_0_011f-639_5-R_26m a b
4140 Ccap@0 gnd net@14 2.345f
4141 Ccap@1 gnd net@8 2.345f
4142 Ccap@2 gnd net@11 2.345f
4143 Rres@0 net@14 a 2.771
4144 Rres@1 net@11 net@14 5.542
4145 Rres@2 b net@8 2.771
4146 Rres@3 net@8 net@11 5.542
4147 .ENDS wire-C_0_011f-639_5-R_26m
4148
4149 *** CELL: orangeTSMC090nm:wire90{sch}
4150 .SUBCKT wire90-639_5-layer_1-width_4 a b
4151 Xwire@0 a b wire-C_0_011f-639_5-R_26m
4152 .ENDS wire90-639_5-layer_1-width_4
4153
4154 *** CELL: orangeTSMC090nm:wire{sch}
4155 .SUBCKT wire-C_0_011f-604_5-R_26m a b
4156 Ccap@0 gnd net@14 2.216f
4157 Ccap@1 gnd net@8 2.216f
4158 Ccap@2 gnd net@11 2.216f
4159 Rres@0 net@14 a 2.619
4160 Rres@1 net@11 net@14 5.239
4161 Rres@2 b net@8 2.619
4162 Rres@3 net@8 net@11 5.239
4163 .ENDS wire-C_0_011f-604_5-R_26m
4164
4165 *** CELL: orangeTSMC090nm:wire90{sch}
4166 .SUBCKT wire90-604_5-layer_1-width_4 a b
4167 Xwire@0 a b wire-C_0_011f-604_5-R_26m
4168 .ENDS wire90-604_5-layer_1-width_4
4169
4170 *** CELL: orangeTSMC090nm:wire{sch}
4171 .SUBCKT wire-C_0_011f-625-R_26m a b
4172 Ccap@0 gnd net@14 2.292f
4173 Ccap@1 gnd net@8 2.292f
4174 Ccap@2 gnd net@11 2.292f
4175 Rres@0 net@14 a 2.708
4176 Rres@1 net@11 net@14 5.417
4177 Rres@2 b net@8 2.708
4178 Rres@3 net@8 net@11 5.417
4179 .ENDS wire-C_0_011f-625-R_26m
4180
4181 *** CELL: orangeTSMC090nm:wire90{sch}
4182 .SUBCKT wire90-625-layer_1-width_4 a b
4183 Xwire@0 a b wire-C_0_011f-625-R_26m
4184 .ENDS wire90-625-layer_1-width_4
4185
4186 *** CELL: orangeTSMC090nm:wire{sch}
4187 .SUBCKT wire-C_0_011f-604_6-R_26m a b
4188 Ccap@0 gnd net@14 2.217f
4189 Ccap@1 gnd net@8 2.217f
4190 Ccap@2 gnd net@11 2.217f
4191 Rres@0 net@14 a 2.62
4192 Rres@1 net@11 net@14 5.24
4193 Rres@2 b net@8 2.62
4194 Rres@3 net@8 net@11 5.24
4195 .ENDS wire-C_0_011f-604_6-R_26m
4196
4197 *** CELL: orangeTSMC090nm:wire90{sch}
4198 .SUBCKT wire90-604_6-layer_1-width_4 a b
4199 Xwire@0 a b wire-C_0_011f-604_6-R_26m
4200 .ENDS wire90-604_6-layer_1-width_4
4201
4202 *** CELL: orangeTSMC090nm:wire{sch}
4203 .SUBCKT wire-C_0_011f-623-R_26m a b
4204 Ccap@0 gnd net@14 2.284f
4205 Ccap@1 gnd net@8 2.284f
4206 Ccap@2 gnd net@11 2.284f
4207 Rres@0 net@14 a 2.7
4208 Rres@1 net@11 net@14 5.399
4209 Rres@2 b net@8 2.7
4210 Rres@3 net@8 net@11 5.399
4211 .ENDS wire-C_0_011f-623-R_26m
4212
4213 *** CELL: orangeTSMC090nm:wire90{sch}
4214 .SUBCKT wire90-623-layer_1-width_4 a b
4215 Xwire@0 a b wire-C_0_011f-623-R_26m
4216 .ENDS wire90-623-layer_1-width_4
4217
4218 *** CELL: orangeTSMC090nm:wire{sch}
4219 .SUBCKT wire-C_0_011f-597_9-R_26m a b
4220 Ccap@0 gnd net@14 2.192f
4221 Ccap@1 gnd net@8 2.192f
4222 Ccap@2 gnd net@11 2.192f
4223 Rres@0 net@14 a 2.591
4224 Rres@1 net@11 net@14 5.182
4225 Rres@2 b net@8 2.591
4226 Rres@3 net@8 net@11 5.182
4227 .ENDS wire-C_0_011f-597_9-R_26m
4228
4229 *** CELL: orangeTSMC090nm:wire90{sch}
4230 .SUBCKT wire90-597_9-layer_1-width_4 a b
4231 Xwire@0 a b wire-C_0_011f-597_9-R_26m
4232 .ENDS wire90-597_9-layer_1-width_4
4233
4234 *** CELL: orangeTSMC090nm:wire{sch}
4235 .SUBCKT wire-C_0_011f-2012_6-R_26m a b
4236 Ccap@0 gnd net@14 7.38f
4237 Ccap@1 gnd net@8 7.38f
4238 Ccap@2 gnd net@11 7.38f
4239 Rres@0 net@14 a 8.721
4240 Rres@1 net@11 net@14 17.443
4241 Rres@2 b net@8 8.721
4242 Rres@3 net@8 net@11 17.443
4243 .ENDS wire-C_0_011f-2012_6-R_26m
4244
4245 *** CELL: orangeTSMC090nm:wire90{sch}
4246 .SUBCKT wire90-2012_6-layer_1-width_4 a b
4247 Xwire@0 a b wire-C_0_011f-2012_6-R_26m
4248 .ENDS wire90-2012_6-layer_1-width_4
4249
4250 *** CELL: orangeTSMC090nm:wire{sch}
4251 .SUBCKT wire-C_0_011f-1745_9-R_26m a b
4252 Ccap@0 gnd net@14 6.402f
4253 Ccap@1 gnd net@8 6.402f
4254 Ccap@2 gnd net@11 6.402f
4255 Rres@0 net@14 a 7.566
4256 Rres@1 net@11 net@14 15.131
4257 Rres@2 b net@8 7.566
4258 Rres@3 net@8 net@11 15.131
4259 .ENDS wire-C_0_011f-1745_9-R_26m
4260
4261 *** CELL: orangeTSMC090nm:wire90{sch}
4262 .SUBCKT wire90-1745_9-layer_1-width_4 a b
4263 Xwire@0 a b wire-C_0_011f-1745_9-R_26m
4264 .ENDS wire90-1745_9-layer_1-width_4
4265
4266 *** CELL: fifoL:odRQstageD{sch}
4267 .SUBCKT odRQstageD clS[F] clS[T] cl[F] cl[T] do[L] do[M] do[epi] do[ring] 
4268 +fire[ODE] inE[10] inE[11] inE[12] inE[13] inE[14] inE[15] inE[16] inE[17] 
4269 +inE[18] inE[19] inE[1] inE[20] inE[21] inE[22] inE[23] inE[24] inE[25] 
4270 +inE[26] inE[27] inE[28] inE[29] inE[2] inE[30] inE[31] inE[32] inE[33] 
4271 +inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] inE[6] inE[7] inE[8] inE[9] 
4272 +in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] in[18] in[19] in[1] 
4273 +in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] in[28] in[29] in[2] 
4274 +in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] in[4] in[5] in[6] 
4275 +in[7] in[8] in[9] mc od[15] od[16] od[17] od[18] od[19] od[20] olcNZ out[10] 
4276 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
4277 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
4278 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
4279 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred rd[F] rd[T] sin 
4280 +sout
4281 XodStageD@1 do[L] do[M] net@17 fire[ODE] in[10] in[11] in[12] in[13] in[14] 
4282 +in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] 
4283 +in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] 
4284 +in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc od[10] od[11] 
4285 +od[12] od[13] od[14] od[15] od[16] od[17] od[18] od[19] od[1] od[20] od[21] 
4286 +od[22] od[23] od[24] od[25] od[26] od[27] od[28] od[29] od[2] od[30] od[31] 
4287 +od[32] od[33] od[34] od[35] od[36] od[3] od[4] od[5] od[6] od[7] od[8] od[9] 
4288 +pred s[1] odStageD
4289 XrqStageD@0 net@63 do[epi] do[ring] inE[10] inE[11] inE[12] inE[13] inE[14] 
4290 +inE[15] inE[16] inE[17] inE[18] inE[19] inE[1] inE[20] inE[21] inE[22] 
4291 +inE[23] inE[24] inE[25] inE[26] inE[27] inE[28] inE[29] inE[2] inE[30] 
4292 +inE[31] inE[32] inE[33] inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] inE[6] 
4293 +inE[7] inE[8] inE[9] od[10] od[11] od[12] od[13] od[14] od[15] od[16] od[17] 
4294 +od[18] od[19] od[1] od[20] od[21] od[22] od[23] od[24] od[25] od[26] od[27] 
4295 +od[28] od[29] od[2] od[30] od[31] od[32] od[33] od[34] od[35] od[36] od[3] 
4296 +od[4] od[5] od[6] od[7] od[8] od[9] mc olcNZ out[10] out[11] out[12] out[13] 
4297 +out[14] out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] 
4298 +out[22] out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] 
4299 +out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] 
4300 +out[6] out[7] out[8] out[9] s[2] s[3] s[4] s[5] rqStageD
4301 XscanKhx5@0 clS[F] clS[T] cl[F] cl[T] s[1] s[2] s[3] s[4] s[5] mc rd[F] rd[T] 
4302 +sin sout scanKhx5
4303 Xwire90@0 net@17 net@63 wire90-1358_4-layer_1-width_4
4304 Xwire90@1 od[1] wire90@1_b wire90-641-layer_1-width_4
4305 Xwire90@2 od[2] wire90@2_b wire90-641-layer_1-width_4
4306 Xwire90@3 od[3] wire90@3_b wire90-644-layer_1-width_4
4307 Xwire90@4 od[4] wire90@4_b wire90-647-layer_1-width_4
4308 Xwire90@5 od[5] wire90@5_b wire90-638-layer_1-width_4
4309 Xwire90@6 od[6] wire90@6_b wire90-654-layer_1-width_4
4310 Xwire90@7 od[7] wire90@7_b wire90-636_5-layer_1-width_4
4311 Xwire90@8 od[8] wire90@8_b wire90-645_5-layer_1-width_4
4312 Xwire90@9 od[9] wire90@9_b wire90-639_5-layer_1-width_4
4313 Xwire90@10 od[10] wire90@10_b wire90-612_5-layer_1-width_4
4314 Xwire90@11 od[11] wire90@11_b wire90-602_4-layer_1-width_4
4315 Xwire90@12 od[12] wire90@12_b wire90-604_5-layer_1-width_4
4316 Xwire90@13 od[13] wire90@13_b wire90-605_4-layer_1-width_4
4317 Xwire90@14 od[14] wire90@14_b wire90-625-layer_1-width_4
4318 Xwire90@15 od[15] wire90@15_b wire90-604_6-layer_1-width_4
4319 Xwire90@16 od[16] wire90@16_b wire90-623-layer_1-width_4
4320 Xwire90@17 od[17] wire90@17_b wire90-597_9-layer_1-width_4
4321 Xwire90@18 od[18] wire90@18_b wire90-618-layer_1-width_4
4322 Xwire90@19 od[19] wire90@19_b wire90-641-layer_1-width_4
4323 Xwire90@20 od[20] wire90@20_b wire90-641-layer_1-width_4
4324 Xwire90@21 od[21] wire90@21_b wire90-2012_6-layer_1-width_4
4325 Xwire90@22 od[22] wire90@22_b wire90-647-layer_1-width_4
4326 Xwire90@23 od[23] wire90@23_b wire90-638-layer_1-width_4
4327 Xwire90@24 od[24] wire90@24_b wire90-654-layer_1-width_4
4328 Xwire90@25 od[25] wire90@25_b wire90-636_5-layer_1-width_4
4329 Xwire90@26 od[26] wire90@26_b wire90-645_5-layer_1-width_4
4330 Xwire90@27 od[27] wire90@27_b wire90-639_5-layer_1-width_4
4331 Xwire90@28 od[28] wire90@28_b wire90-612_5-layer_1-width_4
4332 Xwire90@29 od[29] wire90@29_b wire90-602_4-layer_1-width_4
4333 Xwire90@30 od[30] wire90@30_b wire90-1745_9-layer_1-width_4
4334 Xwire90@31 od[31] wire90@31_b wire90-605_4-layer_1-width_4
4335 Xwire90@32 od[32] wire90@32_b wire90-625-layer_1-width_4
4336 Xwire90@33 od[33] wire90@33_b wire90-604_6-layer_1-width_4
4337 Xwire90@34 od[34] wire90@34_b wire90-623-layer_1-width_4
4338 Xwire90@35 od[35] wire90@35_b wire90-597_9-layer_1-width_4
4339 Xwire90@36 od[36] wire90@36_b wire90-618-layer_1-width_4
4340 .ENDS odRQstageD
4341
4342 *** CELL: orangeTSMC090nm:wire{sch}
4343 .SUBCKT wire-C_0_011f-162_4-R_34_667m a b
4344 Ccap@0 gnd net@14 0.595f
4345 Ccap@1 gnd net@8 0.595f
4346 Ccap@2 gnd net@11 0.595f
4347 Rres@0 net@14 a 0.938
4348 Rres@1 net@11 net@14 1.877
4349 Rres@2 b net@8 0.938
4350 Rres@3 net@8 net@11 1.877
4351 .ENDS wire-C_0_011f-162_4-R_34_667m
4352
4353 *** CELL: orangeTSMC090nm:wire90{sch}
4354 .SUBCKT wire90-162_4-layer_1-width_3 a b
4355 Xwire@0 a b wire-C_0_011f-162_4-R_34_667m
4356 .ENDS wire90-162_4-layer_1-width_3
4357
4358 *** CELL: orangeTSMC090nm:wire{sch}
4359 .SUBCKT wire-C_0_011f-228_5-R_34_667m a b
4360 Ccap@0 gnd net@14 0.838f
4361 Ccap@1 gnd net@8 0.838f
4362 Ccap@2 gnd net@11 0.838f
4363 Rres@0 net@14 a 1.32
4364 Rres@1 net@11 net@14 2.64
4365 Rres@2 b net@8 1.32
4366 Rres@3 net@8 net@11 2.64
4367 .ENDS wire-C_0_011f-228_5-R_34_667m
4368
4369 *** CELL: orangeTSMC090nm:wire90{sch}
4370 .SUBCKT wire90-228_5-layer_1-width_3 a b
4371 Xwire@0 a b wire-C_0_011f-228_5-R_34_667m
4372 .ENDS wire90-228_5-layer_1-width_3
4373
4374 *** CELL: latchesK:rsLatchA{sch}
4375 .SUBCKT rsLatchA mc out outBar reset set
4376 XNMOSx@0 net@193 reset gnd NMOSx-X_10
4377 XNMOSx@1 net@188 mc gnd NMOSx-X_4
4378 XPMOSx@3 net@188 net@177 vdd PMOSx-X_10
4379 Xinv@0 net@193 outBar inv-X_10
4380 Xinv@1 set net@213 inv-X_4
4381 Xinv@2 outBar out inv-X_10
4382 Xnms2@0 net@188 outBar net@177 nms2-X_2
4383 Xpms3@0 net@193 mc outBar reset pms3-X_1
4384 Xwire90@0 net@213 net@177 wire90-162_4-layer_1-width_3
4385 Xwire90@1 net@188 net@193 wire90-228_5-layer_1-width_3
4386 .ENDS rsLatchA
4387
4388 *** CELL: driversL:sucORdri20{sch}
4389 .SUBCKT sucORdri20 inA inB succ
4390 XPMOSx@0 succ net@51 vdd PMOSx-X_20
4391 Xinv@0 succ net@71 inv-X_4
4392 Xnms2@0 succ net@73 net@51 nms2-X_2
4393 Xnor2_sy@0 inA inB net@67 nor2_sy-X_5
4394 Xwire90@0 net@67 net@51 wire90-1001_8-layer_1-width_3
4395 Xwire90@1 net@73 net@71 wire90-209-layer_1-width_3
4396 .ENDS sucORdri20
4397
4398 *** CELL: orangeTSMC090nm:wire{sch}
4399 .SUBCKT wire-C_0_011f-345_1-R_34_667m a b
4400 Ccap@0 gnd net@14 1.265f
4401 Ccap@1 gnd net@8 1.265f
4402 Ccap@2 gnd net@11 1.265f
4403 Rres@0 net@14 a 1.994
4404 Rres@1 net@11 net@14 3.988
4405 Rres@2 b net@8 1.994
4406 Rres@3 net@8 net@11 3.988
4407 .ENDS wire-C_0_011f-345_1-R_34_667m
4408
4409 *** CELL: orangeTSMC090nm:wire90{sch}
4410 .SUBCKT wire90-345_1-layer_1-width_3 a b
4411 Xwire@0 a b wire-C_0_011f-345_1-R_34_667m
4412 .ENDS wire90-345_1-layer_1-width_3
4413
4414 *** CELL: orangeTSMC090nm:wire{sch}
4415 .SUBCKT wire-C_0_011f-537-R_34_667m a b
4416 Ccap@0 gnd net@14 1.969f
4417 Ccap@1 gnd net@8 1.969f
4418 Ccap@2 gnd net@11 1.969f
4419 Rres@0 net@14 a 3.103
4420 Rres@1 net@11 net@14 6.205
4421 Rres@2 b net@8 3.103
4422 Rres@3 net@8 net@11 6.205
4423 .ENDS wire-C_0_011f-537-R_34_667m
4424
4425 *** CELL: orangeTSMC090nm:wire90{sch}
4426 .SUBCKT wire90-537-layer_1-width_3 a b
4427 Xwire@0 a b wire-C_0_011f-537-R_34_667m
4428 .ENDS wire90-537-layer_1-width_3
4429
4430 *** CELL: orangeTSMC090nm:wire{sch}
4431 .SUBCKT wire-C_0_011f-470_7-R_34_667m a b
4432 Ccap@0 gnd net@14 1.726f
4433 Ccap@1 gnd net@8 1.726f
4434 Ccap@2 gnd net@11 1.726f
4435 Rres@0 net@14 a 2.72
4436 Rres@1 net@11 net@14 5.439
4437 Rres@2 b net@8 2.72
4438 Rres@3 net@8 net@11 5.439
4439 .ENDS wire-C_0_011f-470_7-R_34_667m
4440
4441 *** CELL: orangeTSMC090nm:wire90{sch}
4442 .SUBCKT wire90-470_7-layer_1-width_3 a b
4443 Xwire@0 a b wire-C_0_011f-470_7-R_34_667m
4444 .ENDS wire90-470_7-layer_1-width_3
4445
4446 *** CELL: gaspL:anAltEnd{sch}
4447 .SUBCKT anAltEnd fire[A] fire[B] mc predA predB s[1] s[2] s[3] succ
4448 XctrAND4i@2 net@1013 succ fire[B] s[2] fire[A] ctrAND4in30
4449 XctrAND4i@3 net@1007 succ net@1127 fire[A] fire[B] ctrAND4in30
4450 Xinv@3 net@822 s[1] inv-X_10
4451 Xinv@4 net@824 s[3] inv-X_10
4452 Xinv@5 predA net@822 inv-X_5
4453 Xinv@6 predB net@824 inv-X_5
4454 XpredDri2@0 fire[A] mc predA predDri20wMC
4455 XpredDri2@1 fire[B] mc predB predDri20wMC
4456 XrsLatchA@1 mc net@1040 net@1082 fire[B] fire[A] rsLatchA
4457 XsucORdri@0 fire[A] fire[B] succ sucORdri20
4458 Xwire90@34 net@824 net@1007 wire90-345_1-layer_1-width_3
4459 Xwire90@35 net@822 net@1013 wire90-345_1-layer_1-width_3
4460 Xwire90@36 net@1127 net@1082 wire90-537-layer_1-width_3
4461 Xwire90@37 s[2] net@1040 wire90-470_7-layer_1-width_3
4462 .ENDS anAltEnd
4463
4464 *** CELL: orangeTSMC090nm:wire{sch}
4465 .SUBCKT wire-C_0_011f-293_4-R_34_667m a b
4466 Ccap@0 gnd net@14 1.076f
4467 Ccap@1 gnd net@8 1.076f
4468 Ccap@2 gnd net@11 1.076f
4469 Rres@0 net@14 a 1.695
4470 Rres@1 net@11 net@14 3.39
4471 Rres@2 b net@8 1.695
4472 Rres@3 net@8 net@11 3.39
4473 .ENDS wire-C_0_011f-293_4-R_34_667m
4474
4475 *** CELL: orangeTSMC090nm:wire90{sch}
4476 .SUBCKT wire90-293_4-layer_1-width_3 a b
4477 Xwire@0 a b wire-C_0_011f-293_4-R_34_667m
4478 .ENDS wire90-293_4-layer_1-width_3
4479
4480 *** CELL: scanK:scanKhx3{sch}
4481 .SUBCKT scanKhx3 clS[F] clS[T] cl[F] cl[T] din[1] din[2] din[3] mc rd[F] 
4482 +rd[T] sin sout
4483 XscanCell@4 clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin net@18 
4484 +scanCellKh
4485 XscanCell@5 clS[F] clS[T] cl[F] cl[T] din[2] rd[F] rd[T] net@31 net@20 
4486 +scanCellKh
4487 XscanCell@6 clS[F] clS[T] cl[F] cl[T] din[3] rd[F] rd[T] net@32 sout 
4488 +scanCellKh
4489 Xwire90@0 net@18 net@31 wire90-293_4-layer_1-width_3
4490 Xwire90@1 net@20 net@32 wire90-293_4-layer_1-width_3
4491 .ENDS scanKhx3
4492
4493 *** CELL: orangeTSMC090nm:wire{sch}
4494 .SUBCKT wire-C_0_011f-1336_2-R_34_667m a b
4495 Ccap@0 gnd net@14 4.899f
4496 Ccap@1 gnd net@8 4.899f
4497 Ccap@2 gnd net@11 4.899f
4498 Rres@0 net@14 a 7.72
4499 Rres@1 net@11 net@14 15.441
4500 Rres@2 b net@8 7.72
4501 Rres@3 net@8 net@11 15.441
4502 .ENDS wire-C_0_011f-1336_2-R_34_667m
4503
4504 *** CELL: orangeTSMC090nm:wire90{sch}
4505 .SUBCKT wire90-1336_2-layer_1-width_3 a b
4506 Xwire@0 a b wire-C_0_011f-1336_2-R_34_667m
4507 .ENDS wire90-1336_2-layer_1-width_3
4508
4509 *** CELL: orangeTSMC090nm:wire{sch}
4510 .SUBCKT wire-C_0_011f-1307-R_34_667m a b
4511 Ccap@0 gnd net@14 4.792f
4512 Ccap@1 gnd net@8 4.792f
4513 Ccap@2 gnd net@11 4.792f
4514 Rres@0 net@14 a 7.552
4515 Rres@1 net@11 net@14 15.103
4516 Rres@2 b net@8 7.552
4517 Rres@3 net@8 net@11 15.103
4518 .ENDS wire-C_0_011f-1307-R_34_667m
4519
4520 *** CELL: orangeTSMC090nm:wire90{sch}
4521 .SUBCKT wire90-1307-layer_1-width_3 a b
4522 Xwire@0 a b wire-C_0_011f-1307-R_34_667m
4523 .ENDS wire90-1307-layer_1-width_3
4524
4525 *** CELL: orangeTSMC090nm:wire{sch}
4526 .SUBCKT wire-C_0_011f-403_1-R_34_667m a b
4527 Ccap@0 gnd net@14 1.478f
4528 Ccap@1 gnd net@8 1.478f
4529 Ccap@2 gnd net@11 1.478f
4530 Rres@0 net@14 a 2.329
4531 Rres@1 net@11 net@14 4.658
4532 Rres@2 b net@8 2.329
4533 Rres@3 net@8 net@11 4.658
4534 .ENDS wire-C_0_011f-403_1-R_34_667m
4535
4536 *** CELL: orangeTSMC090nm:wire90{sch}
4537 .SUBCKT wire90-403_1-layer_1-width_3 a b
4538 Xwire@0 a b wire-C_0_011f-403_1-R_34_667m
4539 .ENDS wire90-403_1-layer_1-width_3
4540
4541 *** CELL: orangeTSMC090nm:wire{sch}
4542 .SUBCKT wire-C_0_011f-600_8-R_34_667m a b
4543 Ccap@0 gnd net@14 2.203f
4544 Ccap@1 gnd net@8 2.203f
4545 Ccap@2 gnd net@11 2.203f
4546 Rres@0 net@14 a 3.471
4547 Rres@1 net@11 net@14 6.943
4548 Rres@2 b net@8 3.471
4549 Rres@3 net@8 net@11 6.943
4550 .ENDS wire-C_0_011f-600_8-R_34_667m
4551
4552 *** CELL: orangeTSMC090nm:wire90{sch}
4553 .SUBCKT wire90-600_8-layer_1-width_3 a b
4554 Xwire@0 a b wire-C_0_011f-600_8-R_34_667m
4555 .ENDS wire90-600_8-layer_1-width_3
4556
4557 *** CELL: orangeTSMC090nm:wire{sch}
4558 .SUBCKT wire-C_0_011f-274_5-R_34_667m a b
4559 Ccap@0 gnd net@14 1.006f
4560 Ccap@1 gnd net@8 1.006f
4561 Ccap@2 gnd net@11 1.006f
4562 Rres@0 net@14 a 1.586
4563 Rres@1 net@11 net@14 3.172
4564 Rres@2 b net@8 1.586
4565 Rres@3 net@8 net@11 3.172
4566 .ENDS wire-C_0_011f-274_5-R_34_667m
4567
4568 *** CELL: orangeTSMC090nm:wire90{sch}
4569 .SUBCKT wire90-274_5-layer_1-width_3 a b
4570 Xwire@0 a b wire-C_0_011f-274_5-R_34_667m
4571 .ENDS wire90-274_5-layer_1-width_3
4572
4573 *** CELL: gaspL:anAltEndS{sch}
4574 .SUBCKT anAltEndS clS[F] clS[T] cl[F] cl[T] mc predA predB rd[F] rd[T] sin 
4575 +sout succ take[A] take[B]
4576 XanAltEnd@1 fire[A] fire[B] mc predA predB ss[1] ss[2] ss[3] succ anAltEnd
4577 XlatchDri@2 net@942 take[A] latchDriver60
4578 XlatchDri@5 net@946 take[B] latchDriver60
4579 XscanKhx3@0 clS[F] clS[T] cl[F] cl[T] ss[1] ss[2] ss[3] mc rd[F] rd[T] sin 
4580 +sout scanKhx3
4581 Xwire90@0 net@946 fire[B] wire90-1336_2-layer_1-width_3
4582 Xwire90@1 net@942 fire[A] wire90-1307-layer_1-width_3
4583 Xwire90@2 wire90@2_a ss[1] wire90-403_1-layer_1-width_3
4584 Xwire90@3 wire90@3_a ss[2] wire90-600_8-layer_1-width_3
4585 Xwire90@4 wire90@4_a ss[3] wire90-274_5-layer_1-width_3
4586 .ENDS anAltEndS
4587
4588 *** CELL: orangeTSMC090nm:wire{sch}
4589 .SUBCKT wire-C_0_011f-3929_3-R_34_667m a b
4590 Ccap@0 gnd net@14 14.407f
4591 Ccap@1 gnd net@8 14.407f
4592 Ccap@2 gnd net@11 14.407f
4593 Rres@0 net@14 a 22.703
4594 Rres@1 net@11 net@14 45.405
4595 Rres@2 b net@8 22.703
4596 Rres@3 net@8 net@11 45.405
4597 .ENDS wire-C_0_011f-3929_3-R_34_667m
4598
4599 *** CELL: orangeTSMC090nm:wire90{sch}
4600 .SUBCKT wire90-3929_3-layer_1-width_3 a b
4601 Xwire@0 a b wire-C_0_011f-3929_3-R_34_667m
4602 .ENDS wire90-3929_3-layer_1-width_3
4603
4604 *** CELL: orangeTSMC090nm:wire{sch}
4605 .SUBCKT wire-C_0_011f-3970_7-R_34_667m a b
4606 Ccap@0 gnd net@14 14.559f
4607 Ccap@1 gnd net@8 14.559f
4608 Ccap@2 gnd net@11 14.559f
4609 Rres@0 net@14 a 22.942
4610 Rres@1 net@11 net@14 45.884
4611 Rres@2 b net@8 22.942
4612 Rres@3 net@8 net@11 45.884
4613 .ENDS wire-C_0_011f-3970_7-R_34_667m
4614
4615 *** CELL: orangeTSMC090nm:wire90{sch}
4616 .SUBCKT wire90-3970_7-layer_1-width_3 a b
4617 Xwire@0 a b wire-C_0_011f-3970_7-R_34_667m
4618 .ENDS wire90-3970_7-layer_1-width_3
4619
4620 *** CELL: fifoL:splitEnd{sch}
4621 .SUBCKT splitEnd clS[F] clS[T] cl[F] cl[T] inA[10] inA[11] inA[12] inA[13] 
4622 +inA[14] inA[15] inA[16] inA[17] inA[18] inA[19] inA[1] inA[20] inA[21] 
4623 +inA[22] inA[23] inA[24] inA[25] inA[26] inA[27] inA[28] inA[29] inA[2] 
4624 +inA[30] inA[31] inA[32] inA[33] inA[34] inA[35] inA[36] inA[3] inA[4] inA[5] 
4625 +inA[6] inA[7] inA[8] inA[9] inB[10] inB[11] inB[12] inB[13] inB[14] inB[15] 
4626 +inB[16] inB[17] inB[18] inB[19] inB[1] inB[20] inB[21] inB[22] inB[23] 
4627 +inB[24] inB[25] inB[26] inB[27] inB[28] inB[29] inB[2] inB[30] inB[31] 
4628 +inB[32] inB[33] inB[34] inB[35] inB[36] inB[3] inB[4] inB[5] inB[6] inB[7] 
4629 +inB[8] inB[9] mc out[10] out[11] out[12] out[13] out[14] out[15] out[16] 
4630 +out[17] out[18] out[19] out[1] out[20] out[21] out[22] out[23] out[24] 
4631 +out[25] out[26] out[27] out[28] out[29] out[2] out[30] out[31] out[32] 
4632 +out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] 
4633 +out[9] predA predB rd[F] rd[T] sin sout succ
4634 XanAltEnd@1 clS[F] clS[T] cl[F] cl[T] mc predA predB rd[F] rd[T] sin sout 
4635 +succ take[A] take[B] anAltEndS
4636 Xins2in20@0 net@38 net@34 inA[10] inA[11] inA[12] inA[13] inA[14] inA[15] 
4637 +inA[16] inA[17] inA[18] inA[19] inA[1] inA[20] inA[21] inA[22] inA[23] 
4638 +inA[24] inA[25] inA[26] inA[27] inA[28] inA[29] inA[2] inA[30] inA[31] 
4639 +inA[32] inA[33] inA[34] inA[35] inA[36] inA[3] inA[4] inA[5] inA[6] inA[7] 
4640 +inA[8] inA[9] inB[10] inB[11] inB[12] inB[13] inB[14] inB[15] inB[16] inB[17] 
4641 +inB[18] inB[19] inB[1] inB[20] inB[21] inB[22] inB[23] inB[24] inB[25] 
4642 +inB[26] inB[27] inB[28] inB[29] inB[2] inB[30] inB[31] inB[32] inB[33] 
4643 +inB[34] inB[35] inB[36] inB[3] inB[4] inB[5] inB[6] inB[7] inB[8] inB[9] 
4644 +out[10] out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] 
4645 +out[19] out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] 
4646 +out[27] out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] 
4647 +out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] ins2in20Ax36
4648 Xwire90@0 net@34 take[B] wire90-3929_3-layer_1-width_3
4649 Xwire90@1 net@38 take[A] wire90-3970_7-layer_1-width_3
4650 .ENDS splitEnd
4651
4652 *** CELL: orangeTSMC090nm:wire{sch}
4653 .SUBCKT wire-C_0_011f-237_2-R_34_667m a b
4654 Ccap@0 gnd net@14 0.87f
4655 Ccap@1 gnd net@8 0.87f
4656 Ccap@2 gnd net@11 0.87f
4657 Rres@0 net@14 a 1.37
4658 Rres@1 net@11 net@14 2.741
4659 Rres@2 b net@8 1.37
4660 Rres@3 net@8 net@11 2.741
4661 .ENDS wire-C_0_011f-237_2-R_34_667m
4662
4663 *** CELL: orangeTSMC090nm:wire90{sch}
4664 .SUBCKT wire90-237_2-layer_1-width_3 a b
4665 Xwire@0 a b wire-C_0_011f-237_2-R_34_667m
4666 .ENDS wire90-237_2-layer_1-width_3
4667
4668 *** CELL: orangeTSMC090nm:wire{sch}
4669 .SUBCKT wire-C_0_011f-221_8-R_34_667m a b
4670 Ccap@0 gnd net@14 0.813f
4671 Ccap@1 gnd net@8 0.813f
4672 Ccap@2 gnd net@11 0.813f
4673 Rres@0 net@14 a 1.282
4674 Rres@1 net@11 net@14 2.563
4675 Rres@2 b net@8 1.282
4676 Rres@3 net@8 net@11 2.563
4677 .ENDS wire-C_0_011f-221_8-R_34_667m
4678
4679 *** CELL: orangeTSMC090nm:wire90{sch}
4680 .SUBCKT wire90-221_8-layer_1-width_3 a b
4681 Xwire@0 a b wire-C_0_011f-221_8-R_34_667m
4682 .ENDS wire90-221_8-layer_1-width_3
4683
4684 *** CELL: centersJ:ctrAND4in30M{sch}
4685 .SUBCKT ctrAND4in30M inA inB inC inD out outM
4686 Xinv@1 outM out inv-X_30
4687 Xnand2@1 net@43 net@58 outM nand2-X_10
4688 Xnor2HT_s@1 inA inB net@61 nor2HT_sy-X_4
4689 Xnor2n@0 inD inC net@64 nor2n-X_5
4690 Xwire90@0 net@64 net@43 wire90-237_2-layer_1-width_3
4691 Xwire90@2 net@61 net@58 wire90-221_8-layer_1-width_3
4692 .ENDS ctrAND4in30M
4693
4694 *** CELL: redFour:nand2_sy{sch}
4695 .SUBCKT nand2_sy-X_10 ina inb out
4696 XPMOS@0 out inb vdd PMOSx-X_10
4697 XPMOS@1 out ina vdd PMOSx-X_10
4698 Xnms2_sy@0 out ina inb nms2_sy-X_10
4699 .ENDS nand2_sy-X_10
4700
4701 *** CELL: redFour:nand2n_sy{sch}
4702 .SUBCKT nand2n_sy-X_10 ina inb out
4703 Xnand2_sy@0 ina inb out nand2_sy-X_10
4704 .ENDS nand2n_sy-X_10
4705
4706 *** CELL: orangeTSMC090nm:wire{sch}
4707 .SUBCKT wire-C_0_011f-700-R_34_667m a b
4708 Ccap@0 gnd net@14 2.567f
4709 Ccap@1 gnd net@8 2.567f
4710 Ccap@2 gnd net@11 2.567f
4711 Rres@0 net@14 a 4.044
4712 Rres@1 net@11 net@14 8.089
4713 Rres@2 b net@8 4.044
4714 Rres@3 net@8 net@11 8.089
4715 .ENDS wire-C_0_011f-700-R_34_667m
4716
4717 *** CELL: orangeTSMC090nm:wire90{sch}
4718 .SUBCKT wire90-700-layer_1-width_3 a b
4719 Xwire@0 a b wire-C_0_011f-700-R_34_667m
4720 .ENDS wire90-700-layer_1-width_3
4721
4722 *** CELL: orangeTSMC090nm:wire{sch}
4723 .SUBCKT wire-C_0_011f-839_6-R_34_667m a b
4724 Ccap@0 gnd net@14 3.079f
4725 Ccap@1 gnd net@8 3.079f
4726 Ccap@2 gnd net@11 3.079f
4727 Rres@0 net@14 a 4.851
4728 Rres@1 net@11 net@14 9.702
4729 Rres@2 b net@8 4.851
4730 Rres@3 net@8 net@11 9.702
4731 .ENDS wire-C_0_011f-839_6-R_34_667m
4732
4733 *** CELL: orangeTSMC090nm:wire90{sch}
4734 .SUBCKT wire90-839_6-layer_1-width_3 a b
4735 Xwire@0 a b wire-C_0_011f-839_6-R_34_667m
4736 .ENDS wire90-839_6-layer_1-width_3
4737
4738 *** CELL: orangeTSMC090nm:wire{sch}
4739 .SUBCKT wire-C_0_011f-438_2-R_34_667m a b
4740 Ccap@0 gnd net@14 1.607f
4741 Ccap@1 gnd net@8 1.607f
4742 Ccap@2 gnd net@11 1.607f
4743 Rres@0 net@14 a 2.532
4744 Rres@1 net@11 net@14 5.064
4745 Rres@2 b net@8 2.532
4746 Rres@3 net@8 net@11 5.064
4747 .ENDS wire-C_0_011f-438_2-R_34_667m
4748
4749 *** CELL: orangeTSMC090nm:wire90{sch}
4750 .SUBCKT wire90-438_2-layer_1-width_3 a b
4751 Xwire@0 a b wire-C_0_011f-438_2-R_34_667m
4752 .ENDS wire90-438_2-layer_1-width_3
4753
4754 *** CELL: orangeTSMC090nm:wire{sch}
4755 .SUBCKT wire-C_0_011f-257_4-R_34_667m a b
4756 Ccap@0 gnd net@14 0.944f
4757 Ccap@1 gnd net@8 0.944f
4758 Ccap@2 gnd net@11 0.944f
4759 Rres@0 net@14 a 1.487
4760 Rres@1 net@11 net@14 2.974
4761 Rres@2 b net@8 1.487
4762 Rres@3 net@8 net@11 2.974
4763 .ENDS wire-C_0_011f-257_4-R_34_667m
4764
4765 *** CELL: orangeTSMC090nm:wire90{sch}
4766 .SUBCKT wire90-257_4-layer_1-width_3 a b
4767 Xwire@0 a b wire-C_0_011f-257_4-R_34_667m
4768 .ENDS wire90-257_4-layer_1-width_3
4769
4770 *** CELL: orangeTSMC090nm:wire{sch}
4771 .SUBCKT wire-C_0_011f-458_8-R_34_667m a b
4772 Ccap@0 gnd net@14 1.682f
4773 Ccap@1 gnd net@8 1.682f
4774 Ccap@2 gnd net@11 1.682f
4775 Rres@0 net@14 a 2.651
4776 Rres@1 net@11 net@14 5.302
4777 Rres@2 b net@8 2.651
4778 Rres@3 net@8 net@11 5.302
4779 .ENDS wire-C_0_011f-458_8-R_34_667m
4780
4781 *** CELL: orangeTSMC090nm:wire90{sch}
4782 .SUBCKT wire90-458_8-layer_1-width_3 a b
4783 Xwire@0 a b wire-C_0_011f-458_8-R_34_667m
4784 .ENDS wire90-458_8-layer_1-width_3
4785
4786 *** CELL: orangeTSMC090nm:wire{sch}
4787 .SUBCKT wire-C_0_011f-744_5-R_34_667m a b
4788 Ccap@0 gnd net@14 2.73f
4789 Ccap@1 gnd net@8 2.73f
4790 Ccap@2 gnd net@11 2.73f
4791 Rres@0 net@14 a 4.302
4792 Rres@1 net@11 net@14 8.603
4793 Rres@2 b net@8 4.302
4794 Rres@3 net@8 net@11 8.603
4795 .ENDS wire-C_0_011f-744_5-R_34_667m
4796
4797 *** CELL: orangeTSMC090nm:wire90{sch}
4798 .SUBCKT wire90-744_5-layer_1-width_3 a b
4799 Xwire@0 a b wire-C_0_011f-744_5-R_34_667m
4800 .ENDS wire90-744_5-layer_1-width_3
4801
4802 *** CELL: gaspL:anAltStart{sch}
4803 .SUBCKT anAltStart fire[A] fire[B] mc pred s[1] s[2] succA succB
4804 XctrAND4i@1 net@634 succA fire[B] s[2] fire[A] net@866 ctrAND4in30M
4805 XctrAND4i@3 net@634 succB net@909 fire[A] fire[B] net@885 ctrAND4in30M
4806 Xinv@3 net@634 s[1] inv-X_10
4807 Xinv@4 pred net@787 inv-X_10
4808 Xnand2n_s@0 net@143 net@410 net@422 nand2n_sy-X_10
4809 XpredDri2@0 net@815 mc pred predDri20wMC
4810 XrsLatchA@1 mc net@905 net@911 fire[B] fire[A] rsLatchA
4811 XsucDri20@0 fire[A] succA sucDri20
4812 XsucDri20@1 fire[B] succB sucDri20
4813 Xwire90@16 net@410 net@866 wire90-700-layer_1-width_3
4814 Xwire90@17 net@143 net@885 wire90-839_6-layer_1-width_3
4815 Xwire90@19 s[2] net@905 wire90-438_2-layer_1-width_3
4816 Xwire90@20 net@815 net@422 wire90-257_4-layer_1-width_3
4817 Xwire90@27 net@909 net@911 wire90-458_8-layer_1-width_3
4818 Xwire90@28 net@787 net@634 wire90-744_5-layer_1-width_3
4819 .ENDS anAltStart
4820
4821 *** CELL: driversJ:latchOrDriver60{sch}
4822 .SUBCKT latchOrDriver60 inA inB out
4823 Xinv@0 net@8 out inv-X_60
4824 Xnor2_sy@0 inA inB net@31 nor2_sy-X_20
4825 Xwire90@0 net@31 net@8 wire90-544_2-layer_1-width_3
4826 .ENDS latchOrDriver60
4827
4828 *** CELL: orangeTSMC090nm:wire{sch}
4829 .SUBCKT wire-C_0_011f-1300-R_34_667m a b
4830 Ccap@0 gnd net@14 4.767f
4831 Ccap@1 gnd net@8 4.767f
4832 Ccap@2 gnd net@11 4.767f
4833 Rres@0 net@14 a 7.511
4834 Rres@1 net@11 net@14 15.022
4835 Rres@2 b net@8 7.511
4836 Rres@3 net@8 net@11 15.022
4837 .ENDS wire-C_0_011f-1300-R_34_667m
4838
4839 *** CELL: orangeTSMC090nm:wire90{sch}
4840 .SUBCKT wire90-1300-layer_1-width_3 a b
4841 Xwire@0 a b wire-C_0_011f-1300-R_34_667m
4842 .ENDS wire90-1300-layer_1-width_3
4843
4844 *** CELL: orangeTSMC090nm:wire{sch}
4845 .SUBCKT wire-C_0_011f-1301_9-R_34_667m a b
4846 Ccap@0 gnd net@14 4.774f
4847 Ccap@1 gnd net@8 4.774f
4848 Ccap@2 gnd net@11 4.774f
4849 Rres@0 net@14 a 7.522
4850 Rres@1 net@11 net@14 15.044
4851 Rres@2 b net@8 7.522
4852 Rres@3 net@8 net@11 15.044
4853 .ENDS wire-C_0_011f-1301_9-R_34_667m
4854
4855 *** CELL: orangeTSMC090nm:wire90{sch}
4856 .SUBCKT wire90-1301_9-layer_1-width_3 a b
4857 Xwire@0 a b wire-C_0_011f-1301_9-R_34_667m
4858 .ENDS wire90-1301_9-layer_1-width_3
4859
4860 *** CELL: orangeTSMC090nm:wire{sch}
4861 .SUBCKT wire-C_0_011f-292_5-R_34_667m a b
4862 Ccap@0 gnd net@14 1.072f
4863 Ccap@1 gnd net@8 1.072f
4864 Ccap@2 gnd net@11 1.072f
4865 Rres@0 net@14 a 1.69
4866 Rres@1 net@11 net@14 3.38
4867 Rres@2 b net@8 1.69
4868 Rres@3 net@8 net@11 3.38
4869 .ENDS wire-C_0_011f-292_5-R_34_667m
4870
4871 *** CELL: orangeTSMC090nm:wire90{sch}
4872 .SUBCKT wire90-292_5-layer_1-width_3 a b
4873 Xwire@0 a b wire-C_0_011f-292_5-R_34_667m
4874 .ENDS wire90-292_5-layer_1-width_3
4875
4876 *** CELL: orangeTSMC090nm:wire{sch}
4877 .SUBCKT wire-C_0_011f-559_6-R_34_667m a b
4878 Ccap@0 gnd net@14 2.052f
4879 Ccap@1 gnd net@8 2.052f
4880 Ccap@2 gnd net@11 2.052f
4881 Rres@0 net@14 a 3.233
4882 Rres@1 net@11 net@14 6.466
4883 Rres@2 b net@8 3.233
4884 Rres@3 net@8 net@11 6.466
4885 .ENDS wire-C_0_011f-559_6-R_34_667m
4886
4887 *** CELL: orangeTSMC090nm:wire90{sch}
4888 .SUBCKT wire90-559_6-layer_1-width_3 a b
4889 Xwire@0 a b wire-C_0_011f-559_6-R_34_667m
4890 .ENDS wire90-559_6-layer_1-width_3
4891
4892 *** CELL: gaspL:anAltStartS{sch}
4893 .SUBCKT anAltStartS clS[F] clS[T] cl[F] cl[T] mc pred rd[F] rd[T] sin sout 
4894 +succA succB take
4895 XanAltSta@1 fire[A] fire[B] mc pred s[1] s[2] succA succB anAltStart
4896 XlatchOrD@0 net@789 net@792 take latchOrDriver60
4897 XscanKhx2@0 clS[F] clS[T] cl[F] cl[T] s[1] s[2] mc rd[F] rd[T] sin sout 
4898 +scanKhx2
4899 Xwire90@0 fire[A] net@789 wire90-1300-layer_1-width_3
4900 Xwire90@1 fire[B] net@792 wire90-1301_9-layer_1-width_3
4901 Xwire90@2 wire90@2_a s[1] wire90-292_5-layer_1-width_3
4902 Xwire90@3 wire90@3_a s[2] wire90-559_6-layer_1-width_3
4903 .ENDS anAltStartS
4904
4905 *** CELL: orangeTSMC090nm:wire{sch}
4906 .SUBCKT wire-C_0_011f-3692_5-R_34_667m a b
4907 Ccap@0 gnd net@14 13.539f
4908 Ccap@1 gnd net@8 13.539f
4909 Ccap@2 gnd net@11 13.539f
4910 Rres@0 net@14 a 21.334
4911 Rres@1 net@11 net@14 42.669
4912 Rres@2 b net@8 21.334
4913 Rres@3 net@8 net@11 42.669
4914 .ENDS wire-C_0_011f-3692_5-R_34_667m
4915
4916 *** CELL: orangeTSMC090nm:wire90{sch}
4917 .SUBCKT wire90-3692_5-layer_1-width_3 a b
4918 Xwire@0 a b wire-C_0_011f-3692_5-R_34_667m
4919 .ENDS wire90-3692_5-layer_1-width_3
4920
4921 *** CELL: fifoL:splitStart{sch}
4922 .SUBCKT splitStart clS[F] clS[T] cl[F] cl[T] in[10] in[11] in[12] in[13] 
4923 +in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] 
4924 +in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] 
4925 +in[34] in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc out[10] 
4926 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
4927 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
4928 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
4929 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred rd[F] rd[T] sin 
4930 +sout succA succB
4931 XanAltSta@0 clS[F] clS[T] cl[F] cl[T] mc pred rd[F] rd[T] sin sout succA 
4932 +succB net@2 anAltStartS
4933 Xins20Bx3@0 net@3 in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
4934 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
4935 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
4936 +in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] out[13] out[14] 
4937 +out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] out[22] 
4938 +out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] out[30] 
4939 +out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] 
4940 +out[7] out[8] out[9] ins20Bx36
4941 Xwire90@0 net@3 net@2 wire90-3692_5-layer_1-width_3
4942 .ENDS splitStart
4943
4944 *** CELL: orangeTSMC090nm:wire{sch}
4945 .SUBCKT wire-C_0_011f-291_8-R_34_667m a b
4946 Ccap@0 gnd net@14 1.07f
4947 Ccap@1 gnd net@8 1.07f
4948 Ccap@2 gnd net@11 1.07f
4949 Rres@0 net@14 a 1.686
4950 Rres@1 net@11 net@14 3.372
4951 Rres@2 b net@8 1.686
4952 Rres@3 net@8 net@11 3.372
4953 .ENDS wire-C_0_011f-291_8-R_34_667m
4954
4955 *** CELL: orangeTSMC090nm:wire90{sch}
4956 .SUBCKT wire90-291_8-layer_1-width_3 a b
4957 Xwire@0 a b wire-C_0_011f-291_8-R_34_667m
4958 .ENDS wire90-291_8-layer_1-width_3
4959
4960 *** CELL: gaspL:aStage{sch}
4961 .SUBCKT aStage fire mc pred s[1] succ
4962 XctrAND2i@4 net@494 succ fire ctrAND2in30
4963 Xinv@4 net@987 s[1] inv-X_10
4964 Xinv@5 pred net@987 inv-X_5
4965 XpredDri2@1 fire mc pred predDri20wMC
4966 XsucDri20@1 fire succ sucDri20
4967 Xwire90@0 net@987 net@494 wire90-291_8-layer_1-width_3
4968 .ENDS aStage
4969
4970 *** CELL: orangeTSMC090nm:wire{sch}
4971 .SUBCKT wire-C_0_011f-3704_051-R_34_667m a b
4972 Ccap@0 gnd net@14 13.582f
4973 Ccap@1 gnd net@8 13.582f
4974 Ccap@2 gnd net@11 13.582f
4975 Rres@0 net@14 a 21.401
4976 Rres@1 net@11 net@14 42.802
4977 Rres@2 b net@8 21.401
4978 Rres@3 net@8 net@11 42.802
4979 .ENDS wire-C_0_011f-3704_051-R_34_667m
4980
4981 *** CELL: orangeTSMC090nm:wire90{sch}
4982 .SUBCKT wire90-3704_051-layer_1-width_3 a b
4983 Xwire@0 a b wire-C_0_011f-3704_051-R_34_667m
4984 .ENDS wire90-3704_051-layer_1-width_3
4985
4986 *** CELL: orangeTSMC090nm:wire{sch}
4987 .SUBCKT wire-C_0_011f-809_6-R_34_667m a b
4988 Ccap@0 gnd net@14 2.969f
4989 Ccap@1 gnd net@8 2.969f
4990 Ccap@2 gnd net@11 2.969f
4991 Rres@0 net@14 a 4.678
4992 Rres@1 net@11 net@14 9.355
4993 Rres@2 b net@8 4.678
4994 Rres@3 net@8 net@11 9.355
4995 .ENDS wire-C_0_011f-809_6-R_34_667m
4996
4997 *** CELL: orangeTSMC090nm:wire90{sch}
4998 .SUBCKT wire90-809_6-layer_1-width_3 a b
4999 Xwire@0 a b wire-C_0_011f-809_6-R_34_667m
5000 .ENDS wire90-809_6-layer_1-width_3
5001
5002 *** CELL: fifoL:splitStageD{sch}
5003 .SUBCKT splitStageD in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
5004 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
5005 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
5006 +in[4] in[5] in[6] in[7] in[8] in[9] mc out[10] out[11] out[12] out[13] 
5007 +out[14] out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] 
5008 +out[22] out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] 
5009 +out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] 
5010 +out[6] out[7] out[8] out[9] pred s[1] succ
5011 XaStage@0 net@104 mc pred s[1] succ aStage
5012 Xins20Bx3@0 net@120 in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] 
5013 +in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] 
5014 +in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] 
5015 +in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] out[12] out[13] out[14] 
5016 +out[15] out[16] out[17] out[18] out[19] out[1] out[20] out[21] out[22] 
5017 +out[23] out[24] out[25] out[26] out[27] out[28] out[29] out[2] out[30] 
5018 +out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] out[5] out[6] 
5019 +out[7] out[8] out[9] ins20Bx36
5020 XlatchDri@0 fire[1] take[1] latchDriver60
5021 Xwire90@1 net@120 take[1] wire90-3704_051-layer_1-width_3
5022 Xwire90@2 net@104 fire[1] wire90-809_6-layer_1-width_3
5023 .ENDS splitStageD
5024
5025 *** CELL: orangeTSMC090nm:wire{sch}
5026 .SUBCKT wire-C_0_011f-982_1-R_34_667m a b
5027 Ccap@0 gnd net@14 3.601f
5028 Ccap@1 gnd net@8 3.601f
5029 Ccap@2 gnd net@11 3.601f
5030 Rres@0 net@14 a 5.674
5031 Rres@1 net@11 net@14 11.349
5032 Rres@2 b net@8 5.674
5033 Rres@3 net@8 net@11 11.349
5034 .ENDS wire-C_0_011f-982_1-R_34_667m
5035
5036 *** CELL: orangeTSMC090nm:wire90{sch}
5037 .SUBCKT wire90-982_1-layer_1-width_3 a b
5038 Xwire@0 a b wire-C_0_011f-982_1-R_34_667m
5039 .ENDS wire90-982_1-layer_1-width_3
5040
5041 *** CELL: orangeTSMC090nm:wire{sch}
5042 .SUBCKT wire-C_0_011f-605_4-R_34_667m a b
5043 Ccap@0 gnd net@14 2.22f
5044 Ccap@1 gnd net@8 2.22f
5045 Ccap@2 gnd net@11 2.22f
5046 Rres@0 net@14 a 3.498
5047 Rres@1 net@11 net@14 6.996
5048 Rres@2 b net@8 3.498
5049 Rres@3 net@8 net@11 6.996
5050 .ENDS wire-C_0_011f-605_4-R_34_667m
5051
5052 *** CELL: orangeTSMC090nm:wire90{sch}
5053 .SUBCKT wire90-605_4-layer_1-width_3 a b
5054 Xwire@0 a b wire-C_0_011f-605_4-R_34_667m
5055 .ENDS wire90-605_4-layer_1-width_3
5056
5057 *** CELL: orangeTSMC090nm:wire{sch}
5058 .SUBCKT wire-C_0_011f-613_4-R_34_667m a b
5059 Ccap@0 gnd net@14 2.249f
5060 Ccap@1 gnd net@8 2.249f
5061 Ccap@2 gnd net@11 2.249f
5062 Rres@0 net@14 a 3.544
5063 Rres@1 net@11 net@14 7.088
5064 Rres@2 b net@8 3.544
5065 Rres@3 net@8 net@11 7.088
5066 .ENDS wire-C_0_011f-613_4-R_34_667m
5067
5068 *** CELL: orangeTSMC090nm:wire90{sch}
5069 .SUBCKT wire90-613_4-layer_1-width_3 a b
5070 Xwire@0 a b wire-C_0_011f-613_4-R_34_667m
5071 .ENDS wire90-613_4-layer_1-width_3
5072
5073 *** CELL: orangeTSMC090nm:wire{sch}
5074 .SUBCKT wire-C_0_011f-623_9-R_34_667m a b
5075 Ccap@0 gnd net@14 2.288f
5076 Ccap@1 gnd net@8 2.288f
5077 Ccap@2 gnd net@11 2.288f
5078 Rres@0 net@14 a 3.605
5079 Rres@1 net@11 net@14 7.21
5080 Rres@2 b net@8 3.605
5081 Rres@3 net@8 net@11 7.21
5082 .ENDS wire-C_0_011f-623_9-R_34_667m
5083
5084 *** CELL: orangeTSMC090nm:wire90{sch}
5085 .SUBCKT wire90-623_9-layer_1-width_3 a b
5086 Xwire@0 a b wire-C_0_011f-623_9-R_34_667m
5087 .ENDS wire90-623_9-layer_1-width_3
5088
5089 *** CELL: orangeTSMC090nm:wire{sch}
5090 .SUBCKT wire-C_0_011f-625_9-R_34_667m a b
5091 Ccap@0 gnd net@14 2.295f
5092 Ccap@1 gnd net@8 2.295f
5093 Ccap@2 gnd net@11 2.295f
5094 Rres@0 net@14 a 3.616
5095 Rres@1 net@11 net@14 7.233
5096 Rres@2 b net@8 3.616
5097 Rres@3 net@8 net@11 7.233
5098 .ENDS wire-C_0_011f-625_9-R_34_667m
5099
5100 *** CELL: orangeTSMC090nm:wire90{sch}
5101 .SUBCKT wire90-625_9-layer_1-width_3 a b
5102 Xwire@0 a b wire-C_0_011f-625_9-R_34_667m
5103 .ENDS wire90-625_9-layer_1-width_3
5104
5105 *** CELL: orangeTSMC090nm:wire{sch}
5106 .SUBCKT wire-C_0_011f-607_8-R_34_667m a b
5107 Ccap@0 gnd net@14 2.229f
5108 Ccap@1 gnd net@8 2.229f
5109 Ccap@2 gnd net@11 2.229f
5110 Rres@0 net@14 a 3.512
5111 Rres@1 net@11 net@14 7.023
5112 Rres@2 b net@8 3.512
5113 Rres@3 net@8 net@11 7.023
5114 .ENDS wire-C_0_011f-607_8-R_34_667m
5115
5116 *** CELL: orangeTSMC090nm:wire90{sch}
5117 .SUBCKT wire90-607_8-layer_1-width_3 a b
5118 Xwire@0 a b wire-C_0_011f-607_8-R_34_667m
5119 .ENDS wire90-607_8-layer_1-width_3
5120
5121 *** CELL: orangeTSMC090nm:wire{sch}
5122 .SUBCKT wire-C_0_011f-620_9-R_34_667m a b
5123 Ccap@0 gnd net@14 2.277f
5124 Ccap@1 gnd net@8 2.277f
5125 Ccap@2 gnd net@11 2.277f
5126 Rres@0 net@14 a 3.587
5127 Rres@1 net@11 net@14 7.175
5128 Rres@2 b net@8 3.587
5129 Rres@3 net@8 net@11 7.175
5130 .ENDS wire-C_0_011f-620_9-R_34_667m
5131
5132 *** CELL: orangeTSMC090nm:wire90{sch}
5133 .SUBCKT wire90-620_9-layer_1-width_3 a b
5134 Xwire@0 a b wire-C_0_011f-620_9-R_34_667m
5135 .ENDS wire90-620_9-layer_1-width_3
5136
5137 *** CELL: orangeTSMC090nm:wire{sch}
5138 .SUBCKT wire-C_0_011f-612_5-R_34_667m a b
5139 Ccap@0 gnd net@14 2.246f
5140 Ccap@1 gnd net@8 2.246f
5141 Ccap@2 gnd net@11 2.246f
5142 Rres@0 net@14 a 3.539
5143 Rres@1 net@11 net@14 7.078
5144 Rres@2 b net@8 3.539
5145 Rres@3 net@8 net@11 7.078
5146 .ENDS wire-C_0_011f-612_5-R_34_667m
5147
5148 *** CELL: orangeTSMC090nm:wire90{sch}
5149 .SUBCKT wire90-612_5-layer_1-width_3 a b
5150 Xwire@0 a b wire-C_0_011f-612_5-R_34_667m
5151 .ENDS wire90-612_5-layer_1-width_3
5152
5153 *** CELL: orangeTSMC090nm:wire{sch}
5154 .SUBCKT wire-C_0_011f-602_4-R_34_667m a b
5155 Ccap@0 gnd net@14 2.209f
5156 Ccap@1 gnd net@8 2.209f
5157 Ccap@2 gnd net@11 2.209f
5158 Rres@0 net@14 a 3.481
5159 Rres@1 net@11 net@14 6.961
5160 Rres@2 b net@8 3.481
5161 Rres@3 net@8 net@11 6.961
5162 .ENDS wire-C_0_011f-602_4-R_34_667m
5163
5164 *** CELL: orangeTSMC090nm:wire90{sch}
5165 .SUBCKT wire90-602_4-layer_1-width_3 a b
5166 Xwire@0 a b wire-C_0_011f-602_4-R_34_667m
5167 .ENDS wire90-602_4-layer_1-width_3
5168
5169 *** CELL: orangeTSMC090nm:wire{sch}
5170 .SUBCKT wire-C_0_011f-607-R_34_667m a b
5171 Ccap@0 gnd net@14 2.226f
5172 Ccap@1 gnd net@8 2.226f
5173 Ccap@2 gnd net@11 2.226f
5174 Rres@0 net@14 a 3.507
5175 Rres@1 net@11 net@14 7.014
5176 Rres@2 b net@8 3.507
5177 Rres@3 net@8 net@11 7.014
5178 .ENDS wire-C_0_011f-607-R_34_667m
5179
5180 *** CELL: orangeTSMC090nm:wire90{sch}
5181 .SUBCKT wire90-607-layer_1-width_3 a b
5182 Xwire@0 a b wire-C_0_011f-607-R_34_667m
5183 .ENDS wire90-607-layer_1-width_3
5184
5185 *** CELL: orangeTSMC090nm:wire{sch}
5186 .SUBCKT wire-C_0_011f-620_5-R_34_667m a b
5187 Ccap@0 gnd net@14 2.275f
5188 Ccap@1 gnd net@8 2.275f
5189 Ccap@2 gnd net@11 2.275f
5190 Rres@0 net@14 a 3.585
5191 Rres@1 net@11 net@14 7.17
5192 Rres@2 b net@8 3.585
5193 Rres@3 net@8 net@11 7.17
5194 .ENDS wire-C_0_011f-620_5-R_34_667m
5195
5196 *** CELL: orangeTSMC090nm:wire90{sch}
5197 .SUBCKT wire90-620_5-layer_1-width_3 a b
5198 Xwire@0 a b wire-C_0_011f-620_5-R_34_667m
5199 .ENDS wire90-620_5-layer_1-width_3
5200
5201 *** CELL: orangeTSMC090nm:wire{sch}
5202 .SUBCKT wire-C_0_011f-624_5-R_34_667m a b
5203 Ccap@0 gnd net@14 2.29f
5204 Ccap@1 gnd net@8 2.29f
5205 Ccap@2 gnd net@11 2.29f
5206 Rres@0 net@14 a 3.608
5207 Rres@1 net@11 net@14 7.216
5208 Rres@2 b net@8 3.608
5209 Rres@3 net@8 net@11 7.216
5210 .ENDS wire-C_0_011f-624_5-R_34_667m
5211
5212 *** CELL: orangeTSMC090nm:wire90{sch}
5213 .SUBCKT wire90-624_5-layer_1-width_3 a b
5214 Xwire@0 a b wire-C_0_011f-624_5-R_34_667m
5215 .ENDS wire90-624_5-layer_1-width_3
5216
5217 *** CELL: orangeTSMC090nm:wire{sch}
5218 .SUBCKT wire-C_0_011f-618-R_34_667m a b
5219 Ccap@0 gnd net@14 2.266f
5220 Ccap@1 gnd net@8 2.266f
5221 Ccap@2 gnd net@11 2.266f
5222 Rres@0 net@14 a 3.571
5223 Rres@1 net@11 net@14 7.141
5224 Rres@2 b net@8 3.571
5225 Rres@3 net@8 net@11 7.141
5226 .ENDS wire-C_0_011f-618-R_34_667m
5227
5228 *** CELL: orangeTSMC090nm:wire90{sch}
5229 .SUBCKT wire90-618-layer_1-width_3 a b
5230 Xwire@0 a b wire-C_0_011f-618-R_34_667m
5231 .ENDS wire90-618-layer_1-width_3
5232
5233 *** CELL: orangeTSMC090nm:wire{sch}
5234 .SUBCKT wire-C_0_011f-532-R_34_667m a b
5235 Ccap@0 gnd net@14 1.951f
5236 Ccap@1 gnd net@8 1.951f
5237 Ccap@2 gnd net@11 1.951f
5238 Rres@0 net@14 a 3.074
5239 Rres@1 net@11 net@14 6.148
5240 Rres@2 b net@8 3.074
5241 Rres@3 net@8 net@11 6.148
5242 .ENDS wire-C_0_011f-532-R_34_667m
5243
5244 *** CELL: orangeTSMC090nm:wire90{sch}
5245 .SUBCKT wire90-532-layer_1-width_3 a b
5246 Xwire@0 a b wire-C_0_011f-532-R_34_667m
5247 .ENDS wire90-532-layer_1-width_3
5248
5249 *** CELL: orangeTSMC090nm:wire{sch}
5250 .SUBCKT wire-C_0_011f-238-R_34_667m a b
5251 Ccap@0 gnd net@14 0.873f
5252 Ccap@1 gnd net@8 0.873f
5253 Ccap@2 gnd net@11 0.873f
5254 Rres@0 net@14 a 1.375
5255 Rres@1 net@11 net@14 2.75
5256 Rres@2 b net@8 1.375
5257 Rres@3 net@8 net@11 2.75
5258 .ENDS wire-C_0_011f-238-R_34_667m
5259
5260 *** CELL: orangeTSMC090nm:wire90{sch}
5261 .SUBCKT wire90-238-layer_1-width_3 a b
5262 Xwire@0 a b wire-C_0_011f-238-R_34_667m
5263 .ENDS wire90-238-layer_1-width_3
5264
5265 *** CELL: fifoL:splitStageDx2{sch}
5266 .SUBCKT splitStageDx2 clS[F] clS[T] cl[F] cl[T] in[10] in[11] in[12] in[13] 
5267 +in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] 
5268 +in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] 
5269 +in[34] in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc out[10] 
5270 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
5271 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
5272 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
5273 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred rd[F] rd[T] sin 
5274 +sout succ
5275 XscanKhx2@0 clS[F] clS[T] cl[F] cl[T] s[1] s[2] mc rd[F] rd[T] sin sout 
5276 +scanKhx2
5277 XsplitSta@1 in[10] in[11] in[12] in[13] in[14] in[15] in[16] in[17] in[18] 
5278 +in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] in[27] in[28] 
5279 +in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] in[3] in[4] 
5280 +in[5] in[6] in[7] in[8] in[9] mc x[10] x[11] x[12] x[13] x[14] x[15] x[16] 
5281 +x[17] x[18] x[19] x[1] x[20] x[21] x[22] x[23] x[24] x[25] x[26] x[27] x[28] 
5282 +x[29] x[2] x[30] x[31] x[32] x[33] x[34] x[35] x[36] x[3] x[4] x[5] x[6] x[7] 
5283 +x[8] x[9] pred s[1] net@155 splitStageD
5284 XsplitSta@2 x[10] x[11] x[12] x[13] x[14] x[15] x[16] x[17] x[18] x[19] x[1] 
5285 +x[20] x[21] x[22] x[23] x[24] x[25] x[26] x[27] x[28] x[29] x[2] x[30] x[31] 
5286 +x[32] x[33] x[34] x[35] x[36] x[3] x[4] x[5] x[6] x[7] x[8] x[9] mc out[10] 
5287 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
5288 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
5289 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
5290 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] net@154 s[2] succ 
5291 +splitStageD
5292 Xwire90@3 net@155 net@154 wire90-982_1-layer_1-width_3
5293 Xwire90@4 x[1] wire90@4_b wire90-605_4-layer_1-width_3
5294 Xwire90@5 x[2] wire90@5_b wire90-613_4-layer_1-width_3
5295 Xwire90@6 x[3] wire90@6_b wire90-605_4-layer_1-width_3
5296 Xwire90@7 x[4] wire90@7_b wire90-623_9-layer_1-width_3
5297 Xwire90@8 x[5] wire90@8_b wire90-605_4-layer_1-width_3
5298 Xwire90@9 x[6] wire90@9_b wire90-625_9-layer_1-width_3
5299 Xwire90@10 x[7] wire90@10_b wire90-607_8-layer_1-width_3
5300 Xwire90@11 x[8] wire90@11_b wire90-620_9-layer_1-width_3
5301 Xwire90@12 x[9] wire90@12_b wire90-605_4-layer_1-width_3
5302 Xwire90@13 x[10] wire90@13_b wire90-612_5-layer_1-width_3
5303 Xwire90@14 x[11] wire90@14_b wire90-602_4-layer_1-width_3
5304 Xwire90@15 x[12] wire90@15_b wire90-607-layer_1-width_3
5305 Xwire90@16 x[13] wire90@16_b wire90-602_4-layer_1-width_3
5306 Xwire90@17 x[14] wire90@17_b wire90-620_5-layer_1-width_3
5307 Xwire90@18 x[15] wire90@18_b wire90-602_4-layer_1-width_3
5308 Xwire90@19 x[16] wire90@19_b wire90-624_5-layer_1-width_3
5309 Xwire90@20 x[17] wire90@20_b wire90-602_4-layer_1-width_3
5310 Xwire90@21 x[18] wire90@21_b wire90-618-layer_1-width_3
5311 Xwire90@22 x[19] wire90@22_b wire90-605_4-layer_1-width_3
5312 Xwire90@23 x[20] wire90@23_b wire90-613_4-layer_1-width_3
5313 Xwire90@24 x[21] wire90@24_b wire90-605_4-layer_1-width_3
5314 Xwire90@25 x[22] wire90@25_b wire90-623_9-layer_1-width_3
5315 Xwire90@26 x[23] wire90@26_b wire90-605_4-layer_1-width_3
5316 Xwire90@27 x[24] wire90@27_b wire90-625_9-layer_1-width_3
5317 Xwire90@28 x[25] wire90@28_b wire90-607_8-layer_1-width_3
5318 Xwire90@29 x[26] wire90@29_b wire90-620_9-layer_1-width_3
5319 Xwire90@30 x[27] wire90@30_b wire90-605_4-layer_1-width_3
5320 Xwire90@31 x[28] wire90@31_b wire90-612_5-layer_1-width_3
5321 Xwire90@32 x[29] wire90@32_b wire90-602_4-layer_1-width_3
5322 Xwire90@33 x[30] wire90@33_b wire90-607-layer_1-width_3
5323 Xwire90@34 x[31] wire90@34_b wire90-602_4-layer_1-width_3
5324 Xwire90@35 x[32] wire90@35_b wire90-620_5-layer_1-width_3
5325 Xwire90@36 x[33] wire90@36_b wire90-602_4-layer_1-width_3
5326 Xwire90@37 x[34] wire90@37_b wire90-624_5-layer_1-width_3
5327 Xwire90@38 x[35] wire90@38_b wire90-602_4-layer_1-width_3
5328 Xwire90@39 x[36] wire90@39_b wire90-618-layer_1-width_3
5329 Xwire90@40 wire90@40_a s[2] wire90-532-layer_1-width_3
5330 Xwire90@41 wire90@41_a s[1] wire90-238-layer_1-width_3
5331 .ENDS splitStageDx2
5332
5333 *** CELL: orangeTSMC090nm:wire{sch}
5334 .SUBCKT wire-C_0_011f-2777_3-R_34_667m a b
5335 Ccap@0 gnd net@14 10.183f
5336 Ccap@1 gnd net@8 10.183f
5337 Ccap@2 gnd net@11 10.183f
5338 Rres@0 net@14 a 16.047
5339 Rres@1 net@11 net@14 32.093
5340 Rres@2 b net@8 16.047
5341 Rres@3 net@8 net@11 32.093
5342 .ENDS wire-C_0_011f-2777_3-R_34_667m
5343
5344 *** CELL: orangeTSMC090nm:wire90{sch}
5345 .SUBCKT wire90-2777_3-layer_1-width_3 a b
5346 Xwire@0 a b wire-C_0_011f-2777_3-R_34_667m
5347 .ENDS wire90-2777_3-layer_1-width_3
5348
5349 *** CELL: orangeTSMC090nm:wire{sch}
5350 .SUBCKT wire-C_0_011f-2581_1-R_34_667m a b
5351 Ccap@0 gnd net@14 9.464f
5352 Ccap@1 gnd net@8 9.464f
5353 Ccap@2 gnd net@11 9.464f
5354 Rres@0 net@14 a 14.913
5355 Rres@1 net@11 net@14 29.826
5356 Rres@2 b net@8 14.913
5357 Rres@3 net@8 net@11 29.826
5358 .ENDS wire-C_0_011f-2581_1-R_34_667m
5359
5360 *** CELL: orangeTSMC090nm:wire90{sch}
5361 .SUBCKT wire90-2581_1-layer_1-width_3 a b
5362 Xwire@0 a b wire-C_0_011f-2581_1-R_34_667m
5363 .ENDS wire90-2581_1-layer_1-width_3
5364
5365 *** CELL: orangeTSMC090nm:wire{sch}
5366 .SUBCKT wire-C_0_011f-2599_6-R_34_667m a b
5367 Ccap@0 gnd net@14 9.532f
5368 Ccap@1 gnd net@8 9.532f
5369 Ccap@2 gnd net@11 9.532f
5370 Rres@0 net@14 a 15.02
5371 Rres@1 net@11 net@14 30.04
5372 Rres@2 b net@8 15.02
5373 Rres@3 net@8 net@11 30.04
5374 .ENDS wire-C_0_011f-2599_6-R_34_667m
5375
5376 *** CELL: orangeTSMC090nm:wire90{sch}
5377 .SUBCKT wire90-2599_6-layer_1-width_3 a b
5378 Xwire@0 a b wire-C_0_011f-2599_6-R_34_667m
5379 .ENDS wire90-2599_6-layer_1-width_3
5380
5381 *** CELL: orangeTSMC090nm:wire{sch}
5382 .SUBCKT wire-C_0_011f-2611_1-R_34_667m a b
5383 Ccap@0 gnd net@14 9.574f
5384 Ccap@1 gnd net@8 9.574f
5385 Ccap@2 gnd net@11 9.574f
5386 Rres@0 net@14 a 15.086
5387 Rres@1 net@11 net@14 30.173
5388 Rres@2 b net@8 15.086
5389 Rres@3 net@8 net@11 30.173
5390 .ENDS wire-C_0_011f-2611_1-R_34_667m
5391
5392 *** CELL: orangeTSMC090nm:wire90{sch}
5393 .SUBCKT wire90-2611_1-layer_1-width_3 a b
5394 Xwire@0 a b wire-C_0_011f-2611_1-R_34_667m
5395 .ENDS wire90-2611_1-layer_1-width_3
5396
5397 *** CELL: orangeTSMC090nm:wire{sch}
5398 .SUBCKT wire-C_0_011f-2654_1-R_34_667m a b
5399 Ccap@0 gnd net@14 9.732f
5400 Ccap@1 gnd net@8 9.732f
5401 Ccap@2 gnd net@11 9.732f
5402 Rres@0 net@14 a 15.335
5403 Rres@1 net@11 net@14 30.67
5404 Rres@2 b net@8 15.335
5405 Rres@3 net@8 net@11 30.67
5406 .ENDS wire-C_0_011f-2654_1-R_34_667m
5407
5408 *** CELL: orangeTSMC090nm:wire90{sch}
5409 .SUBCKT wire90-2654_1-layer_1-width_3 a b
5410 Xwire@0 a b wire-C_0_011f-2654_1-R_34_667m
5411 .ENDS wire90-2654_1-layer_1-width_3
5412
5413 *** CELL: orangeTSMC090nm:wire{sch}
5414 .SUBCKT wire-C_0_011f-2637_1-R_34_667m a b
5415 Ccap@0 gnd net@14 9.669f
5416 Ccap@1 gnd net@8 9.669f
5417 Ccap@2 gnd net@11 9.669f
5418 Rres@0 net@14 a 15.237
5419 Rres@1 net@11 net@14 30.473
5420 Rres@2 b net@8 15.237
5421 Rres@3 net@8 net@11 30.473
5422 .ENDS wire-C_0_011f-2637_1-R_34_667m
5423
5424 *** CELL: orangeTSMC090nm:wire90{sch}
5425 .SUBCKT wire90-2637_1-layer_1-width_3 a b
5426 Xwire@0 a b wire-C_0_011f-2637_1-R_34_667m
5427 .ENDS wire90-2637_1-layer_1-width_3
5428
5429 *** CELL: orangeTSMC090nm:wire{sch}
5430 .SUBCKT wire-C_0_011f-2690_6-R_34_667m a b
5431 Ccap@0 gnd net@14 9.866f
5432 Ccap@1 gnd net@8 9.866f
5433 Ccap@2 gnd net@11 9.866f
5434 Rres@0 net@14 a 15.546
5435 Rres@1 net@11 net@14 31.091
5436 Rres@2 b net@8 15.546
5437 Rres@3 net@8 net@11 31.091
5438 .ENDS wire-C_0_011f-2690_6-R_34_667m
5439
5440 *** CELL: orangeTSMC090nm:wire90{sch}
5441 .SUBCKT wire90-2690_6-layer_1-width_3 a b
5442 Xwire@0 a b wire-C_0_011f-2690_6-R_34_667m
5443 .ENDS wire90-2690_6-layer_1-width_3
5444
5445 *** CELL: orangeTSMC090nm:wire{sch}
5446 .SUBCKT wire-C_0_011f-2675_5-R_34_667m a b
5447 Ccap@0 gnd net@14 9.81f
5448 Ccap@1 gnd net@8 9.81f
5449 Ccap@2 gnd net@11 9.81f
5450 Rres@0 net@14 a 15.458
5451 Rres@1 net@11 net@14 30.917
5452 Rres@2 b net@8 15.458
5453 Rres@3 net@8 net@11 30.917
5454 .ENDS wire-C_0_011f-2675_5-R_34_667m
5455
5456 *** CELL: orangeTSMC090nm:wire90{sch}
5457 .SUBCKT wire90-2675_5-layer_1-width_3 a b
5458 Xwire@0 a b wire-C_0_011f-2675_5-R_34_667m
5459 .ENDS wire90-2675_5-layer_1-width_3
5460
5461 *** CELL: orangeTSMC090nm:wire{sch}
5462 .SUBCKT wire-C_0_011f-2737_6-R_34_667m a b
5463 Ccap@0 gnd net@14 10.038f
5464 Ccap@1 gnd net@8 10.038f
5465 Ccap@2 gnd net@11 10.038f
5466 Rres@0 net@14 a 15.817
5467 Rres@1 net@11 net@14 31.634
5468 Rres@2 b net@8 15.817
5469 Rres@3 net@8 net@11 31.634
5470 .ENDS wire-C_0_011f-2737_6-R_34_667m
5471
5472 *** CELL: orangeTSMC090nm:wire90{sch}
5473 .SUBCKT wire90-2737_6-layer_1-width_3 a b
5474 Xwire@0 a b wire-C_0_011f-2737_6-R_34_667m
5475 .ENDS wire90-2737_6-layer_1-width_3
5476
5477 *** CELL: orangeTSMC090nm:wire{sch}
5478 .SUBCKT wire-C_0_011f-2725_1-R_34_667m a b
5479 Ccap@0 gnd net@14 9.992f
5480 Ccap@1 gnd net@8 9.992f
5481 Ccap@2 gnd net@11 9.992f
5482 Rres@0 net@14 a 15.745
5483 Rres@1 net@11 net@14 31.49
5484 Rres@2 b net@8 15.745
5485 Rres@3 net@8 net@11 31.49
5486 .ENDS wire-C_0_011f-2725_1-R_34_667m
5487
5488 *** CELL: orangeTSMC090nm:wire90{sch}
5489 .SUBCKT wire90-2725_1-layer_1-width_3 a b
5490 Xwire@0 a b wire-C_0_011f-2725_1-R_34_667m
5491 .ENDS wire90-2725_1-layer_1-width_3
5492
5493 *** CELL: orangeTSMC090nm:wire{sch}
5494 .SUBCKT wire-C_0_011f-2582_2-R_34_667m a b
5495 Ccap@0 gnd net@14 9.468f
5496 Ccap@1 gnd net@8 9.468f
5497 Ccap@2 gnd net@11 9.468f
5498 Rres@0 net@14 a 14.919
5499 Rres@1 net@11 net@14 29.839
5500 Rres@2 b net@8 14.919
5501 Rres@3 net@8 net@11 29.839
5502 .ENDS wire-C_0_011f-2582_2-R_34_667m
5503
5504 *** CELL: orangeTSMC090nm:wire90{sch}
5505 .SUBCKT wire90-2582_2-layer_1-width_3 a b
5506 Xwire@0 a b wire-C_0_011f-2582_2-R_34_667m
5507 .ENDS wire90-2582_2-layer_1-width_3
5508
5509 *** CELL: orangeTSMC090nm:wire{sch}
5510 .SUBCKT wire-C_0_011f-2584_1-R_34_667m a b
5511 Ccap@0 gnd net@14 9.475f
5512 Ccap@1 gnd net@8 9.475f
5513 Ccap@2 gnd net@11 9.475f
5514 Rres@0 net@14 a 14.93
5515 Rres@1 net@11 net@14 29.861
5516 Rres@2 b net@8 14.93
5517 Rres@3 net@8 net@11 29.861
5518 .ENDS wire-C_0_011f-2584_1-R_34_667m
5519
5520 *** CELL: orangeTSMC090nm:wire90{sch}
5521 .SUBCKT wire90-2584_1-layer_1-width_3 a b
5522 Xwire@0 a b wire-C_0_011f-2584_1-R_34_667m
5523 .ENDS wire90-2584_1-layer_1-width_3
5524
5525 *** CELL: orangeTSMC090nm:wire{sch}
5526 .SUBCKT wire-C_0_011f-2620_2-R_34_667m a b
5527 Ccap@0 gnd net@14 9.607f
5528 Ccap@1 gnd net@8 9.607f
5529 Ccap@2 gnd net@11 9.607f
5530 Rres@0 net@14 a 15.139
5531 Rres@1 net@11 net@14 30.278
5532 Rres@2 b net@8 15.139
5533 Rres@3 net@8 net@11 30.278
5534 .ENDS wire-C_0_011f-2620_2-R_34_667m
5535
5536 *** CELL: orangeTSMC090nm:wire90{sch}
5537 .SUBCKT wire90-2620_2-layer_1-width_3 a b
5538 Xwire@0 a b wire-C_0_011f-2620_2-R_34_667m
5539 .ENDS wire90-2620_2-layer_1-width_3
5540
5541 *** CELL: orangeTSMC090nm:wire{sch}
5542 .SUBCKT wire-C_0_011f-2660_1-R_34_667m a b
5543 Ccap@0 gnd net@14 9.754f
5544 Ccap@1 gnd net@8 9.754f
5545 Ccap@2 gnd net@11 9.754f
5546 Rres@0 net@14 a 15.369
5547 Rres@1 net@11 net@14 30.739
5548 Rres@2 b net@8 15.369
5549 Rres@3 net@8 net@11 30.739
5550 .ENDS wire-C_0_011f-2660_1-R_34_667m
5551
5552 *** CELL: orangeTSMC090nm:wire90{sch}
5553 .SUBCKT wire90-2660_1-layer_1-width_3 a b
5554 Xwire@0 a b wire-C_0_011f-2660_1-R_34_667m
5555 .ENDS wire90-2660_1-layer_1-width_3
5556
5557 *** CELL: orangeTSMC090nm:wire{sch}
5558 .SUBCKT wire-C_0_011f-2681_2-R_34_667m a b
5559 Ccap@0 gnd net@14 9.831f
5560 Ccap@1 gnd net@8 9.831f
5561 Ccap@2 gnd net@11 9.831f
5562 Rres@0 net@14 a 15.491
5563 Rres@1 net@11 net@14 30.983
5564 Rres@2 b net@8 15.491
5565 Rres@3 net@8 net@11 30.983
5566 .ENDS wire-C_0_011f-2681_2-R_34_667m
5567
5568 *** CELL: orangeTSMC090nm:wire90{sch}
5569 .SUBCKT wire90-2681_2-layer_1-width_3 a b
5570 Xwire@0 a b wire-C_0_011f-2681_2-R_34_667m
5571 .ENDS wire90-2681_2-layer_1-width_3
5572
5573 *** CELL: orangeTSMC090nm:wire{sch}
5574 .SUBCKT wire-C_0_011f-2708_1-R_34_667m a b
5575 Ccap@0 gnd net@14 9.93f
5576 Ccap@1 gnd net@8 9.93f
5577 Ccap@2 gnd net@11 9.93f
5578 Rres@0 net@14 a 15.647
5579 Rres@1 net@11 net@14 31.294
5580 Rres@2 b net@8 15.647
5581 Rres@3 net@8 net@11 31.294
5582 .ENDS wire-C_0_011f-2708_1-R_34_667m
5583
5584 *** CELL: orangeTSMC090nm:wire90{sch}
5585 .SUBCKT wire90-2708_1-layer_1-width_3 a b
5586 Xwire@0 a b wire-C_0_011f-2708_1-R_34_667m
5587 .ENDS wire90-2708_1-layer_1-width_3
5588
5589 *** CELL: orangeTSMC090nm:wire{sch}
5590 .SUBCKT wire-C_0_011f-2733_2-R_34_667m a b
5591 Ccap@0 gnd net@14 10.022f
5592 Ccap@1 gnd net@8 10.022f
5593 Ccap@2 gnd net@11 10.022f
5594 Rres@0 net@14 a 15.792
5595 Rres@1 net@11 net@14 31.584
5596 Rres@2 b net@8 15.792
5597 Rres@3 net@8 net@11 31.584
5598 .ENDS wire-C_0_011f-2733_2-R_34_667m
5599
5600 *** CELL: orangeTSMC090nm:wire90{sch}
5601 .SUBCKT wire90-2733_2-layer_1-width_3 a b
5602 Xwire@0 a b wire-C_0_011f-2733_2-R_34_667m
5603 .ENDS wire90-2733_2-layer_1-width_3
5604
5605 *** CELL: orangeTSMC090nm:wire{sch}
5606 .SUBCKT wire-C_0_011f-2760_1-R_34_667m a b
5607 Ccap@0 gnd net@14 10.12f
5608 Ccap@1 gnd net@8 10.12f
5609 Ccap@2 gnd net@11 10.12f
5610 Rres@0 net@14 a 15.947
5611 Rres@1 net@11 net@14 31.894
5612 Rres@2 b net@8 15.947
5613 Rres@3 net@8 net@11 31.894
5614 .ENDS wire-C_0_011f-2760_1-R_34_667m
5615
5616 *** CELL: orangeTSMC090nm:wire90{sch}
5617 .SUBCKT wire90-2760_1-layer_1-width_3 a b
5618 Xwire@0 a b wire-C_0_011f-2760_1-R_34_667m
5619 .ENDS wire90-2760_1-layer_1-width_3
5620
5621 *** CELL: orangeTSMC090nm:wire{sch}
5622 .SUBCKT wire-C_0_011f-2778_7-R_34_667m a b
5623 Ccap@0 gnd net@14 10.189f
5624 Ccap@1 gnd net@8 10.189f
5625 Ccap@2 gnd net@11 10.189f
5626 Rres@0 net@14 a 16.055
5627 Rres@1 net@11 net@14 32.109
5628 Rres@2 b net@8 16.055
5629 Rres@3 net@8 net@11 32.109
5630 .ENDS wire-C_0_011f-2778_7-R_34_667m
5631
5632 *** CELL: orangeTSMC090nm:wire90{sch}
5633 .SUBCKT wire90-2778_7-layer_1-width_3 a b
5634 Xwire@0 a b wire-C_0_011f-2778_7-R_34_667m
5635 .ENDS wire90-2778_7-layer_1-width_3
5636
5637 *** CELL: orangeTSMC090nm:wire{sch}
5638 .SUBCKT wire-C_0_011f-3023_6-R_34_667m a b
5639 Ccap@0 gnd net@14 11.087f
5640 Ccap@1 gnd net@8 11.087f
5641 Ccap@2 gnd net@11 11.087f
5642 Rres@0 net@14 a 17.47
5643 Rres@1 net@11 net@14 34.939
5644 Rres@2 b net@8 17.47
5645 Rres@3 net@8 net@11 34.939
5646 .ENDS wire-C_0_011f-3023_6-R_34_667m
5647
5648 *** CELL: orangeTSMC090nm:wire90{sch}
5649 .SUBCKT wire90-3023_6-layer_1-width_3 a b
5650 Xwire@0 a b wire-C_0_011f-3023_6-R_34_667m
5651 .ENDS wire90-3023_6-layer_1-width_3
5652
5653 *** CELL: orangeTSMC090nm:wire{sch}
5654 .SUBCKT wire-C_0_011f-3036_1-R_34_667m a b
5655 Ccap@0 gnd net@14 11.132f
5656 Ccap@1 gnd net@8 11.132f
5657 Ccap@2 gnd net@11 11.132f
5658 Rres@0 net@14 a 17.542
5659 Rres@1 net@11 net@14 35.084
5660 Rres@2 b net@8 17.542
5661 Rres@3 net@8 net@11 35.084
5662 .ENDS wire-C_0_011f-3036_1-R_34_667m
5663
5664 *** CELL: orangeTSMC090nm:wire90{sch}
5665 .SUBCKT wire90-3036_1-layer_1-width_3 a b
5666 Xwire@0 a b wire-C_0_011f-3036_1-R_34_667m
5667 .ENDS wire90-3036_1-layer_1-width_3
5668
5669 *** CELL: orangeTSMC090nm:wire{sch}
5670 .SUBCKT wire-C_0_011f-3046_6-R_34_667m a b
5671 Ccap@0 gnd net@14 11.171f
5672 Ccap@1 gnd net@8 11.171f
5673 Ccap@2 gnd net@11 11.171f
5674 Rres@0 net@14 a 17.603
5675 Rres@1 net@11 net@14 35.205
5676 Rres@2 b net@8 17.603
5677 Rres@3 net@8 net@11 35.205
5678 .ENDS wire-C_0_011f-3046_6-R_34_667m
5679
5680 *** CELL: orangeTSMC090nm:wire90{sch}
5681 .SUBCKT wire90-3046_6-layer_1-width_3 a b
5682 Xwire@0 a b wire-C_0_011f-3046_6-R_34_667m
5683 .ENDS wire90-3046_6-layer_1-width_3
5684
5685 *** CELL: orangeTSMC090nm:wire{sch}
5686 .SUBCKT wire-C_0_011f-3053_1-R_34_667m a b
5687 Ccap@0 gnd net@14 11.195f
5688 Ccap@1 gnd net@8 11.195f
5689 Ccap@2 gnd net@11 11.195f
5690 Rres@0 net@14 a 17.64
5691 Rres@1 net@11 net@14 35.28
5692 Rres@2 b net@8 17.64
5693 Rres@3 net@8 net@11 35.28
5694 .ENDS wire-C_0_011f-3053_1-R_34_667m
5695
5696 *** CELL: orangeTSMC090nm:wire90{sch}
5697 .SUBCKT wire90-3053_1-layer_1-width_3 a b
5698 Xwire@0 a b wire-C_0_011f-3053_1-R_34_667m
5699 .ENDS wire90-3053_1-layer_1-width_3
5700
5701 *** CELL: orangeTSMC090nm:wire{sch}
5702 .SUBCKT wire-C_0_011f-3026-R_34_667m a b
5703 Ccap@0 gnd net@14 11.095f
5704 Ccap@1 gnd net@8 11.095f
5705 Ccap@2 gnd net@11 11.095f
5706 Rres@0 net@14 a 17.484
5707 Rres@1 net@11 net@14 34.967
5708 Rres@2 b net@8 17.484
5709 Rres@3 net@8 net@11 34.967
5710 .ENDS wire-C_0_011f-3026-R_34_667m
5711
5712 *** CELL: orangeTSMC090nm:wire90{sch}
5713 .SUBCKT wire90-3026-layer_1-width_3 a b
5714 Xwire@0 a b wire-C_0_011f-3026-R_34_667m
5715 .ENDS wire90-3026-layer_1-width_3
5716
5717 *** CELL: orangeTSMC090nm:wire{sch}
5718 .SUBCKT wire-C_0_011f-3048_1-R_34_667m a b
5719 Ccap@0 gnd net@14 11.176f
5720 Ccap@1 gnd net@8 11.176f
5721 Ccap@2 gnd net@11 11.176f
5722 Rres@0 net@14 a 17.611
5723 Rres@1 net@11 net@14 35.222
5724 Rres@2 b net@8 17.611
5725 Rres@3 net@8 net@11 35.222
5726 .ENDS wire-C_0_011f-3048_1-R_34_667m
5727
5728 *** CELL: orangeTSMC090nm:wire90{sch}
5729 .SUBCKT wire90-3048_1-layer_1-width_3 a b
5730 Xwire@0 a b wire-C_0_011f-3048_1-R_34_667m
5731 .ENDS wire90-3048_1-layer_1-width_3
5732
5733 *** CELL: orangeTSMC090nm:wire{sch}
5734 .SUBCKT wire-C_0_011f-3091_7-R_34_667m a b
5735 Ccap@0 gnd net@14 11.336f
5736 Ccap@1 gnd net@8 11.336f
5737 Ccap@2 gnd net@11 11.336f
5738 Rres@0 net@14 a 17.863
5739 Rres@1 net@11 net@14 35.726
5740 Rres@2 b net@8 17.863
5741 Rres@3 net@8 net@11 35.726
5742 .ENDS wire-C_0_011f-3091_7-R_34_667m
5743
5744 *** CELL: orangeTSMC090nm:wire90{sch}
5745 .SUBCKT wire90-3091_7-layer_1-width_3 a b
5746 Xwire@0 a b wire-C_0_011f-3091_7-R_34_667m
5747 .ENDS wire90-3091_7-layer_1-width_3
5748
5749 *** CELL: orangeTSMC090nm:wire{sch}
5750 .SUBCKT wire-C_0_011f-3099_6-R_34_667m a b
5751 Ccap@0 gnd net@14 11.365f
5752 Ccap@1 gnd net@8 11.365f
5753 Ccap@2 gnd net@11 11.365f
5754 Rres@0 net@14 a 17.909
5755 Rres@1 net@11 net@14 35.818
5756 Rres@2 b net@8 17.909
5757 Rres@3 net@8 net@11 35.818
5758 .ENDS wire-C_0_011f-3099_6-R_34_667m
5759
5760 *** CELL: orangeTSMC090nm:wire90{sch}
5761 .SUBCKT wire90-3099_6-layer_1-width_3 a b
5762 Xwire@0 a b wire-C_0_011f-3099_6-R_34_667m
5763 .ENDS wire90-3099_6-layer_1-width_3
5764
5765 *** CELL: orangeTSMC090nm:wire{sch}
5766 .SUBCKT wire-C_0_011f-3147_7-R_34_667m a b
5767 Ccap@0 gnd net@14 11.542f
5768 Ccap@1 gnd net@8 11.542f
5769 Ccap@2 gnd net@11 11.542f
5770 Rres@0 net@14 a 18.187
5771 Rres@1 net@11 net@14 36.373
5772 Rres@2 b net@8 18.187
5773 Rres@3 net@8 net@11 36.373
5774 .ENDS wire-C_0_011f-3147_7-R_34_667m
5775
5776 *** CELL: orangeTSMC090nm:wire90{sch}
5777 .SUBCKT wire90-3147_7-layer_1-width_3 a b
5778 Xwire@0 a b wire-C_0_011f-3147_7-R_34_667m
5779 .ENDS wire90-3147_7-layer_1-width_3
5780
5781 *** CELL: orangeTSMC090nm:wire{sch}
5782 .SUBCKT wire-C_0_011f-3187_6-R_34_667m a b
5783 Ccap@0 gnd net@14 11.688f
5784 Ccap@1 gnd net@8 11.688f
5785 Ccap@2 gnd net@11 11.688f
5786 Rres@0 net@14 a 18.417
5787 Rres@1 net@11 net@14 36.834
5788 Rres@2 b net@8 18.417
5789 Rres@3 net@8 net@11 36.834
5790 .ENDS wire-C_0_011f-3187_6-R_34_667m
5791
5792 *** CELL: orangeTSMC090nm:wire90{sch}
5793 .SUBCKT wire90-3187_6-layer_1-width_3 a b
5794 Xwire@0 a b wire-C_0_011f-3187_6-R_34_667m
5795 .ENDS wire90-3187_6-layer_1-width_3
5796
5797 *** CELL: orangeTSMC090nm:wire{sch}
5798 .SUBCKT wire-C_0_011f-3208_7-R_34_667m a b
5799 Ccap@0 gnd net@14 11.765f
5800 Ccap@1 gnd net@8 11.765f
5801 Ccap@2 gnd net@11 11.765f
5802 Rres@0 net@14 a 18.539
5803 Rres@1 net@11 net@14 37.078
5804 Rres@2 b net@8 18.539
5805 Rres@3 net@8 net@11 37.078
5806 .ENDS wire-C_0_011f-3208_7-R_34_667m
5807
5808 *** CELL: orangeTSMC090nm:wire90{sch}
5809 .SUBCKT wire90-3208_7-layer_1-width_3 a b
5810 Xwire@0 a b wire-C_0_011f-3208_7-R_34_667m
5811 .ENDS wire90-3208_7-layer_1-width_3
5812
5813 *** CELL: orangeTSMC090nm:wire{sch}
5814 .SUBCKT wire-C_0_011f-3235_6-R_34_667m a b
5815 Ccap@0 gnd net@14 11.864f
5816 Ccap@1 gnd net@8 11.864f
5817 Ccap@2 gnd net@11 11.864f
5818 Rres@0 net@14 a 18.695
5819 Rres@1 net@11 net@14 37.389
5820 Rres@2 b net@8 18.695
5821 Rres@3 net@8 net@11 37.389
5822 .ENDS wire-C_0_011f-3235_6-R_34_667m
5823
5824 *** CELL: orangeTSMC090nm:wire90{sch}
5825 .SUBCKT wire90-3235_6-layer_1-width_3 a b
5826 Xwire@0 a b wire-C_0_011f-3235_6-R_34_667m
5827 .ENDS wire90-3235_6-layer_1-width_3
5828
5829 *** CELL: orangeTSMC090nm:wire{sch}
5830 .SUBCKT wire-C_0_011f-3260_7-R_34_667m a b
5831 Ccap@0 gnd net@14 11.956f
5832 Ccap@1 gnd net@8 11.956f
5833 Ccap@2 gnd net@11 11.956f
5834 Rres@0 net@14 a 18.84
5835 Rres@1 net@11 net@14 37.679
5836 Rres@2 b net@8 18.84
5837 Rres@3 net@8 net@11 37.679
5838 .ENDS wire-C_0_011f-3260_7-R_34_667m
5839
5840 *** CELL: orangeTSMC090nm:wire90{sch}
5841 .SUBCKT wire90-3260_7-layer_1-width_3 a b
5842 Xwire@0 a b wire-C_0_011f-3260_7-R_34_667m
5843 .ENDS wire90-3260_7-layer_1-width_3
5844
5845 *** CELL: orangeTSMC090nm:wire{sch}
5846 .SUBCKT wire-C_0_011f-3287_6-R_34_667m a b
5847 Ccap@0 gnd net@14 12.055f
5848 Ccap@1 gnd net@8 12.055f
5849 Ccap@2 gnd net@11 12.055f
5850 Rres@0 net@14 a 18.995
5851 Rres@1 net@11 net@14 37.99
5852 Rres@2 b net@8 18.995
5853 Rres@3 net@8 net@11 37.99
5854 .ENDS wire-C_0_011f-3287_6-R_34_667m
5855
5856 *** CELL: orangeTSMC090nm:wire90{sch}
5857 .SUBCKT wire90-3287_6-layer_1-width_3 a b
5858 Xwire@0 a b wire-C_0_011f-3287_6-R_34_667m
5859 .ENDS wire90-3287_6-layer_1-width_3
5860
5861 *** CELL: orangeTSMC090nm:wire{sch}
5862 .SUBCKT wire-C_0_011f-3306_2-R_34_667m a b
5863 Ccap@0 gnd net@14 12.123f
5864 Ccap@1 gnd net@8 12.123f
5865 Ccap@2 gnd net@11 12.123f
5866 Rres@0 net@14 a 19.102
5867 Rres@1 net@11 net@14 38.205
5868 Rres@2 b net@8 19.102
5869 Rres@3 net@8 net@11 38.205
5870 .ENDS wire-C_0_011f-3306_2-R_34_667m
5871
5872 *** CELL: orangeTSMC090nm:wire90{sch}
5873 .SUBCKT wire90-3306_2-layer_1-width_3 a b
5874 Xwire@0 a b wire-C_0_011f-3306_2-R_34_667m
5875 .ENDS wire90-3306_2-layer_1-width_3
5876
5877 *** CELL: fifoL:splitStageDx4{sch}
5878 .SUBCKT splitStageDx4 clS[1][F] clS[1][T] clS[2][F] clS[2][T] cl[1][F] 
5879 +cl[1][T] cl[2][F] cl[2][T] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
5880 +in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] in[26] 
5881 +in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] in[36] 
5882 +in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc[1] mc[2] out[10] out[11] out[12] 
5883 +out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] out[20] 
5884 +out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] out[29] 
5885 +out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[3] out[4] 
5886 +out[5] out[6] out[7] out[8] out[9] pred rd[1][F] rd[1][T] rd[2][F] rd[2][T] 
5887 +sin[1] sin[2] sout[1] sout[2] succ
5888 XsplitSta@4 clS[1][F] clS[1][T] cl[1][F] cl[1][T] in[10] in[11] in[12] in[13] 
5889 +in[14] in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] 
5890 +in[24] in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] 
5891 +in[34] in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc[1] xx[10] 
5892 +xx[11] xx[12] xx[13] xx[14] xx[15] xx[16] xx[17] xx[18] xx[19] xx[1] xx[20] 
5893 +xx[21] xx[22] xx[23] xx[24] xx[25] xx[26] xx[27] xx[28] xx[29] xx[2] xx[30] 
5894 +xx[31] xx[32] xx[33] xx[34] xx[35] xx[36] xx[3] xx[4] xx[5] xx[6] xx[7] xx[8] 
5895 +xx[9] pred rd[1][F] rd[1][T] sin[1] sout[1] net@255 splitStageDx2
5896 XsplitSta@5 clS[2][F] clS[2][T] cl[2][F] cl[2][T] xx[10] xx[11] xx[12] xx[13] 
5897 +xx[14] xx[15] xx[16] xx[17] xx[18] xx[19] xx[1] xx[20] xx[21] xx[22] xx[23] 
5898 +xx[24] xx[25] xx[26] xx[27] xx[28] xx[29] xx[2] xx[30] xx[31] xx[32] xx[33] 
5899 +xx[34] xx[35] xx[36] xx[3] xx[4] xx[5] xx[6] xx[7] xx[8] xx[9] mc[2] out[10] 
5900 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] 
5901 +out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] 
5902 +out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] 
5903 +out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] net@258 rd[2][F] 
5904 +rd[2][T] sin[2] sout[2] succ splitStageDx2
5905 Xwire90@3 net@255 net@258 wire90-2777_3-layer_1-width_3
5906 Xwire90@4 xx[1] wire90@4_b wire90-2581_1-layer_1-width_3
5907 Xwire90@5 xx[2] wire90@5_b wire90-2599_6-layer_1-width_3
5908 Xwire90@6 xx[3] wire90@6_b wire90-2611_1-layer_1-width_3
5909 Xwire90@7 xx[4] wire90@7_b wire90-2654_1-layer_1-width_3
5910 Xwire90@8 xx[5] wire90@8_b wire90-2637_1-layer_1-width_3
5911 Xwire90@9 xx[6] wire90@9_b wire90-2690_6-layer_1-width_3
5912 Xwire90@10 xx[7] wire90@10_b wire90-2675_5-layer_1-width_3
5913 Xwire90@11 xx[8] wire90@11_b wire90-2737_6-layer_1-width_3
5914 Xwire90@12 xx[9] wire90@12_b wire90-2725_1-layer_1-width_3
5915 Xwire90@13 xx[10] wire90@13_b wire90-2582_2-layer_1-width_3
5916 Xwire90@14 xx[11] wire90@14_b wire90-2584_1-layer_1-width_3
5917 Xwire90@15 xx[12] wire90@15_b wire90-2620_2-layer_1-width_3
5918 Xwire90@16 xx[13] wire90@16_b wire90-2660_1-layer_1-width_3
5919 Xwire90@17 xx[14] wire90@17_b wire90-2681_2-layer_1-width_3
5920 Xwire90@18 xx[15] wire90@18_b wire90-2708_1-layer_1-width_3
5921 Xwire90@19 xx[16] wire90@19_b wire90-2733_2-layer_1-width_3
5922 Xwire90@20 xx[17] wire90@20_b wire90-2760_1-layer_1-width_3
5923 Xwire90@21 xx[18] wire90@21_b wire90-2778_7-layer_1-width_3
5924 Xwire90@22 xx[19] wire90@22_b wire90-3023_6-layer_1-width_3
5925 Xwire90@23 xx[20] wire90@23_b wire90-3036_1-layer_1-width_3
5926 Xwire90@24 xx[21] wire90@24_b wire90-3023_6-layer_1-width_3
5927 Xwire90@25 xx[22] wire90@25_b wire90-3046_6-layer_1-width_3
5928 Xwire90@26 xx[23] wire90@26_b wire90-3023_6-layer_1-width_3
5929 Xwire90@27 xx[24] wire90@27_b wire90-3053_1-layer_1-width_3
5930 Xwire90@28 xx[25] wire90@28_b wire90-3026-layer_1-width_3
5931 Xwire90@29 xx[26] wire90@29_b wire90-3048_1-layer_1-width_3
5932 Xwire90@30 xx[27] wire90@30_b wire90-3023_6-layer_1-width_3
5933 Xwire90@31 xx[28] wire90@31_b wire90-3091_7-layer_1-width_3
5934 Xwire90@32 xx[29] wire90@32_b wire90-3099_6-layer_1-width_3
5935 Xwire90@33 xx[30] wire90@33_b wire90-3147_7-layer_1-width_3
5936 Xwire90@34 xx[31] wire90@34_b wire90-3187_6-layer_1-width_3
5937 Xwire90@35 xx[32] wire90@35_b wire90-3208_7-layer_1-width_3
5938 Xwire90@36 xx[33] wire90@36_b wire90-3235_6-layer_1-width_3
5939 Xwire90@37 xx[34] wire90@37_b wire90-3260_7-layer_1-width_3
5940 Xwire90@38 xx[35] wire90@38_b wire90-3287_6-layer_1-width_3
5941 Xwire90@39 xx[36] wire90@39_b wire90-3306_2-layer_1-width_3
5942 .ENDS splitStageDx4
5943
5944 *** CELL: orangeTSMC090nm:wire{sch}
5945 .SUBCKT wire-C_0_011f-1085-R_34_667m a b
5946 Ccap@0 gnd net@14 3.978f
5947 Ccap@1 gnd net@8 3.978f
5948 Ccap@2 gnd net@11 3.978f
5949 Rres@0 net@14 a 6.269
5950 Rres@1 net@11 net@14 12.538
5951 Rres@2 b net@8 6.269
5952 Rres@3 net@8 net@11 12.538
5953 .ENDS wire-C_0_011f-1085-R_34_667m
5954
5955 *** CELL: orangeTSMC090nm:wire90{sch}
5956 .SUBCKT wire90-1085-layer_1-width_3 a b
5957 Xwire@0 a b wire-C_0_011f-1085-R_34_667m
5958 .ENDS wire90-1085-layer_1-width_3
5959
5960 *** CELL: orangeTSMC090nm:wire{sch}
5961 .SUBCKT wire-C_0_011f-2816_7-R_34_667m a b
5962 Ccap@0 gnd net@14 10.328f
5963 Ccap@1 gnd net@8 10.328f
5964 Ccap@2 gnd net@11 10.328f
5965 Rres@0 net@14 a 16.274
5966 Rres@1 net@11 net@14 32.549
5967 Rres@2 b net@8 16.274
5968 Rres@3 net@8 net@11 32.549
5969 .ENDS wire-C_0_011f-2816_7-R_34_667m
5970
5971 *** CELL: orangeTSMC090nm:wire90{sch}
5972 .SUBCKT wire90-2816_7-layer_1-width_3 a b
5973 Xwire@0 a b wire-C_0_011f-2816_7-R_34_667m
5974 .ENDS wire90-2816_7-layer_1-width_3
5975
5976 *** CELL: orangeTSMC090nm:wire{sch}
5977 .SUBCKT wire-C_0_011f-1847-R_34_667m a b
5978 Ccap@0 gnd net@14 6.772f
5979 Ccap@1 gnd net@8 6.772f
5980 Ccap@2 gnd net@11 6.772f
5981 Rres@0 net@14 a 10.672
5982 Rres@1 net@11 net@14 21.343
5983 Rres@2 b net@8 10.672
5984 Rres@3 net@8 net@11 21.343
5985 .ENDS wire-C_0_011f-1847-R_34_667m
5986
5987 *** CELL: orangeTSMC090nm:wire90{sch}
5988 .SUBCKT wire90-1847-layer_1-width_3 a b
5989 Xwire@0 a b wire-C_0_011f-1847-R_34_667m
5990 .ENDS wire90-1847-layer_1-width_3
5991
5992 *** CELL: orangeTSMC090nm:wire{sch}
5993 .SUBCKT wire-C_0_011f-1161-R_34_667m a b
5994 Ccap@0 gnd net@14 4.257f
5995 Ccap@1 gnd net@8 4.257f
5996 Ccap@2 gnd net@11 4.257f
5997 Rres@0 net@14 a 6.708
5998 Rres@1 net@11 net@14 13.416
5999 Rres@2 b net@8 6.708
6000 Rres@3 net@8 net@11 13.416
6001 .ENDS wire-C_0_011f-1161-R_34_667m
6002
6003 *** CELL: orangeTSMC090nm:wire90{sch}
6004 .SUBCKT wire90-1161-layer_1-width_3 a b
6005 Xwire@0 a b wire-C_0_011f-1161-R_34_667m
6006 .ENDS wire90-1161-layer_1-width_3
6007
6008 *** CELL: orangeTSMC090nm:wire{sch}
6009 .SUBCKT wire-C_0_011f-941-R_34_667m a b
6010 Ccap@0 gnd net@14 3.45f
6011 Ccap@1 gnd net@8 3.45f
6012 Ccap@2 gnd net@11 3.45f
6013 Rres@0 net@14 a 5.437
6014 Rres@1 net@11 net@14 10.874
6015 Rres@2 b net@8 5.437
6016 Rres@3 net@8 net@11 10.874
6017 .ENDS wire-C_0_011f-941-R_34_667m
6018
6019 *** CELL: orangeTSMC090nm:wire90{sch}
6020 .SUBCKT wire90-941-layer_1-width_3 a b
6021 Xwire@0 a b wire-C_0_011f-941-R_34_667m
6022 .ENDS wire90-941-layer_1-width_3
6023
6024 *** CELL: orangeTSMC090nm:wire{sch}
6025 .SUBCKT wire-C_0_011f-992_5-R_34_667m a b
6026 Ccap@0 gnd net@14 3.639f
6027 Ccap@1 gnd net@8 3.639f
6028 Ccap@2 gnd net@11 3.639f
6029 Rres@0 net@14 a 5.734
6030 Rres@1 net@11 net@14 11.469
6031 Rres@2 b net@8 5.734
6032 Rres@3 net@8 net@11 11.469
6033 .ENDS wire-C_0_011f-992_5-R_34_667m
6034
6035 *** CELL: orangeTSMC090nm:wire90{sch}
6036 .SUBCKT wire90-992_5-layer_1-width_3 a b
6037 Xwire@0 a b wire-C_0_011f-992_5-R_34_667m
6038 .ENDS wire90-992_5-layer_1-width_3
6039
6040 *** CELL: orangeTSMC090nm:wire{sch}
6041 .SUBCKT wire-C_0_011f-924_4-R_34_667m a b
6042 Ccap@0 gnd net@14 3.389f
6043 Ccap@1 gnd net@8 3.389f
6044 Ccap@2 gnd net@11 3.389f
6045 Rres@0 net@14 a 5.341
6046 Rres@1 net@11 net@14 10.682
6047 Rres@2 b net@8 5.341
6048 Rres@3 net@8 net@11 10.682
6049 .ENDS wire-C_0_011f-924_4-R_34_667m
6050
6051 *** CELL: orangeTSMC090nm:wire90{sch}
6052 .SUBCKT wire90-924_4-layer_1-width_3 a b
6053 Xwire@0 a b wire-C_0_011f-924_4-R_34_667m
6054 .ENDS wire90-924_4-layer_1-width_3
6055
6056 *** CELL: orangeTSMC090nm:wire{sch}
6057 .SUBCKT wire-C_0_011f-1463_4-R_34_667m a b
6058 Ccap@0 gnd net@14 5.366f
6059 Ccap@1 gnd net@8 5.366f
6060 Ccap@2 gnd net@11 5.366f
6061 Rres@0 net@14 a 8.455
6062 Rres@1 net@11 net@14 16.91
6063 Rres@2 b net@8 8.455
6064 Rres@3 net@8 net@11 16.91
6065 .ENDS wire-C_0_011f-1463_4-R_34_667m
6066
6067 *** CELL: orangeTSMC090nm:wire90{sch}
6068 .SUBCKT wire90-1463_4-layer_1-width_3 a b
6069 Xwire@0 a b wire-C_0_011f-1463_4-R_34_667m
6070 .ENDS wire90-1463_4-layer_1-width_3
6071
6072 *** CELL: orangeTSMC090nm:wire{sch}
6073 .SUBCKT wire-C_0_011f-1346_1-R_34_667m a b
6074 Ccap@0 gnd net@14 4.936f
6075 Ccap@1 gnd net@8 4.936f
6076 Ccap@2 gnd net@11 4.936f
6077 Rres@0 net@14 a 7.777
6078 Rres@1 net@11 net@14 15.555
6079 Rres@2 b net@8 7.777
6080 Rres@3 net@8 net@11 15.555
6081 .ENDS wire-C_0_011f-1346_1-R_34_667m
6082
6083 *** CELL: orangeTSMC090nm:wire90{sch}
6084 .SUBCKT wire90-1346_1-layer_1-width_3 a b
6085 Xwire@0 a b wire-C_0_011f-1346_1-R_34_667m
6086 .ENDS wire90-1346_1-layer_1-width_3
6087
6088 *** CELL: orangeTSMC090nm:wire{sch}
6089 .SUBCKT wire-C_0_011f-1337_6-R_34_667m a b
6090 Ccap@0 gnd net@14 4.905f
6091 Ccap@1 gnd net@8 4.905f
6092 Ccap@2 gnd net@11 4.905f
6093 Rres@0 net@14 a 7.728
6094 Rres@1 net@11 net@14 15.457
6095 Rres@2 b net@8 7.728
6096 Rres@3 net@8 net@11 15.457
6097 .ENDS wire-C_0_011f-1337_6-R_34_667m
6098
6099 *** CELL: orangeTSMC090nm:wire90{sch}
6100 .SUBCKT wire90-1337_6-layer_1-width_3 a b
6101 Xwire@0 a b wire-C_0_011f-1337_6-R_34_667m
6102 .ENDS wire90-1337_6-layer_1-width_3
6103
6104 *** CELL: orangeTSMC090nm:wire{sch}
6105 .SUBCKT wire-C_0_011f-1339_1-R_34_667m a b
6106 Ccap@0 gnd net@14 4.91f
6107 Ccap@1 gnd net@8 4.91f
6108 Ccap@2 gnd net@11 4.91f
6109 Rres@0 net@14 a 7.737
6110 Rres@1 net@11 net@14 15.474
6111 Rres@2 b net@8 7.737
6112 Rres@3 net@8 net@11 15.474
6113 .ENDS wire-C_0_011f-1339_1-R_34_667m
6114
6115 *** CELL: orangeTSMC090nm:wire90{sch}
6116 .SUBCKT wire90-1339_1-layer_1-width_3 a b
6117 Xwire@0 a b wire-C_0_011f-1339_1-R_34_667m
6118 .ENDS wire90-1339_1-layer_1-width_3
6119
6120 *** CELL: orangeTSMC090nm:wire{sch}
6121 .SUBCKT wire-C_0_011f-1356_6-R_34_667m a b
6122 Ccap@0 gnd net@14 4.974f
6123 Ccap@1 gnd net@8 4.974f
6124 Ccap@2 gnd net@11 4.974f
6125 Rres@0 net@14 a 7.838
6126 Rres@1 net@11 net@14 15.676
6127 Rres@2 b net@8 7.838
6128 Rres@3 net@8 net@11 15.676
6129 .ENDS wire-C_0_011f-1356_6-R_34_667m
6130
6131 *** CELL: orangeTSMC090nm:wire90{sch}
6132 .SUBCKT wire90-1356_6-layer_1-width_3 a b
6133 Xwire@0 a b wire-C_0_011f-1356_6-R_34_667m
6134 .ENDS wire90-1356_6-layer_1-width_3
6135
6136 *** CELL: orangeTSMC090nm:wire{sch}
6137 .SUBCKT wire-C_0_011f-1341_1-R_34_667m a b
6138 Ccap@0 gnd net@14 4.917f
6139 Ccap@1 gnd net@8 4.917f
6140 Ccap@2 gnd net@11 4.917f
6141 Rres@0 net@14 a 7.749
6142 Rres@1 net@11 net@14 15.497
6143 Rres@2 b net@8 7.749
6144 Rres@3 net@8 net@11 15.497
6145 .ENDS wire-C_0_011f-1341_1-R_34_667m
6146
6147 *** CELL: orangeTSMC090nm:wire90{sch}
6148 .SUBCKT wire90-1341_1-layer_1-width_3 a b
6149 Xwire@0 a b wire-C_0_011f-1341_1-R_34_667m
6150 .ENDS wire90-1341_1-layer_1-width_3
6151
6152 *** CELL: orangeTSMC090nm:wire{sch}
6153 .SUBCKT wire-C_0_011f-1345_1-R_34_667m a b
6154 Ccap@0 gnd net@14 4.932f
6155 Ccap@1 gnd net@8 4.932f
6156 Ccap@2 gnd net@11 4.932f
6157 Rres@0 net@14 a 7.772
6158 Rres@1 net@11 net@14 15.543
6159 Rres@2 b net@8 7.772
6160 Rres@3 net@8 net@11 15.543
6161 .ENDS wire-C_0_011f-1345_1-R_34_667m
6162
6163 *** CELL: orangeTSMC090nm:wire90{sch}
6164 .SUBCKT wire90-1345_1-layer_1-width_3 a b
6165 Xwire@0 a b wire-C_0_011f-1345_1-R_34_667m
6166 .ENDS wire90-1345_1-layer_1-width_3
6167
6168 *** CELL: orangeTSMC090nm:wire{sch}
6169 .SUBCKT wire-C_0_011f-1361_4-R_34_667m a b
6170 Ccap@0 gnd net@14 4.992f
6171 Ccap@1 gnd net@8 4.992f
6172 Ccap@2 gnd net@11 4.992f
6173 Rres@0 net@14 a 7.866
6174 Rres@1 net@11 net@14 15.732
6175 Rres@2 b net@8 7.866
6176 Rres@3 net@8 net@11 15.732
6177 .ENDS wire-C_0_011f-1361_4-R_34_667m
6178
6179 *** CELL: orangeTSMC090nm:wire90{sch}
6180 .SUBCKT wire90-1361_4-layer_1-width_3 a b
6181 Xwire@0 a b wire-C_0_011f-1361_4-R_34_667m
6182 .ENDS wire90-1361_4-layer_1-width_3
6183
6184 *** CELL: orangeTSMC090nm:wire{sch}
6185 .SUBCKT wire-C_0_011f-1342_1-R_34_667m a b
6186 Ccap@0 gnd net@14 4.921f
6187 Ccap@1 gnd net@8 4.921f
6188 Ccap@2 gnd net@11 4.921f
6189 Rres@0 net@14 a 7.754
6190 Rres@1 net@11 net@14 15.509
6191 Rres@2 b net@8 7.754
6192 Rres@3 net@8 net@11 15.509
6193 .ENDS wire-C_0_011f-1342_1-R_34_667m
6194
6195 *** CELL: orangeTSMC090nm:wire90{sch}
6196 .SUBCKT wire90-1342_1-layer_1-width_3 a b
6197 Xwire@0 a b wire-C_0_011f-1342_1-R_34_667m
6198 .ENDS wire90-1342_1-layer_1-width_3
6199
6200 *** CELL: orangeTSMC090nm:wire{sch}
6201 .SUBCKT wire-C_0_011f-1349_6-R_34_667m a b
6202 Ccap@0 gnd net@14 4.949f
6203 Ccap@1 gnd net@8 4.949f
6204 Ccap@2 gnd net@11 4.949f
6205 Rres@0 net@14 a 7.798
6206 Rres@1 net@11 net@14 15.595
6207 Rres@2 b net@8 7.798
6208 Rres@3 net@8 net@11 15.595
6209 .ENDS wire-C_0_011f-1349_6-R_34_667m
6210
6211 *** CELL: orangeTSMC090nm:wire90{sch}
6212 .SUBCKT wire90-1349_6-layer_1-width_3 a b
6213 Xwire@0 a b wire-C_0_011f-1349_6-R_34_667m
6214 .ENDS wire90-1349_6-layer_1-width_3
6215
6216 *** CELL: orangeTSMC090nm:wire{sch}
6217 .SUBCKT wire-C_0_011f-1345_8-R_34_667m a b
6218 Ccap@0 gnd net@14 4.935f
6219 Ccap@1 gnd net@8 4.935f
6220 Ccap@2 gnd net@11 4.935f
6221 Rres@0 net@14 a 7.776
6222 Rres@1 net@11 net@14 15.551
6223 Rres@2 b net@8 7.776
6224 Rres@3 net@8 net@11 15.551
6225 .ENDS wire-C_0_011f-1345_8-R_34_667m
6226
6227 *** CELL: orangeTSMC090nm:wire90{sch}
6228 .SUBCKT wire90-1345_8-layer_1-width_3 a b
6229 Xwire@0 a b wire-C_0_011f-1345_8-R_34_667m
6230 .ENDS wire90-1345_8-layer_1-width_3
6231
6232 *** CELL: orangeTSMC090nm:wire{sch}
6233 .SUBCKT wire-C_0_011f-1346_7-R_34_667m a b
6234 Ccap@0 gnd net@14 4.938f
6235 Ccap@1 gnd net@8 4.938f
6236 Ccap@2 gnd net@11 4.938f
6237 Rres@0 net@14 a 7.781
6238 Rres@1 net@11 net@14 15.562
6239 Rres@2 b net@8 7.781
6240 Rres@3 net@8 net@11 15.562
6241 .ENDS wire-C_0_011f-1346_7-R_34_667m
6242
6243 *** CELL: orangeTSMC090nm:wire90{sch}
6244 .SUBCKT wire90-1346_7-layer_1-width_3 a b
6245 Xwire@0 a b wire-C_0_011f-1346_7-R_34_667m
6246 .ENDS wire90-1346_7-layer_1-width_3
6247
6248 *** CELL: orangeTSMC090nm:wire{sch}
6249 .SUBCKT wire-C_0_011f-1330_8-R_34_667m a b
6250 Ccap@0 gnd net@14 4.88f
6251 Ccap@1 gnd net@8 4.88f
6252 Ccap@2 gnd net@11 4.88f
6253 Rres@0 net@14 a 7.689
6254 Rres@1 net@11 net@14 15.378
6255 Rres@2 b net@8 7.689
6256 Rres@3 net@8 net@11 15.378
6257 .ENDS wire-C_0_011f-1330_8-R_34_667m
6258
6259 *** CELL: orangeTSMC090nm:wire90{sch}
6260 .SUBCKT wire90-1330_8-layer_1-width_3 a b
6261 Xwire@0 a b wire-C_0_011f-1330_8-R_34_667m
6262 .ENDS wire90-1330_8-layer_1-width_3
6263
6264 *** CELL: orangeTSMC090nm:wire{sch}
6265 .SUBCKT wire-C_0_011f-1339_7-R_34_667m a b
6266 Ccap@0 gnd net@14 4.912f
6267 Ccap@1 gnd net@8 4.912f
6268 Ccap@2 gnd net@11 4.912f
6269 Rres@0 net@14 a 7.74
6270 Rres@1 net@11 net@14 15.481
6271 Rres@2 b net@8 7.74
6272 Rres@3 net@8 net@11 15.481
6273 .ENDS wire-C_0_011f-1339_7-R_34_667m
6274
6275 *** CELL: orangeTSMC090nm:wire90{sch}
6276 .SUBCKT wire90-1339_7-layer_1-width_3 a b
6277 Xwire@0 a b wire-C_0_011f-1339_7-R_34_667m
6278 .ENDS wire90-1339_7-layer_1-width_3
6279
6280 *** CELL: orangeTSMC090nm:wire{sch}
6281 .SUBCKT wire-C_0_011f-1353_3-R_34_667m a b
6282 Ccap@0 gnd net@14 4.962f
6283 Ccap@1 gnd net@8 4.962f
6284 Ccap@2 gnd net@11 4.962f
6285 Rres@0 net@14 a 7.819
6286 Rres@1 net@11 net@14 15.638
6287 Rres@2 b net@8 7.819
6288 Rres@3 net@8 net@11 15.638
6289 .ENDS wire-C_0_011f-1353_3-R_34_667m
6290
6291 *** CELL: orangeTSMC090nm:wire90{sch}
6292 .SUBCKT wire90-1353_3-layer_1-width_3 a b
6293 Xwire@0 a b wire-C_0_011f-1353_3-R_34_667m
6294 .ENDS wire90-1353_3-layer_1-width_3
6295
6296 *** CELL: orangeTSMC090nm:wire{sch}
6297 .SUBCKT wire-C_0_011f-1355_2-R_34_667m a b
6298 Ccap@0 gnd net@14 4.969f
6299 Ccap@1 gnd net@8 4.969f
6300 Ccap@2 gnd net@11 4.969f
6301 Rres@0 net@14 a 7.83
6302 Rres@1 net@11 net@14 15.66
6303 Rres@2 b net@8 7.83
6304 Rres@3 net@8 net@11 15.66
6305 .ENDS wire-C_0_011f-1355_2-R_34_667m
6306
6307 *** CELL: orangeTSMC090nm:wire90{sch}
6308 .SUBCKT wire90-1355_2-layer_1-width_3 a b
6309 Xwire@0 a b wire-C_0_011f-1355_2-R_34_667m
6310 .ENDS wire90-1355_2-layer_1-width_3
6311
6312 *** CELL: orangeTSMC090nm:wire{sch}
6313 .SUBCKT wire-C_0_011f-1359_3-R_34_667m a b
6314 Ccap@0 gnd net@14 4.984f
6315 Ccap@1 gnd net@8 4.984f
6316 Ccap@2 gnd net@11 4.984f
6317 Rres@0 net@14 a 7.854
6318 Rres@1 net@11 net@14 15.707
6319 Rres@2 b net@8 7.854
6320 Rres@3 net@8 net@11 15.707
6321 .ENDS wire-C_0_011f-1359_3-R_34_667m
6322
6323 *** CELL: orangeTSMC090nm:wire90{sch}
6324 .SUBCKT wire90-1359_3-layer_1-width_3 a b
6325 Xwire@0 a b wire-C_0_011f-1359_3-R_34_667m
6326 .ENDS wire90-1359_3-layer_1-width_3
6327
6328 *** CELL: orangeTSMC090nm:wire{sch}
6329 .SUBCKT wire-C_0_011f-1357_2-R_34_667m a b
6330 Ccap@0 gnd net@14 4.976f
6331 Ccap@1 gnd net@8 4.976f
6332 Ccap@2 gnd net@11 4.976f
6333 Rres@0 net@14 a 7.842
6334 Rres@1 net@11 net@14 15.683
6335 Rres@2 b net@8 7.842
6336 Rres@3 net@8 net@11 15.683
6337 .ENDS wire-C_0_011f-1357_2-R_34_667m
6338
6339 *** CELL: orangeTSMC090nm:wire90{sch}
6340 .SUBCKT wire90-1357_2-layer_1-width_3 a b
6341 Xwire@0 a b wire-C_0_011f-1357_2-R_34_667m
6342 .ENDS wire90-1357_2-layer_1-width_3
6343
6344 *** CELL: orangeTSMC090nm:wire{sch}
6345 .SUBCKT wire-C_0_011f-1356_1-R_34_667m a b
6346 Ccap@0 gnd net@14 4.972f
6347 Ccap@1 gnd net@8 4.972f
6348 Ccap@2 gnd net@11 4.972f
6349 Rres@0 net@14 a 7.835
6350 Rres@1 net@11 net@14 15.67
6351 Rres@2 b net@8 7.835
6352 Rres@3 net@8 net@11 15.67
6353 .ENDS wire-C_0_011f-1356_1-R_34_667m
6354
6355 *** CELL: orangeTSMC090nm:wire90{sch}
6356 .SUBCKT wire90-1356_1-layer_1-width_3 a b
6357 Xwire@0 a b wire-C_0_011f-1356_1-R_34_667m
6358 .ENDS wire90-1356_1-layer_1-width_3
6359
6360 *** CELL: orangeTSMC090nm:wire{sch}
6361 .SUBCKT wire-C_0_011f-1379_1-R_34_667m a b
6362 Ccap@0 gnd net@14 5.057f
6363 Ccap@1 gnd net@8 5.057f
6364 Ccap@2 gnd net@11 5.057f
6365 Rres@0 net@14 a 7.968
6366 Rres@1 net@11 net@14 15.936
6367 Rres@2 b net@8 7.968
6368 Rres@3 net@8 net@11 15.936
6369 .ENDS wire-C_0_011f-1379_1-R_34_667m
6370
6371 *** CELL: orangeTSMC090nm:wire90{sch}
6372 .SUBCKT wire90-1379_1-layer_1-width_3 a b
6373 Xwire@0 a b wire-C_0_011f-1379_1-R_34_667m
6374 .ENDS wire90-1379_1-layer_1-width_3
6375
6376 *** CELL: orangeTSMC090nm:wire{sch}
6377 .SUBCKT wire-C_0_011f-1351_6-R_34_667m a b
6378 Ccap@0 gnd net@14 4.956f
6379 Ccap@1 gnd net@8 4.956f
6380 Ccap@2 gnd net@11 4.956f
6381 Rres@0 net@14 a 7.809
6382 Rres@1 net@11 net@14 15.618
6383 Rres@2 b net@8 7.809
6384 Rres@3 net@8 net@11 15.618
6385 .ENDS wire-C_0_011f-1351_6-R_34_667m
6386
6387 *** CELL: orangeTSMC090nm:wire90{sch}
6388 .SUBCKT wire90-1351_6-layer_1-width_3 a b
6389 Xwire@0 a b wire-C_0_011f-1351_6-R_34_667m
6390 .ENDS wire90-1351_6-layer_1-width_3
6391
6392 *** CELL: orangeTSMC090nm:wire{sch}
6393 .SUBCKT wire-C_0_011f-1376_6-R_34_667m a b
6394 Ccap@0 gnd net@14 5.048f
6395 Ccap@1 gnd net@8 5.048f
6396 Ccap@2 gnd net@11 5.048f
6397 Rres@0 net@14 a 7.954
6398 Rres@1 net@11 net@14 15.907
6399 Rres@2 b net@8 7.954
6400 Rres@3 net@8 net@11 15.907
6401 .ENDS wire-C_0_011f-1376_6-R_34_667m
6402
6403 *** CELL: orangeTSMC090nm:wire90{sch}
6404 .SUBCKT wire90-1376_6-layer_1-width_3 a b
6405 Xwire@0 a b wire-C_0_011f-1376_6-R_34_667m
6406 .ENDS wire90-1376_6-layer_1-width_3
6407
6408 *** CELL: orangeTSMC090nm:wire{sch}
6409 .SUBCKT wire-C_0_011f-1372_4-R_34_667m a b
6410 Ccap@0 gnd net@14 5.032f
6411 Ccap@1 gnd net@8 5.032f
6412 Ccap@2 gnd net@11 5.032f
6413 Rres@0 net@14 a 7.929
6414 Rres@1 net@11 net@14 15.859
6415 Rres@2 b net@8 7.929
6416 Rres@3 net@8 net@11 15.859
6417 .ENDS wire-C_0_011f-1372_4-R_34_667m
6418
6419 *** CELL: orangeTSMC090nm:wire90{sch}
6420 .SUBCKT wire90-1372_4-layer_1-width_3 a b
6421 Xwire@0 a b wire-C_0_011f-1372_4-R_34_667m
6422 .ENDS wire90-1372_4-layer_1-width_3
6423
6424 *** CELL: orangeTSMC090nm:wire{sch}
6425 .SUBCKT wire-C_0_011f-1373_6-R_34_667m a b
6426 Ccap@0 gnd net@14 5.037f
6427 Ccap@1 gnd net@8 5.037f
6428 Ccap@2 gnd net@11 5.037f
6429 Rres@0 net@14 a 7.936
6430 Rres@1 net@11 net@14 15.873
6431 Rres@2 b net@8 7.936
6432 Rres@3 net@8 net@11 15.873
6433 .ENDS wire-C_0_011f-1373_6-R_34_667m
6434
6435 *** CELL: orangeTSMC090nm:wire90{sch}
6436 .SUBCKT wire90-1373_6-layer_1-width_3 a b
6437 Xwire@0 a b wire-C_0_011f-1373_6-R_34_667m
6438 .ENDS wire90-1373_6-layer_1-width_3
6439
6440 *** CELL: orangeTSMC090nm:wire{sch}
6441 .SUBCKT wire-C_0_011f-1360_1-R_34_667m a b
6442 Ccap@0 gnd net@14 4.987f
6443 Ccap@1 gnd net@8 4.987f
6444 Ccap@2 gnd net@11 4.987f
6445 Rres@0 net@14 a 7.858
6446 Rres@1 net@11 net@14 15.717
6447 Rres@2 b net@8 7.858
6448 Rres@3 net@8 net@11 15.717
6449 .ENDS wire-C_0_011f-1360_1-R_34_667m
6450
6451 *** CELL: orangeTSMC090nm:wire90{sch}
6452 .SUBCKT wire90-1360_1-layer_1-width_3 a b
6453 Xwire@0 a b wire-C_0_011f-1360_1-R_34_667m
6454 .ENDS wire90-1360_1-layer_1-width_3
6455
6456 *** CELL: orangeTSMC090nm:wire{sch}
6457 .SUBCKT wire-C_0_011f-1323_3-R_34_667m a b
6458 Ccap@0 gnd net@14 4.852f
6459 Ccap@1 gnd net@8 4.852f
6460 Ccap@2 gnd net@11 4.852f
6461 Rres@0 net@14 a 7.646
6462 Rres@1 net@11 net@14 15.291
6463 Rres@2 b net@8 7.646
6464 Rres@3 net@8 net@11 15.291
6465 .ENDS wire-C_0_011f-1323_3-R_34_667m
6466
6467 *** CELL: orangeTSMC090nm:wire90{sch}
6468 .SUBCKT wire90-1323_3-layer_1-width_3 a b
6469 Xwire@0 a b wire-C_0_011f-1323_3-R_34_667m
6470 .ENDS wire90-1323_3-layer_1-width_3
6471
6472 *** CELL: orangeTSMC090nm:wire{sch}
6473 .SUBCKT wire-C_0_011f-1330_3-R_34_667m a b
6474 Ccap@0 gnd net@14 4.878f
6475 Ccap@1 gnd net@8 4.878f
6476 Ccap@2 gnd net@11 4.878f
6477 Rres@0 net@14 a 7.686
6478 Rres@1 net@11 net@14 15.372
6479 Rres@2 b net@8 7.686
6480 Rres@3 net@8 net@11 15.372
6481 .ENDS wire-C_0_011f-1330_3-R_34_667m
6482
6483 *** CELL: orangeTSMC090nm:wire90{sch}
6484 .SUBCKT wire90-1330_3-layer_1-width_3 a b
6485 Xwire@0 a b wire-C_0_011f-1330_3-R_34_667m
6486 .ENDS wire90-1330_3-layer_1-width_3
6487
6488 *** CELL: orangeTSMC090nm:wire{sch}
6489 .SUBCKT wire-C_0_011f-1329_2-R_34_667m a b
6490 Ccap@0 gnd net@14 4.874f
6491 Ccap@1 gnd net@8 4.874f
6492 Ccap@2 gnd net@11 4.874f
6493 Rres@0 net@14 a 7.68
6494 Rres@1 net@11 net@14 15.36
6495 Rres@2 b net@8 7.68
6496 Rres@3 net@8 net@11 15.36
6497 .ENDS wire-C_0_011f-1329_2-R_34_667m
6498
6499 *** CELL: orangeTSMC090nm:wire90{sch}
6500 .SUBCKT wire90-1329_2-layer_1-width_3 a b
6501 Xwire@0 a b wire-C_0_011f-1329_2-R_34_667m
6502 .ENDS wire90-1329_2-layer_1-width_3
6503
6504 *** CELL: orangeTSMC090nm:wire{sch}
6505 .SUBCKT wire-C_0_011f-1325_8-R_34_667m a b
6506 Ccap@0 gnd net@14 4.861f
6507 Ccap@1 gnd net@8 4.861f
6508 Ccap@2 gnd net@11 4.861f
6509 Rres@0 net@14 a 7.66
6510 Rres@1 net@11 net@14 15.32
6511 Rres@2 b net@8 7.66
6512 Rres@3 net@8 net@11 15.32
6513 .ENDS wire-C_0_011f-1325_8-R_34_667m
6514
6515 *** CELL: orangeTSMC090nm:wire90{sch}
6516 .SUBCKT wire90-1325_8-layer_1-width_3 a b
6517 Xwire@0 a b wire-C_0_011f-1325_8-R_34_667m
6518 .ENDS wire90-1325_8-layer_1-width_3
6519
6520 *** CELL: orangeTSMC090nm:wire{sch}
6521 .SUBCKT wire-C_0_011f-1344_7-R_34_667m a b
6522 Ccap@0 gnd net@14 4.931f
6523 Ccap@1 gnd net@8 4.931f
6524 Ccap@2 gnd net@11 4.931f
6525 Rres@0 net@14 a 7.769
6526 Rres@1 net@11 net@14 15.539
6527 Rres@2 b net@8 7.769
6528 Rres@3 net@8 net@11 15.539
6529 .ENDS wire-C_0_011f-1344_7-R_34_667m
6530
6531 *** CELL: orangeTSMC090nm:wire90{sch}
6532 .SUBCKT wire90-1344_7-layer_1-width_3 a b
6533 Xwire@0 a b wire-C_0_011f-1344_7-R_34_667m
6534 .ENDS wire90-1344_7-layer_1-width_3
6535
6536 *** CELL: orangeTSMC090nm:wire{sch}
6537 .SUBCKT wire-C_0_011f-1327_8-R_34_667m a b
6538 Ccap@0 gnd net@14 4.869f
6539 Ccap@1 gnd net@8 4.869f
6540 Ccap@2 gnd net@11 4.869f
6541 Rres@0 net@14 a 7.672
6542 Rres@1 net@11 net@14 15.343
6543 Rres@2 b net@8 7.672
6544 Rres@3 net@8 net@11 15.343
6545 .ENDS wire-C_0_011f-1327_8-R_34_667m
6546
6547 *** CELL: orangeTSMC090nm:wire90{sch}
6548 .SUBCKT wire90-1327_8-layer_1-width_3 a b
6549 Xwire@0 a b wire-C_0_011f-1327_8-R_34_667m
6550 .ENDS wire90-1327_8-layer_1-width_3
6551
6552 *** CELL: orangeTSMC090nm:wire{sch}
6553 .SUBCKT wire-C_0_011f-1321_8-R_34_667m a b
6554 Ccap@0 gnd net@14 4.847f
6555 Ccap@1 gnd net@8 4.847f
6556 Ccap@2 gnd net@11 4.847f
6557 Rres@0 net@14 a 7.637
6558 Rres@1 net@11 net@14 15.274
6559 Rres@2 b net@8 7.637
6560 Rres@3 net@8 net@11 15.274
6561 .ENDS wire-C_0_011f-1321_8-R_34_667m
6562
6563 *** CELL: orangeTSMC090nm:wire90{sch}
6564 .SUBCKT wire90-1321_8-layer_1-width_3 a b
6565 Xwire@0 a b wire-C_0_011f-1321_8-R_34_667m
6566 .ENDS wire90-1321_8-layer_1-width_3
6567
6568 *** CELL: orangeTSMC090nm:wire{sch}
6569 .SUBCKT wire-C_0_011f-638-R_34_667m a b
6570 Ccap@0 gnd net@14 2.339f
6571 Ccap@1 gnd net@8 2.339f
6572 Ccap@2 gnd net@11 2.339f
6573 Rres@0 net@14 a 3.686
6574 Rres@1 net@11 net@14 7.372
6575 Rres@2 b net@8 3.686
6576 Rres@3 net@8 net@11 7.372
6577 .ENDS wire-C_0_011f-638-R_34_667m
6578
6579 *** CELL: orangeTSMC090nm:wire90{sch}
6580 .SUBCKT wire90-638-layer_1-width_3 a b
6581 Xwire@0 a b wire-C_0_011f-638-R_34_667m
6582 .ENDS wire90-638-layer_1-width_3
6583
6584 *** CELL: orangeTSMC090nm:wire{sch}
6585 .SUBCKT wire-C_0_011f-641-R_34_667m a b
6586 Ccap@0 gnd net@14 2.35f
6587 Ccap@1 gnd net@8 2.35f
6588 Ccap@2 gnd net@11 2.35f
6589 Rres@0 net@14 a 3.704
6590 Rres@1 net@11 net@14 7.407
6591 Rres@2 b net@8 3.704
6592 Rres@3 net@8 net@11 7.407
6593 .ENDS wire-C_0_011f-641-R_34_667m
6594
6595 *** CELL: orangeTSMC090nm:wire90{sch}
6596 .SUBCKT wire90-641-layer_1-width_3 a b
6597 Xwire@0 a b wire-C_0_011f-641-R_34_667m
6598 .ENDS wire90-641-layer_1-width_3
6599
6600 *** CELL: orangeTSMC090nm:wire{sch}
6601 .SUBCKT wire-C_0_011f-644-R_34_667m a b
6602 Ccap@0 gnd net@14 2.361f
6603 Ccap@1 gnd net@8 2.361f
6604 Ccap@2 gnd net@11 2.361f
6605 Rres@0 net@14 a 3.721
6606 Rres@1 net@11 net@14 7.442
6607 Rres@2 b net@8 3.721
6608 Rres@3 net@8 net@11 7.442
6609 .ENDS wire-C_0_011f-644-R_34_667m
6610
6611 *** CELL: orangeTSMC090nm:wire90{sch}
6612 .SUBCKT wire90-644-layer_1-width_3 a b
6613 Xwire@0 a b wire-C_0_011f-644-R_34_667m
6614 .ENDS wire90-644-layer_1-width_3
6615
6616 *** CELL: orangeTSMC090nm:wire{sch}
6617 .SUBCKT wire-C_0_011f-635-R_34_667m a b
6618 Ccap@0 gnd net@14 2.328f
6619 Ccap@1 gnd net@8 2.328f
6620 Ccap@2 gnd net@11 2.328f
6621 Rres@0 net@14 a 3.669
6622 Rres@1 net@11 net@14 7.338
6623 Rres@2 b net@8 3.669
6624 Rres@3 net@8 net@11 7.338
6625 .ENDS wire-C_0_011f-635-R_34_667m
6626
6627 *** CELL: orangeTSMC090nm:wire90{sch}
6628 .SUBCKT wire90-635-layer_1-width_3 a b
6629 Xwire@0 a b wire-C_0_011f-635-R_34_667m
6630 .ENDS wire90-635-layer_1-width_3
6631
6632 *** CELL: orangeTSMC090nm:wire{sch}
6633 .SUBCKT wire-C_0_011f-666-R_34_667m a b
6634 Ccap@0 gnd net@14 2.442f
6635 Ccap@1 gnd net@8 2.442f
6636 Ccap@2 gnd net@11 2.442f
6637 Rres@0 net@14 a 3.848
6638 Rres@1 net@11 net@14 7.696
6639 Rres@2 b net@8 3.848
6640 Rres@3 net@8 net@11 7.696
6641 .ENDS wire-C_0_011f-666-R_34_667m
6642
6643 *** CELL: orangeTSMC090nm:wire90{sch}
6644 .SUBCKT wire90-666-layer_1-width_3 a b
6645 Xwire@0 a b wire-C_0_011f-666-R_34_667m
6646 .ENDS wire90-666-layer_1-width_3
6647
6648 *** CELL: orangeTSMC090nm:wire{sch}
6649 .SUBCKT wire-C_0_011f-633_5-R_34_667m a b
6650 Ccap@0 gnd net@14 2.323f
6651 Ccap@1 gnd net@8 2.323f
6652 Ccap@2 gnd net@11 2.323f
6653 Rres@0 net@14 a 3.66
6654 Rres@1 net@11 net@14 7.32
6655 Rres@2 b net@8 3.66
6656 Rres@3 net@8 net@11 7.32
6657 .ENDS wire-C_0_011f-633_5-R_34_667m
6658
6659 *** CELL: orangeTSMC090nm:wire90{sch}
6660 .SUBCKT wire90-633_5-layer_1-width_3 a b
6661 Xwire@0 a b wire-C_0_011f-633_5-R_34_667m
6662 .ENDS wire90-633_5-layer_1-width_3
6663
6664 *** CELL: orangeTSMC090nm:wire{sch}
6665 .SUBCKT wire-C_0_011f-655-R_34_667m a b
6666 Ccap@0 gnd net@14 2.402f
6667 Ccap@1 gnd net@8 2.402f
6668 Ccap@2 gnd net@11 2.402f
6669 Rres@0 net@14 a 3.784
6670 Rres@1 net@11 net@14 7.569
6671 Rres@2 b net@8 3.784
6672 Rres@3 net@8 net@11 7.569
6673 .ENDS wire-C_0_011f-655-R_34_667m
6674
6675 *** CELL: orangeTSMC090nm:wire90{sch}
6676 .SUBCKT wire90-655-layer_1-width_3 a b
6677 Xwire@0 a b wire-C_0_011f-655-R_34_667m
6678 .ENDS wire90-655-layer_1-width_3
6679
6680 *** CELL: orangeTSMC090nm:wire{sch}
6681 .SUBCKT wire-C_0_011f-636_5-R_34_667m a b
6682 Ccap@0 gnd net@14 2.334f
6683 Ccap@1 gnd net@8 2.334f
6684 Ccap@2 gnd net@11 2.334f
6685 Rres@0 net@14 a 3.678
6686 Rres@1 net@11 net@14 7.355
6687 Rres@2 b net@8 3.678
6688 Rres@3 net@8 net@11 7.355
6689 .ENDS wire-C_0_011f-636_5-R_34_667m
6690
6691 *** CELL: orangeTSMC090nm:wire90{sch}
6692 .SUBCKT wire90-636_5-layer_1-width_3 a b
6693 Xwire@0 a b wire-C_0_011f-636_5-R_34_667m
6694 .ENDS wire90-636_5-layer_1-width_3
6695
6696 *** CELL: orangeTSMC090nm:wire{sch}
6697 .SUBCKT wire-C_0_011f-594_5-R_34_667m a b
6698 Ccap@0 gnd net@14 2.18f
6699 Ccap@1 gnd net@8 2.18f
6700 Ccap@2 gnd net@11 2.18f
6701 Rres@0 net@14 a 3.435
6702 Rres@1 net@11 net@14 6.87
6703 Rres@2 b net@8 3.435
6704 Rres@3 net@8 net@11 6.87
6705 .ENDS wire-C_0_011f-594_5-R_34_667m
6706
6707 *** CELL: orangeTSMC090nm:wire90{sch}
6708 .SUBCKT wire90-594_5-layer_1-width_3 a b
6709 Xwire@0 a b wire-C_0_011f-594_5-R_34_667m
6710 .ENDS wire90-594_5-layer_1-width_3
6711
6712 *** CELL: orangeTSMC090nm:wire{sch}
6713 .SUBCKT wire-C_0_011f-599_4-R_34_667m a b
6714 Ccap@0 gnd net@14 2.198f
6715 Ccap@1 gnd net@8 2.198f
6716 Ccap@2 gnd net@11 2.198f
6717 Rres@0 net@14 a 3.463
6718 Rres@1 net@11 net@14 6.926
6719 Rres@2 b net@8 3.463
6720 Rres@3 net@8 net@11 6.926
6721 .ENDS wire-C_0_011f-599_4-R_34_667m
6722
6723 *** CELL: orangeTSMC090nm:wire90{sch}
6724 .SUBCKT wire90-599_4-layer_1-width_3 a b
6725 Xwire@0 a b wire-C_0_011f-599_4-R_34_667m
6726 .ENDS wire90-599_4-layer_1-width_3
6727
6728 *** CELL: orangeTSMC090nm:wire{sch}
6729 .SUBCKT wire-C_0_011f-590_5-R_34_667m a b
6730 Ccap@0 gnd net@14 2.165f
6731 Ccap@1 gnd net@8 2.165f
6732 Ccap@2 gnd net@11 2.165f
6733 Rres@0 net@14 a 3.412
6734 Rres@1 net@11 net@14 6.824
6735 Rres@2 b net@8 3.412
6736 Rres@3 net@8 net@11 6.824
6737 .ENDS wire-C_0_011f-590_5-R_34_667m
6738
6739 *** CELL: orangeTSMC090nm:wire90{sch}
6740 .SUBCKT wire90-590_5-layer_1-width_3 a b
6741 Xwire@0 a b wire-C_0_011f-590_5-R_34_667m
6742 .ENDS wire90-590_5-layer_1-width_3
6743
6744 *** CELL: orangeTSMC090nm:wire{sch}
6745 .SUBCKT wire-C_0_011f-601_6-R_34_667m a b
6746 Ccap@0 gnd net@14 2.206f
6747 Ccap@1 gnd net@8 2.206f
6748 Ccap@2 gnd net@11 2.206f
6749 Rres@0 net@14 a 3.476
6750 Rres@1 net@11 net@14 6.952
6751 Rres@2 b net@8 3.476
6752 Rres@3 net@8 net@11 6.952
6753 .ENDS wire-C_0_011f-601_6-R_34_667m
6754
6755 *** CELL: orangeTSMC090nm:wire90{sch}
6756 .SUBCKT wire90-601_6-layer_1-width_3 a b
6757 Xwire@0 a b wire-C_0_011f-601_6-R_34_667m
6758 .ENDS wire90-601_6-layer_1-width_3
6759
6760 *** CELL: orangeTSMC090nm:wire{sch}
6761 .SUBCKT wire-C_0_011f-605-R_34_667m a b
6762 Ccap@0 gnd net@14 2.218f
6763 Ccap@1 gnd net@8 2.218f
6764 Ccap@2 gnd net@11 2.218f
6765 Rres@0 net@14 a 3.496
6766 Rres@1 net@11 net@14 6.991
6767 Rres@2 b net@8 3.496
6768 Rres@3 net@8 net@11 6.991
6769 .ENDS wire-C_0_011f-605-R_34_667m
6770
6771 *** CELL: orangeTSMC090nm:wire90{sch}
6772 .SUBCKT wire90-605-layer_1-width_3 a b
6773 Xwire@0 a b wire-C_0_011f-605-R_34_667m
6774 .ENDS wire90-605-layer_1-width_3
6775
6776 *** CELL: orangeTSMC090nm:wire{sch}
6777 .SUBCKT wire-C_0_011f-594_9-R_34_667m a b
6778 Ccap@0 gnd net@14 2.181f
6779 Ccap@1 gnd net@8 2.181f
6780 Ccap@2 gnd net@11 2.181f
6781 Rres@0 net@14 a 3.437
6782 Rres@1 net@11 net@14 6.874
6783 Rres@2 b net@8 3.437
6784 Rres@3 net@8 net@11 6.874
6785 .ENDS wire-C_0_011f-594_9-R_34_667m
6786
6787 *** CELL: orangeTSMC090nm:wire90{sch}
6788 .SUBCKT wire90-594_9-layer_1-width_3 a b
6789 Xwire@0 a b wire-C_0_011f-594_9-R_34_667m
6790 .ENDS wire90-594_9-layer_1-width_3
6791
6792 *** CELL: orangeTSMC090nm:wire{sch}
6793 .SUBCKT wire-C_0_011f-600-R_34_667m a b
6794 Ccap@0 gnd net@14 2.2f
6795 Ccap@1 gnd net@8 2.2f
6796 Ccap@2 gnd net@11 2.2f
6797 Rres@0 net@14 a 3.467
6798 Rres@1 net@11 net@14 6.933
6799 Rres@2 b net@8 3.467
6800 Rres@3 net@8 net@11 6.933
6801 .ENDS wire-C_0_011f-600-R_34_667m
6802
6803 *** CELL: orangeTSMC090nm:wire90{sch}
6804 .SUBCKT wire90-600-layer_1-width_3 a b
6805 Xwire@0 a b wire-C_0_011f-600-R_34_667m
6806 .ENDS wire90-600-layer_1-width_3
6807
6808 *** CELL: orangeTSMC090nm:wire{sch}
6809 .SUBCKT wire-C_0_011f-639_5-R_34_667m a b
6810 Ccap@0 gnd net@14 2.345f
6811 Ccap@1 gnd net@8 2.345f
6812 Ccap@2 gnd net@11 2.345f
6813 Rres@0 net@14 a 3.695
6814 Rres@1 net@11 net@14 7.39
6815 Rres@2 b net@8 3.695
6816 Rres@3 net@8 net@11 7.39
6817 .ENDS wire-C_0_011f-639_5-R_34_667m
6818
6819 *** CELL: orangeTSMC090nm:wire90{sch}
6820 .SUBCKT wire90-639_5-layer_1-width_3 a b
6821 Xwire@0 a b wire-C_0_011f-639_5-R_34_667m
6822 .ENDS wire90-639_5-layer_1-width_3
6823
6824 *** CELL: orangeTSMC090nm:wire{sch}
6825 .SUBCKT wire-C_0_011f-655_5-R_34_667m a b
6826 Ccap@0 gnd net@14 2.403f
6827 Ccap@1 gnd net@8 2.403f
6828 Ccap@2 gnd net@11 2.403f
6829 Rres@0 net@14 a 3.787
6830 Rres@1 net@11 net@14 7.575
6831 Rres@2 b net@8 3.787
6832 Rres@3 net@8 net@11 7.575
6833 .ENDS wire-C_0_011f-655_5-R_34_667m
6834
6835 *** CELL: orangeTSMC090nm:wire90{sch}
6836 .SUBCKT wire90-655_5-layer_1-width_3 a b
6837 Xwire@0 a b wire-C_0_011f-655_5-R_34_667m
6838 .ENDS wire90-655_5-layer_1-width_3
6839
6840 *** CELL: orangeTSMC090nm:wire{sch}
6841 .SUBCKT wire-C_0_011f-632-R_34_667m a b
6842 Ccap@0 gnd net@14 2.317f
6843 Ccap@1 gnd net@8 2.317f
6844 Ccap@2 gnd net@11 2.317f
6845 Rres@0 net@14 a 3.652
6846 Rres@1 net@11 net@14 7.303
6847 Rres@2 b net@8 3.652
6848 Rres@3 net@8 net@11 7.303
6849 .ENDS wire-C_0_011f-632-R_34_667m
6850
6851 *** CELL: orangeTSMC090nm:wire90{sch}
6852 .SUBCKT wire90-632-layer_1-width_3 a b
6853 Xwire@0 a b wire-C_0_011f-632-R_34_667m
6854 .ENDS wire90-632-layer_1-width_3
6855
6856 *** CELL: orangeTSMC090nm:wire{sch}
6857 .SUBCKT wire-C_0_011f-645-R_34_667m a b
6858 Ccap@0 gnd net@14 2.365f
6859 Ccap@1 gnd net@8 2.365f
6860 Ccap@2 gnd net@11 2.365f
6861 Rres@0 net@14 a 3.727
6862 Rres@1 net@11 net@14 7.453
6863 Rres@2 b net@8 3.727
6864 Rres@3 net@8 net@11 7.453
6865 .ENDS wire-C_0_011f-645-R_34_667m
6866
6867 *** CELL: orangeTSMC090nm:wire90{sch}
6868 .SUBCKT wire90-645-layer_1-width_3 a b
6869 Xwire@0 a b wire-C_0_011f-645-R_34_667m
6870 .ENDS wire90-645-layer_1-width_3
6871
6872 *** CELL: orangeTSMC090nm:wire{sch}
6873 .SUBCKT wire-C_0_011f-600_5-R_34_667m a b
6874 Ccap@0 gnd net@14 2.202f
6875 Ccap@1 gnd net@8 2.202f
6876 Ccap@2 gnd net@11 2.202f
6877 Rres@0 net@14 a 3.47
6878 Rres@1 net@11 net@14 6.939
6879 Rres@2 b net@8 3.47
6880 Rres@3 net@8 net@11 6.939
6881 .ENDS wire-C_0_011f-600_5-R_34_667m
6882
6883 *** CELL: orangeTSMC090nm:wire90{sch}
6884 .SUBCKT wire90-600_5-layer_1-width_3 a b
6885 Xwire@0 a b wire-C_0_011f-600_5-R_34_667m
6886 .ENDS wire90-600_5-layer_1-width_3
6887
6888 *** CELL: orangeTSMC090nm:wire{sch}
6889 .SUBCKT wire-C_0_011f-596_4-R_34_667m a b
6890 Ccap@0 gnd net@14 2.187f
6891 Ccap@1 gnd net@8 2.187f
6892 Ccap@2 gnd net@11 2.187f
6893 Rres@0 net@14 a 3.446
6894 Rres@1 net@11 net@14 6.892
6895 Rres@2 b net@8 3.446
6896 Rres@3 net@8 net@11 6.892
6897 .ENDS wire-C_0_011f-596_4-R_34_667m
6898
6899 *** CELL: orangeTSMC090nm:wire90{sch}
6900 .SUBCKT wire90-596_4-layer_1-width_3 a b
6901 Xwire@0 a b wire-C_0_011f-596_4-R_34_667m
6902 .ENDS wire90-596_4-layer_1-width_3
6903
6904 *** CELL: orangeTSMC090nm:wire{sch}
6905 .SUBCKT wire-C_0_011f-595-R_34_667m a b
6906 Ccap@0 gnd net@14 2.182f
6907 Ccap@1 gnd net@8 2.182f
6908 Ccap@2 gnd net@11 2.182f
6909 Rres@0 net@14 a 3.438
6910 Rres@1 net@11 net@14 6.876
6911 Rres@2 b net@8 3.438
6912 Rres@3 net@8 net@11 6.876
6913 .ENDS wire-C_0_011f-595-R_34_667m
6914
6915 *** CELL: orangeTSMC090nm:wire90{sch}
6916 .SUBCKT wire90-595-layer_1-width_3 a b
6917 Xwire@0 a b wire-C_0_011f-595-R_34_667m
6918 .ENDS wire90-595-layer_1-width_3
6919
6920 *** CELL: orangeTSMC090nm:wire{sch}
6921 .SUBCKT wire-C_0_011f-613-R_34_667m a b
6922 Ccap@0 gnd net@14 2.248f
6923 Ccap@1 gnd net@8 2.248f
6924 Ccap@2 gnd net@11 2.248f
6925 Rres@0 net@14 a 3.542
6926 Rres@1 net@11 net@14 7.084
6927 Rres@2 b net@8 3.542
6928 Rres@3 net@8 net@11 7.084
6929 .ENDS wire-C_0_011f-613-R_34_667m
6930
6931 *** CELL: orangeTSMC090nm:wire90{sch}
6932 .SUBCKT wire90-613-layer_1-width_3 a b
6933 Xwire@0 a b wire-C_0_011f-613-R_34_667m
6934 .ENDS wire90-613-layer_1-width_3
6935
6936 *** CELL: orangeTSMC090nm:wire{sch}
6937 .SUBCKT wire-C_0_011f-598_6-R_34_667m a b
6938 Ccap@0 gnd net@14 2.195f
6939 Ccap@1 gnd net@8 2.195f
6940 Ccap@2 gnd net@11 2.195f
6941 Rres@0 net@14 a 3.459
6942 Rres@1 net@11 net@14 6.917
6943 Rres@2 b net@8 3.459
6944 Rres@3 net@8 net@11 6.917
6945 .ENDS wire-C_0_011f-598_6-R_34_667m
6946
6947 *** CELL: orangeTSMC090nm:wire90{sch}
6948 .SUBCKT wire90-598_6-layer_1-width_3 a b
6949 Xwire@0 a b wire-C_0_011f-598_6-R_34_667m
6950 .ENDS wire90-598_6-layer_1-width_3
6951
6952 *** CELL: orangeTSMC090nm:wire{sch}
6953 .SUBCKT wire-C_0_011f-611-R_34_667m a b
6954 Ccap@0 gnd net@14 2.24f
6955 Ccap@1 gnd net@8 2.24f
6956 Ccap@2 gnd net@11 2.24f
6957 Rres@0 net@14 a 3.53
6958 Rres@1 net@11 net@14 7.06
6959 Rres@2 b net@8 3.53
6960 Rres@3 net@8 net@11 7.06
6961 .ENDS wire-C_0_011f-611-R_34_667m
6962
6963 *** CELL: orangeTSMC090nm:wire90{sch}
6964 .SUBCKT wire90-611-layer_1-width_3 a b
6965 Xwire@0 a b wire-C_0_011f-611-R_34_667m
6966 .ENDS wire90-611-layer_1-width_3
6967
6968 *** CELL: orangeTSMC090nm:wire{sch}
6969 .SUBCKT wire-C_0_011f-591_9-R_34_667m a b
6970 Ccap@0 gnd net@14 2.17f
6971 Ccap@1 gnd net@8 2.17f
6972 Ccap@2 gnd net@11 2.17f
6973 Rres@0 net@14 a 3.42
6974 Rres@1 net@11 net@14 6.84
6975 Rres@2 b net@8 3.42
6976 Rres@3 net@8 net@11 6.84
6977 .ENDS wire-C_0_011f-591_9-R_34_667m
6978
6979 *** CELL: orangeTSMC090nm:wire90{sch}
6980 .SUBCKT wire90-591_9-layer_1-width_3 a b
6981 Xwire@0 a b wire-C_0_011f-591_9-R_34_667m
6982 .ENDS wire90-591_9-layer_1-width_3
6983
6984 *** CELL: orangeTSMC090nm:wire{sch}
6985 .SUBCKT wire-C_0_011f-606-R_34_667m a b
6986 Ccap@0 gnd net@14 2.222f
6987 Ccap@1 gnd net@8 2.222f
6988 Ccap@2 gnd net@11 2.222f
6989 Rres@0 net@14 a 3.501
6990 Rres@1 net@11 net@14 7.003
6991 Rres@2 b net@8 3.501
6992 Rres@3 net@8 net@11 7.003
6993 .ENDS wire-C_0_011f-606-R_34_667m
6994
6995 *** CELL: orangeTSMC090nm:wire90{sch}
6996 .SUBCKT wire90-606-layer_1-width_3 a b
6997 Xwire@0 a b wire-C_0_011f-606-R_34_667m
6998 .ENDS wire90-606-layer_1-width_3
6999
7000 *** CELL: orangeTSMC090nm:wire{sch}
7001 .SUBCKT wire-C_0_011f-1186_7-R_34_667m a b
7002 Ccap@0 gnd net@14 4.351f
7003 Ccap@1 gnd net@8 4.351f
7004 Ccap@2 gnd net@11 4.351f
7005 Rres@0 net@14 a 6.856
7006 Rres@1 net@11 net@14 13.713
7007 Rres@2 b net@8 6.856
7008 Rres@3 net@8 net@11 13.713
7009 .ENDS wire-C_0_011f-1186_7-R_34_667m
7010
7011 *** CELL: orangeTSMC090nm:wire90{sch}
7012 .SUBCKT wire90-1186_7-layer_1-width_3 a b
7013 Xwire@0 a b wire-C_0_011f-1186_7-R_34_667m
7014 .ENDS wire90-1186_7-layer_1-width_3
7015
7016 *** CELL: orangeTSMC090nm:wire{sch}
7017 .SUBCKT wire-C_0_011f-1241_2-R_34_667m a b
7018 Ccap@0 gnd net@14 4.551f
7019 Ccap@1 gnd net@8 4.551f
7020 Ccap@2 gnd net@11 4.551f
7021 Rres@0 net@14 a 7.171
7022 Rres@1 net@11 net@14 14.343
7023 Rres@2 b net@8 7.171
7024 Rres@3 net@8 net@11 14.343
7025 .ENDS wire-C_0_011f-1241_2-R_34_667m
7026
7027 *** CELL: orangeTSMC090nm:wire90{sch}
7028 .SUBCKT wire90-1241_2-layer_1-width_3 a b
7029 Xwire@0 a b wire-C_0_011f-1241_2-R_34_667m
7030 .ENDS wire90-1241_2-layer_1-width_3
7031
7032 *** CELL: orangeTSMC090nm:wire{sch}
7033 .SUBCKT wire-C_0_011f-1192_7-R_34_667m a b
7034 Ccap@0 gnd net@14 4.373f
7035 Ccap@1 gnd net@8 4.373f
7036 Ccap@2 gnd net@11 4.373f
7037 Rres@0 net@14 a 6.891
7038 Rres@1 net@11 net@14 13.782
7039 Rres@2 b net@8 6.891
7040 Rres@3 net@8 net@11 13.782
7041 .ENDS wire-C_0_011f-1192_7-R_34_667m
7042
7043 *** CELL: orangeTSMC090nm:wire90{sch}
7044 .SUBCKT wire90-1192_7-layer_1-width_3 a b
7045 Xwire@0 a b wire-C_0_011f-1192_7-R_34_667m
7046 .ENDS wire90-1192_7-layer_1-width_3
7047
7048 *** CELL: orangeTSMC090nm:wire{sch}
7049 .SUBCKT wire-C_0_011f-1239_2-R_34_667m a b
7050 Ccap@0 gnd net@14 4.544f
7051 Ccap@1 gnd net@8 4.544f
7052 Ccap@2 gnd net@11 4.544f
7053 Rres@0 net@14 a 7.16
7054 Rres@1 net@11 net@14 14.32
7055 Rres@2 b net@8 7.16
7056 Rres@3 net@8 net@11 14.32
7057 .ENDS wire-C_0_011f-1239_2-R_34_667m
7058
7059 *** CELL: orangeTSMC090nm:wire90{sch}
7060 .SUBCKT wire90-1239_2-layer_1-width_3 a b
7061 Xwire@0 a b wire-C_0_011f-1239_2-R_34_667m
7062 .ENDS wire90-1239_2-layer_1-width_3
7063
7064 *** CELL: orangeTSMC090nm:wire{sch}
7065 .SUBCKT wire-C_0_011f-1190_7-R_34_667m a b
7066 Ccap@0 gnd net@14 4.366f
7067 Ccap@1 gnd net@8 4.366f
7068 Ccap@2 gnd net@11 4.366f
7069 Rres@0 net@14 a 6.88
7070 Rres@1 net@11 net@14 13.759
7071 Rres@2 b net@8 6.88
7072 Rres@3 net@8 net@11 13.759
7073 .ENDS wire-C_0_011f-1190_7-R_34_667m
7074
7075 *** CELL: orangeTSMC090nm:wire90{sch}
7076 .SUBCKT wire90-1190_7-layer_1-width_3 a b
7077 Xwire@0 a b wire-C_0_011f-1190_7-R_34_667m
7078 .ENDS wire90-1190_7-layer_1-width_3
7079
7080 *** CELL: orangeTSMC090nm:wire{sch}
7081 .SUBCKT wire-C_0_011f-1268_7-R_34_667m a b
7082 Ccap@0 gnd net@14 4.652f
7083 Ccap@1 gnd net@8 4.652f
7084 Ccap@2 gnd net@11 4.652f
7085 Rres@0 net@14 a 7.33
7086 Rres@1 net@11 net@14 14.661
7087 Rres@2 b net@8 7.33
7088 Rres@3 net@8 net@11 14.661
7089 .ENDS wire-C_0_011f-1268_7-R_34_667m
7090
7091 *** CELL: orangeTSMC090nm:wire90{sch}
7092 .SUBCKT wire90-1268_7-layer_1-width_3 a b
7093 Xwire@0 a b wire-C_0_011f-1268_7-R_34_667m
7094 .ENDS wire90-1268_7-layer_1-width_3
7095
7096 *** CELL: orangeTSMC090nm:wire{sch}
7097 .SUBCKT wire-C_0_011f-1187_7-R_34_667m a b
7098 Ccap@0 gnd net@14 4.355f
7099 Ccap@1 gnd net@8 4.355f
7100 Ccap@2 gnd net@11 4.355f
7101 Rres@0 net@14 a 6.862
7102 Rres@1 net@11 net@14 13.725
7103 Rres@2 b net@8 6.862
7104 Rres@3 net@8 net@11 13.725
7105 .ENDS wire-C_0_011f-1187_7-R_34_667m
7106
7107 *** CELL: orangeTSMC090nm:wire90{sch}
7108 .SUBCKT wire90-1187_7-layer_1-width_3 a b
7109 Xwire@0 a b wire-C_0_011f-1187_7-R_34_667m
7110 .ENDS wire90-1187_7-layer_1-width_3
7111
7112 *** CELL: orangeTSMC090nm:wire{sch}
7113 .SUBCKT wire-C_0_011f-1257_7-R_34_667m a b
7114 Ccap@0 gnd net@14 4.612f
7115 Ccap@1 gnd net@8 4.612f
7116 Ccap@2 gnd net@11 4.612f
7117 Rres@0 net@14 a 7.267
7118 Rres@1 net@11 net@14 14.533
7119 Rres@2 b net@8 7.267
7120 Rres@3 net@8 net@11 14.533
7121 .ENDS wire-C_0_011f-1257_7-R_34_667m
7122
7123 *** CELL: orangeTSMC090nm:wire90{sch}
7124 .SUBCKT wire90-1257_7-layer_1-width_3 a b
7125 Xwire@0 a b wire-C_0_011f-1257_7-R_34_667m
7126 .ENDS wire90-1257_7-layer_1-width_3
7127
7128 *** CELL: orangeTSMC090nm:wire{sch}
7129 .SUBCKT wire-C_0_011f-1190_2-R_34_667m a b
7130 Ccap@0 gnd net@14 4.364f
7131 Ccap@1 gnd net@8 4.364f
7132 Ccap@2 gnd net@11 4.364f
7133 Rres@0 net@14 a 6.877
7134 Rres@1 net@11 net@14 13.753
7135 Rres@2 b net@8 6.877
7136 Rres@3 net@8 net@11 13.753
7137 .ENDS wire-C_0_011f-1190_2-R_34_667m
7138
7139 *** CELL: orangeTSMC090nm:wire90{sch}
7140 .SUBCKT wire90-1190_2-layer_1-width_3 a b
7141 Xwire@0 a b wire-C_0_011f-1190_2-R_34_667m
7142 .ENDS wire90-1190_2-layer_1-width_3
7143
7144 *** CELL: orangeTSMC090nm:wire{sch}
7145 .SUBCKT wire-C_0_011f-1197_6-R_34_667m a b
7146 Ccap@0 gnd net@14 4.391f
7147 Ccap@1 gnd net@8 4.391f
7148 Ccap@2 gnd net@11 4.391f
7149 Rres@0 net@14 a 6.919
7150 Rres@1 net@11 net@14 13.839
7151 Rres@2 b net@8 6.919
7152 Rres@3 net@8 net@11 13.839
7153 .ENDS wire-C_0_011f-1197_6-R_34_667m
7154
7155 *** CELL: orangeTSMC090nm:wire90{sch}
7156 .SUBCKT wire90-1197_6-layer_1-width_3 a b
7157 Xwire@0 a b wire-C_0_011f-1197_6-R_34_667m
7158 .ENDS wire90-1197_6-layer_1-width_3
7159
7160 *** CELL: orangeTSMC090nm:wire{sch}
7161 .SUBCKT wire-C_0_011f-1171-R_34_667m a b
7162 Ccap@0 gnd net@14 4.294f
7163 Ccap@1 gnd net@8 4.294f
7164 Ccap@2 gnd net@11 4.294f
7165 Rres@0 net@14 a 6.766
7166 Rres@1 net@11 net@14 13.532
7167 Rres@2 b net@8 6.766
7168 Rres@3 net@8 net@11 13.532
7169 .ENDS wire-C_0_011f-1171-R_34_667m
7170
7171 *** CELL: orangeTSMC090nm:wire90{sch}
7172 .SUBCKT wire90-1171-layer_1-width_3 a b
7173 Xwire@0 a b wire-C_0_011f-1171-R_34_667m
7174 .ENDS wire90-1171-layer_1-width_3
7175
7176 *** CELL: orangeTSMC090nm:wire{sch}
7177 .SUBCKT wire-C_0_011f-1186_6-R_34_667m a b
7178 Ccap@0 gnd net@14 4.351f
7179 Ccap@1 gnd net@8 4.351f
7180 Ccap@2 gnd net@11 4.351f
7181 Rres@0 net@14 a 6.856
7182 Rres@1 net@11 net@14 13.712
7183 Rres@2 b net@8 6.856
7184 Rres@3 net@8 net@11 13.712
7185 .ENDS wire-C_0_011f-1186_6-R_34_667m
7186
7187 *** CELL: orangeTSMC090nm:wire90{sch}
7188 .SUBCKT wire90-1186_6-layer_1-width_3 a b
7189 Xwire@0 a b wire-C_0_011f-1186_6-R_34_667m
7190 .ENDS wire90-1186_6-layer_1-width_3
7191
7192 *** CELL: orangeTSMC090nm:wire{sch}
7193 .SUBCKT wire-C_0_011f-1178-R_34_667m a b
7194 Ccap@0 gnd net@14 4.319f
7195 Ccap@1 gnd net@8 4.319f
7196 Ccap@2 gnd net@11 4.319f
7197 Rres@0 net@14 a 6.806
7198 Rres@1 net@11 net@14 13.612
7199 Rres@2 b net@8 6.806
7200 Rres@3 net@8 net@11 13.612
7201 .ENDS wire-C_0_011f-1178-R_34_667m
7202
7203 *** CELL: orangeTSMC090nm:wire90{sch}
7204 .SUBCKT wire90-1178-layer_1-width_3 a b
7205 Xwire@0 a b wire-C_0_011f-1178-R_34_667m
7206 .ENDS wire90-1178-layer_1-width_3
7207
7208 *** CELL: orangeTSMC090nm:wire{sch}
7209 .SUBCKT wire-C_0_011f-1216_1-R_34_667m a b
7210 Ccap@0 gnd net@14 4.459f
7211 Ccap@1 gnd net@8 4.459f
7212 Ccap@2 gnd net@11 4.459f
7213 Rres@0 net@14 a 7.026
7214 Rres@1 net@11 net@14 14.053
7215 Rres@2 b net@8 7.026
7216 Rres@3 net@8 net@11 14.053
7217 .ENDS wire-C_0_011f-1216_1-R_34_667m
7218
7219 *** CELL: orangeTSMC090nm:wire90{sch}
7220 .SUBCKT wire90-1216_1-layer_1-width_3 a b
7221 Xwire@0 a b wire-C_0_011f-1216_1-R_34_667m
7222 .ENDS wire90-1216_1-layer_1-width_3
7223
7224 *** CELL: orangeTSMC090nm:wire{sch}
7225 .SUBCKT wire-C_0_011f-1172_5-R_34_667m a b
7226 Ccap@0 gnd net@14 4.299f
7227 Ccap@1 gnd net@8 4.299f
7228 Ccap@2 gnd net@11 4.299f
7229 Rres@0 net@14 a 6.774
7230 Rres@1 net@11 net@14 13.549
7231 Rres@2 b net@8 6.774
7232 Rres@3 net@8 net@11 13.549
7233 .ENDS wire-C_0_011f-1172_5-R_34_667m
7234
7235 *** CELL: orangeTSMC090nm:wire90{sch}
7236 .SUBCKT wire90-1172_5-layer_1-width_3 a b
7237 Xwire@0 a b wire-C_0_011f-1172_5-R_34_667m
7238 .ENDS wire90-1172_5-layer_1-width_3
7239
7240 *** CELL: orangeTSMC090nm:wire{sch}
7241 .SUBCKT wire-C_0_011f-1214_1-R_34_667m a b
7242 Ccap@0 gnd net@14 4.452f
7243 Ccap@1 gnd net@8 4.452f
7244 Ccap@2 gnd net@11 4.452f
7245 Rres@0 net@14 a 7.015
7246 Rres@1 net@11 net@14 14.03
7247 Rres@2 b net@8 7.015
7248 Rres@3 net@8 net@11 14.03
7249 .ENDS wire-C_0_011f-1214_1-R_34_667m
7250
7251 *** CELL: orangeTSMC090nm:wire90{sch}
7252 .SUBCKT wire90-1214_1-layer_1-width_3 a b
7253 Xwire@0 a b wire-C_0_011f-1214_1-R_34_667m
7254 .ENDS wire90-1214_1-layer_1-width_3
7255
7256 *** CELL: orangeTSMC090nm:wire{sch}
7257 .SUBCKT wire-C_0_011f-1166_5-R_34_667m a b
7258 Ccap@0 gnd net@14 4.277f
7259 Ccap@1 gnd net@8 4.277f
7260 Ccap@2 gnd net@11 4.277f
7261 Rres@0 net@14 a 6.74
7262 Rres@1 net@11 net@14 13.48
7263 Rres@2 b net@8 6.74
7264 Rres@3 net@8 net@11 13.48
7265 .ENDS wire-C_0_011f-1166_5-R_34_667m
7266
7267 *** CELL: orangeTSMC090nm:wire90{sch}
7268 .SUBCKT wire90-1166_5-layer_1-width_3 a b
7269 Xwire@0 a b wire-C_0_011f-1166_5-R_34_667m
7270 .ENDS wire90-1166_5-layer_1-width_3
7271
7272 *** CELL: orangeTSMC090nm:wire{sch}
7273 .SUBCKT wire-C_0_011f-1203_1-R_34_667m a b
7274 Ccap@0 gnd net@14 4.411f
7275 Ccap@1 gnd net@8 4.411f
7276 Ccap@2 gnd net@11 4.411f
7277 Rres@0 net@14 a 6.951
7278 Rres@1 net@11 net@14 13.902
7279 Rres@2 b net@8 6.951
7280 Rres@3 net@8 net@11 13.902
7281 .ENDS wire-C_0_011f-1203_1-R_34_667m
7282
7283 *** CELL: orangeTSMC090nm:wire90{sch}
7284 .SUBCKT wire90-1203_1-layer_1-width_3 a b
7285 Xwire@0 a b wire-C_0_011f-1203_1-R_34_667m
7286 .ENDS wire90-1203_1-layer_1-width_3
7287
7288 *** CELL: orangeTSMC090nm:wire{sch}
7289 .SUBCKT wire-C_0_011f-1199_2-R_34_667m a b
7290 Ccap@0 gnd net@14 4.397f
7291 Ccap@1 gnd net@8 4.397f
7292 Ccap@2 gnd net@11 4.397f
7293 Rres@0 net@14 a 6.929
7294 Rres@1 net@11 net@14 13.857
7295 Rres@2 b net@8 6.929
7296 Rres@3 net@8 net@11 13.857
7297 .ENDS wire-C_0_011f-1199_2-R_34_667m
7298
7299 *** CELL: orangeTSMC090nm:wire90{sch}
7300 .SUBCKT wire90-1199_2-layer_1-width_3 a b
7301 Xwire@0 a b wire-C_0_011f-1199_2-R_34_667m
7302 .ENDS wire90-1199_2-layer_1-width_3
7303
7304 *** CELL: orangeTSMC090nm:wire{sch}
7305 .SUBCKT wire-C_0_011f-1217_2-R_34_667m a b
7306 Ccap@0 gnd net@14 4.463f
7307 Ccap@1 gnd net@8 4.463f
7308 Ccap@2 gnd net@11 4.463f
7309 Rres@0 net@14 a 7.033
7310 Rres@1 net@11 net@14 14.065
7311 Rres@2 b net@8 7.033
7312 Rres@3 net@8 net@11 14.065
7313 .ENDS wire-C_0_011f-1217_2-R_34_667m
7314
7315 *** CELL: orangeTSMC090nm:wire90{sch}
7316 .SUBCKT wire90-1217_2-layer_1-width_3 a b
7317 Xwire@0 a b wire-C_0_011f-1217_2-R_34_667m
7318 .ENDS wire90-1217_2-layer_1-width_3
7319
7320 *** CELL: orangeTSMC090nm:wire{sch}
7321 .SUBCKT wire-C_0_011f-1208_2-R_34_667m a b
7322 Ccap@0 gnd net@14 4.43f
7323 Ccap@1 gnd net@8 4.43f
7324 Ccap@2 gnd net@11 4.43f
7325 Rres@0 net@14 a 6.981
7326 Rres@1 net@11 net@14 13.961
7327 Rres@2 b net@8 6.981
7328 Rres@3 net@8 net@11 13.961
7329 .ENDS wire-C_0_011f-1208_2-R_34_667m
7330
7331 *** CELL: orangeTSMC090nm:wire90{sch}
7332 .SUBCKT wire90-1208_2-layer_1-width_3 a b
7333 Xwire@0 a b wire-C_0_011f-1208_2-R_34_667m
7334 .ENDS wire90-1208_2-layer_1-width_3
7335
7336 *** CELL: orangeTSMC090nm:wire{sch}
7337 .SUBCKT wire-C_0_011f-1215_2-R_34_667m a b
7338 Ccap@0 gnd net@14 4.456f
7339 Ccap@1 gnd net@8 4.456f
7340 Ccap@2 gnd net@11 4.456f
7341 Rres@0 net@14 a 7.021
7342 Rres@1 net@11 net@14 14.042
7343 Rres@2 b net@8 7.021
7344 Rres@3 net@8 net@11 14.042
7345 .ENDS wire-C_0_011f-1215_2-R_34_667m
7346
7347 *** CELL: orangeTSMC090nm:wire90{sch}
7348 .SUBCKT wire90-1215_2-layer_1-width_3 a b
7349 Xwire@0 a b wire-C_0_011f-1215_2-R_34_667m
7350 .ENDS wire90-1215_2-layer_1-width_3
7351
7352 *** CELL: orangeTSMC090nm:wire{sch}
7353 .SUBCKT wire-C_0_011f-1205_2-R_34_667m a b
7354 Ccap@0 gnd net@14 4.419f
7355 Ccap@1 gnd net@8 4.419f
7356 Ccap@2 gnd net@11 4.419f
7357 Rres@0 net@14 a 6.963
7358 Rres@1 net@11 net@14 13.927
7359 Rres@2 b net@8 6.963
7360 Rres@3 net@8 net@11 13.927
7361 .ENDS wire-C_0_011f-1205_2-R_34_667m
7362
7363 *** CELL: orangeTSMC090nm:wire90{sch}
7364 .SUBCKT wire90-1205_2-layer_1-width_3 a b
7365 Xwire@0 a b wire-C_0_011f-1205_2-R_34_667m
7366 .ENDS wire90-1205_2-layer_1-width_3
7367
7368 *** CELL: orangeTSMC090nm:wire{sch}
7369 .SUBCKT wire-C_0_011f-1244_7-R_34_667m a b
7370 Ccap@0 gnd net@14 4.564f
7371 Ccap@1 gnd net@8 4.564f
7372 Ccap@2 gnd net@11 4.564f
7373 Rres@0 net@14 a 7.192
7374 Rres@1 net@11 net@14 14.383
7375 Rres@2 b net@8 7.192
7376 Rres@3 net@8 net@11 14.383
7377 .ENDS wire-C_0_011f-1244_7-R_34_667m
7378
7379 *** CELL: orangeTSMC090nm:wire90{sch}
7380 .SUBCKT wire90-1244_7-layer_1-width_3 a b
7381 Xwire@0 a b wire-C_0_011f-1244_7-R_34_667m
7382 .ENDS wire90-1244_7-layer_1-width_3
7383
7384 *** CELL: orangeTSMC090nm:wire{sch}
7385 .SUBCKT wire-C_0_011f-1184_2-R_34_667m a b
7386 Ccap@0 gnd net@14 4.342f
7387 Ccap@1 gnd net@8 4.342f
7388 Ccap@2 gnd net@11 4.342f
7389 Rres@0 net@14 a 6.842
7390 Rres@1 net@11 net@14 13.684
7391 Rres@2 b net@8 6.842
7392 Rres@3 net@8 net@11 13.684
7393 .ENDS wire-C_0_011f-1184_2-R_34_667m
7394
7395 *** CELL: orangeTSMC090nm:wire90{sch}
7396 .SUBCKT wire90-1184_2-layer_1-width_3 a b
7397 Xwire@0 a b wire-C_0_011f-1184_2-R_34_667m
7398 .ENDS wire90-1184_2-layer_1-width_3
7399
7400 *** CELL: orangeTSMC090nm:wire{sch}
7401 .SUBCKT wire-C_0_011f-1233_7-R_34_667m a b
7402 Ccap@0 gnd net@14 4.524f
7403 Ccap@1 gnd net@8 4.524f
7404 Ccap@2 gnd net@11 4.524f
7405 Rres@0 net@14 a 7.128
7406 Rres@1 net@11 net@14 14.256
7407 Rres@2 b net@8 7.128
7408 Rres@3 net@8 net@11 14.256
7409 .ENDS wire-C_0_011f-1233_7-R_34_667m
7410
7411 *** CELL: orangeTSMC090nm:wire90{sch}
7412 .SUBCKT wire90-1233_7-layer_1-width_3 a b
7413 Xwire@0 a b wire-C_0_011f-1233_7-R_34_667m
7414 .ENDS wire90-1233_7-layer_1-width_3
7415
7416 *** CELL: orangeTSMC090nm:wire{sch}
7417 .SUBCKT wire-C_0_011f-1187_2-R_34_667m a b
7418 Ccap@0 gnd net@14 4.353f
7419 Ccap@1 gnd net@8 4.353f
7420 Ccap@2 gnd net@11 4.353f
7421 Rres@0 net@14 a 6.859
7422 Rres@1 net@11 net@14 13.719
7423 Rres@2 b net@8 6.859
7424 Rres@3 net@8 net@11 13.719
7425 .ENDS wire-C_0_011f-1187_2-R_34_667m
7426
7427 *** CELL: orangeTSMC090nm:wire90{sch}
7428 .SUBCKT wire90-1187_2-layer_1-width_3 a b
7429 Xwire@0 a b wire-C_0_011f-1187_2-R_34_667m
7430 .ENDS wire90-1187_2-layer_1-width_3
7431
7432 *** CELL: orangeTSMC090nm:wire{sch}
7433 .SUBCKT wire-C_0_011f-1215_6-R_34_667m a b
7434 Ccap@0 gnd net@14 4.457f
7435 Ccap@1 gnd net@8 4.457f
7436 Ccap@2 gnd net@11 4.457f
7437 Rres@0 net@14 a 7.023
7438 Rres@1 net@11 net@14 14.047
7439 Rres@2 b net@8 7.023
7440 Rres@3 net@8 net@11 14.047
7441 .ENDS wire-C_0_011f-1215_6-R_34_667m
7442
7443 *** CELL: orangeTSMC090nm:wire90{sch}
7444 .SUBCKT wire90-1215_6-layer_1-width_3 a b
7445 Xwire@0 a b wire-C_0_011f-1215_6-R_34_667m
7446 .ENDS wire90-1215_6-layer_1-width_3
7447
7448 *** CELL: orangeTSMC090nm:wire{sch}
7449 .SUBCKT wire-C_0_011f-1168-R_34_667m a b
7450 Ccap@0 gnd net@14 4.283f
7451 Ccap@1 gnd net@8 4.283f
7452 Ccap@2 gnd net@11 4.283f
7453 Rres@0 net@14 a 6.748
7454 Rres@1 net@11 net@14 13.497
7455 Rres@2 b net@8 6.748
7456 Rres@3 net@8 net@11 13.497
7457 .ENDS wire-C_0_011f-1168-R_34_667m
7458
7459 *** CELL: orangeTSMC090nm:wire90{sch}
7460 .SUBCKT wire90-1168-layer_1-width_3 a b
7461 Xwire@0 a b wire-C_0_011f-1168-R_34_667m
7462 .ENDS wire90-1168-layer_1-width_3
7463
7464 *** CELL: orangeTSMC090nm:wire{sch}
7465 .SUBCKT wire-C_0_011f-1204_6-R_34_667m a b
7466 Ccap@0 gnd net@14 4.417f
7467 Ccap@1 gnd net@8 4.417f
7468 Ccap@2 gnd net@11 4.417f
7469 Rres@0 net@14 a 6.96
7470 Rres@1 net@11 net@14 13.92
7471 Rres@2 b net@8 6.96
7472 Rres@3 net@8 net@11 13.92
7473 .ENDS wire-C_0_011f-1204_6-R_34_667m
7474
7475 *** CELL: orangeTSMC090nm:wire90{sch}
7476 .SUBCKT wire90-1204_6-layer_1-width_3 a b
7477 Xwire@0 a b wire-C_0_011f-1204_6-R_34_667m
7478 .ENDS wire90-1204_6-layer_1-width_3
7479
7480 *** CELL: orangeTSMC090nm:wire{sch}
7481 .SUBCKT wire-C_0_011f-1234_1-R_34_667m a b
7482 Ccap@0 gnd net@14 4.525f
7483 Ccap@1 gnd net@8 4.525f
7484 Ccap@2 gnd net@11 4.525f
7485 Rres@0 net@14 a 7.13
7486 Rres@1 net@11 net@14 14.261
7487 Rres@2 b net@8 7.13
7488 Rres@3 net@8 net@11 14.261
7489 .ENDS wire-C_0_011f-1234_1-R_34_667m
7490
7491 *** CELL: orangeTSMC090nm:wire90{sch}
7492 .SUBCKT wire90-1234_1-layer_1-width_3 a b
7493 Xwire@0 a b wire-C_0_011f-1234_1-R_34_667m
7494 .ENDS wire90-1234_1-layer_1-width_3
7495
7496 *** CELL: orangeTSMC090nm:wire{sch}
7497 .SUBCKT wire-C_0_011f-1169_5-R_34_667m a b
7498 Ccap@0 gnd net@14 4.288f
7499 Ccap@1 gnd net@8 4.288f
7500 Ccap@2 gnd net@11 4.288f
7501 Rres@0 net@14 a 6.757
7502 Rres@1 net@11 net@14 13.514
7503 Rres@2 b net@8 6.757
7504 Rres@3 net@8 net@11 13.514
7505 .ENDS wire-C_0_011f-1169_5-R_34_667m
7506
7507 *** CELL: orangeTSMC090nm:wire90{sch}
7508 .SUBCKT wire90-1169_5-layer_1-width_3 a b
7509 Xwire@0 a b wire-C_0_011f-1169_5-R_34_667m
7510 .ENDS wire90-1169_5-layer_1-width_3
7511
7512 *** CELL: orangeTSMC090nm:wire{sch}
7513 .SUBCKT wire-C_0_011f-1232_1-R_34_667m a b
7514 Ccap@0 gnd net@14 4.518f
7515 Ccap@1 gnd net@8 4.518f
7516 Ccap@2 gnd net@11 4.518f
7517 Rres@0 net@14 a 7.119
7518 Rres@1 net@11 net@14 14.238
7519 Rres@2 b net@8 7.119
7520 Rres@3 net@8 net@11 14.238
7521 .ENDS wire-C_0_011f-1232_1-R_34_667m
7522
7523 *** CELL: orangeTSMC090nm:wire90{sch}
7524 .SUBCKT wire90-1232_1-layer_1-width_3 a b
7525 Xwire@0 a b wire-C_0_011f-1232_1-R_34_667m
7526 .ENDS wire90-1232_1-layer_1-width_3
7527
7528 *** CELL: orangeTSMC090nm:wire{sch}
7529 .SUBCKT wire-C_0_011f-1163_5-R_34_667m a b
7530 Ccap@0 gnd net@14 4.266f
7531 Ccap@1 gnd net@8 4.266f
7532 Ccap@2 gnd net@11 4.266f
7533 Rres@0 net@14 a 6.722
7534 Rres@1 net@11 net@14 13.445
7535 Rres@2 b net@8 6.722
7536 Rres@3 net@8 net@11 13.445
7537 .ENDS wire-C_0_011f-1163_5-R_34_667m
7538
7539 *** CELL: orangeTSMC090nm:wire90{sch}
7540 .SUBCKT wire90-1163_5-layer_1-width_3 a b
7541 Xwire@0 a b wire-C_0_011f-1163_5-R_34_667m
7542 .ENDS wire90-1163_5-layer_1-width_3
7543
7544 *** CELL: orangeTSMC090nm:wire{sch}
7545 .SUBCKT wire-C_0_011f-1221_1-R_34_667m a b
7546 Ccap@0 gnd net@14 4.477f
7547 Ccap@1 gnd net@8 4.477f
7548 Ccap@2 gnd net@11 4.477f
7549 Rres@0 net@14 a 7.055
7550 Rres@1 net@11 net@14 14.11
7551 Rres@2 b net@8 7.055
7552 Rres@3 net@8 net@11 14.11
7553 .ENDS wire-C_0_011f-1221_1-R_34_667m
7554
7555 *** CELL: orangeTSMC090nm:wire90{sch}
7556 .SUBCKT wire90-1221_1-layer_1-width_3 a b
7557 Xwire@0 a b wire-C_0_011f-1221_1-R_34_667m
7558 .ENDS wire90-1221_1-layer_1-width_3
7559
7560 *** CELL: fifoL:split10{sch}
7561 .SUBCKT split10 clS[F] clS[T] cl[F] cl[T] in[10] in[11] in[12] in[13] in[14] 
7562 +in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] 
7563 +in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] 
7564 +in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc out[10] out[11] 
7565 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
7566 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
7567 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] out[3] 
7568 +out[4] out[5] out[6] out[7] out[8] out[9] pred rd[F] rd[T] sin sout succ
7569 XsplitEnd@0 clS[F] clS[T] cl[F] cl[T] a[10] a[11] a[12] a[13] a[14] a[15] 
7570 +a[16] a[17] a[18] a[19] a[1] a[20] a[21] a[22] a[23] a[24] a[25] a[26] a[27] 
7571 +a[28] a[29] a[2] a[30] a[31] a[32] a[33] a[34] a[35] a[36] a[3] a[4] a[5] 
7572 +a[6] a[7] a[8] a[9] b[10] b[11] b[12] b[13] b[14] b[15] b[16] b[17] b[18] 
7573 +b[19] b[1] b[20] b[21] b[22] b[23] b[24] b[25] b[26] b[27] b[28] b[29] b[2] 
7574 +b[30] b[31] b[32] b[33] b[34] b[35] b[36] b[3] b[4] b[5] b[6] b[7] b[8] b[9] 
7575 +mc out[10] out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] 
7576 +out[19] out[1] out[20] out[21] out[22] out[23] out[24] out[25] out[26] 
7577 +out[27] out[28] out[29] out[2] out[30] out[31] out[32] out[33] out[34] 
7578 +out[35] out[36] out[3] out[4] out[5] out[6] out[7] out[8] out[9] net@336 
7579 +net@337 rd[F] rd[T] net@335 sout succ splitEnd
7580 XsplitSta@0 clS[F] clS[T] cl[F] cl[T] in[10] in[11] in[12] in[13] in[14] 
7581 +in[15] in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] 
7582 +in[25] in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] 
7583 +in[35] in[36] in[3] in[4] in[5] in[6] in[7] in[8] in[9] mc x[10] x[11] x[12] 
7584 +x[13] x[14] x[15] x[16] x[17] x[18] x[19] x[1] x[20] x[21] x[22] x[23] x[24] 
7585 +x[25] x[26] x[27] x[28] x[29] x[2] x[30] x[31] x[32] x[33] x[34] x[35] x[36] 
7586 +x[3] x[4] x[5] x[6] x[7] x[8] x[9] pred rd[F] rd[T] sin net@315 net@312 
7587 +net@313 splitStart
7588 XsplitSta@1 clS[F] clS[T] clS[F] clS[T] cl[F] cl[T] cl[F] cl[T] x[10] x[11] 
7589 +x[12] x[13] x[14] x[15] x[16] x[17] x[18] x[19] x[1] x[20] x[21] x[22] x[23] 
7590 +x[24] x[25] x[26] x[27] x[28] x[29] x[2] x[30] x[31] x[32] x[33] x[34] x[35] 
7591 +x[36] x[3] x[4] x[5] x[6] x[7] x[8] x[9] mc mc a[10] a[11] a[12] a[13] a[14] 
7592 +a[15] a[16] a[17] a[18] a[19] a[1] a[20] a[21] a[22] a[23] a[24] a[25] a[26] 
7593 +a[27] a[28] a[29] a[2] a[30] a[31] a[32] a[33] a[34] a[35] a[36] a[3] a[4] 
7594 +a[5] a[6] a[7] a[8] a[9] net@245 rd[F] rd[T] rd[F] rd[T] net@285 net@252 
7595 +net@251 net@270 net@276 splitStageDx4
7596 XsplitSta@2 clS[F] clS[T] clS[F] clS[T] cl[F] cl[T] cl[F] cl[T] x[10] x[11] 
7597 +x[12] x[13] x[14] x[15] x[16] x[17] x[18] x[19] x[1] x[20] x[21] x[22] x[23] 
7598 +x[24] x[25] x[26] x[27] x[28] x[29] x[2] x[30] x[31] x[32] x[33] x[34] x[35] 
7599 +x[36] x[3] x[4] x[5] x[6] x[7] x[8] x[9] mc mc b[10] b[11] b[12] b[13] b[14] 
7600 +b[15] b[16] b[17] b[18] b[19] b[1] b[20] b[21] b[22] b[23] b[24] b[25] b[26] 
7601 +b[27] b[28] b[29] b[2] b[30] b[31] b[32] b[33] b[34] b[35] b[36] b[3] b[4] 
7602 +b[5] b[6] b[7] b[8] b[9] net@248 rd[F] rd[T] rd[F] rd[T] net@316 net@309 
7603 +net@307 net@322 net@279 splitStageDx4
7604 Xwire90@0 net@316 net@251 wire90-1085-layer_1-width_3
7605 Xwire90@1 net@307 net@309 wire90-2816_7-layer_1-width_3
7606 Xwire90@2 net@313 net@248 wire90-1847-layer_1-width_3
7607 Xwire90@3 net@312 net@245 wire90-1161-layer_1-width_3
7608 Xwire90@4 net@315 net@285 wire90-941-layer_1-width_3
7609 Xwire90@5 net@322 net@252 wire90-1085-layer_1-width_3
7610 Xwire90@6 net@270 net@335 wire90-992_5-layer_1-width_3
7611 Xwire90@7 net@276 net@336 wire90-924_4-layer_1-width_3
7612 Xwire90@8 net@279 net@337 wire90-1463_4-layer_1-width_3
7613 Xwire90@9 x[1] wire90@9_b wire90-1346_1-layer_1-width_3
7614 Xwire90@10 x[2] wire90@10_b wire90-1337_6-layer_1-width_3
7615 Xwire90@11 x[3] wire90@11_b wire90-1339_1-layer_1-width_3
7616 Xwire90@12 x[4] wire90@12_b wire90-1356_6-layer_1-width_3
7617 Xwire90@13 x[5] wire90@13_b wire90-1341_1-layer_1-width_3
7618 Xwire90@14 x[6] wire90@14_b wire90-1345_1-layer_1-width_3
7619 Xwire90@15 x[7] wire90@15_b wire90-1361_4-layer_1-width_3
7620 Xwire90@16 x[8] wire90@16_b wire90-1342_1-layer_1-width_3
7621 Xwire90@17 x[9] wire90@17_b wire90-1349_6-layer_1-width_3
7622 Xwire90@18 x[10] wire90@18_b wire90-1345_8-layer_1-width_3
7623 Xwire90@19 x[11] wire90@19_b wire90-1346_7-layer_1-width_3
7624 Xwire90@20 x[12] wire90@20_b wire90-1330_8-layer_1-width_3
7625 Xwire90@21 x[13] wire90@21_b wire90-1339_7-layer_1-width_3
7626 Xwire90@22 x[14] wire90@22_b wire90-1353_3-layer_1-width_3
7627 Xwire90@23 x[15] wire90@23_b wire90-1355_2-layer_1-width_3
7628 Xwire90@24 x[16] wire90@24_b wire90-1359_3-layer_1-width_3
7629 Xwire90@25 x[17] wire90@25_b wire90-1357_2-layer_1-width_3
7630 Xwire90@26 x[18] wire90@26_b wire90-1353_3-layer_1-width_3
7631 Xwire90@27 x[19] wire90@27_b wire90-1356_6-layer_1-width_3
7632 Xwire90@28 x[20] wire90@28_b wire90-1356_1-layer_1-width_3
7633 Xwire90@29 x[21] wire90@29_b wire90-1349_6-layer_1-width_3
7634 Xwire90@30 x[22] wire90@30_b wire90-1379_1-layer_1-width_3
7635 Xwire90@31 x[23] wire90@31_b wire90-1351_6-layer_1-width_3
7636 Xwire90@32 x[24] wire90@32_b wire90-1376_6-layer_1-width_3
7637 Xwire90@33 x[25] wire90@33_b wire90-1372_4-layer_1-width_3
7638 Xwire90@34 x[26] wire90@34_b wire90-1373_6-layer_1-width_3
7639 Xwire90@35 x[27] wire90@35_b wire90-1360_1-layer_1-width_3
7640 Xwire90@36 x[28] wire90@36_b wire90-1323_3-layer_1-width_3
7641 Xwire90@37 x[29] wire90@37_b wire90-1336_2-layer_1-width_3
7642 Xwire90@38 x[30] wire90@38_b wire90-1330_3-layer_1-width_3
7643 Xwire90@39 x[31] wire90@39_b wire90-1329_2-layer_1-width_3
7644 Xwire90@40 x[32] wire90@40_b wire90-1325_8-layer_1-width_3
7645 Xwire90@41 x[33] wire90@41_b wire90-1344_7-layer_1-width_3
7646 Xwire90@42 x[34] wire90@42_b wire90-1327_8-layer_1-width_3
7647 Xwire90@43 x[35] wire90@43_b wire90-1346_7-layer_1-width_3
7648 Xwire90@44 x[36] wire90@44_b wire90-1321_8-layer_1-width_3
7649 Xwire90@45 a[1] wire90@45_b wire90-638-layer_1-width_3
7650 Xwire90@46 a[2] wire90@46_b wire90-638-layer_1-width_3
7651 Xwire90@47 a[3] wire90@47_b wire90-641-layer_1-width_3
7652 Xwire90@48 a[4] wire90@48_b wire90-644-layer_1-width_3
7653 Xwire90@49 a[5] wire90@49_b wire90-635-layer_1-width_3
7654 Xwire90@50 a[6] wire90@50_b wire90-666-layer_1-width_3
7655 Xwire90@51 a[7] wire90@51_b wire90-633_5-layer_1-width_3
7656 Xwire90@52 a[8] wire90@52_b wire90-655-layer_1-width_3
7657 Xwire90@53 a[9] wire90@53_b wire90-636_5-layer_1-width_3
7658 Xwire90@54 a[10] wire90@54_b wire90-594_5-layer_1-width_3
7659 Xwire90@55 a[11] wire90@55_b wire90-599_4-layer_1-width_3
7660 Xwire90@56 a[12] wire90@56_b wire90-590_5-layer_1-width_3
7661 Xwire90@57 a[13] wire90@57_b wire90-602_4-layer_1-width_3
7662 Xwire90@58 a[14] wire90@58_b wire90-607-layer_1-width_3
7663 Xwire90@59 a[15] wire90@59_b wire90-601_6-layer_1-width_3
7664 Xwire90@60 a[16] wire90@60_b wire90-605-layer_1-width_3
7665 Xwire90@61 a[17] wire90@61_b wire90-594_9-layer_1-width_3
7666 Xwire90@62 a[18] wire90@62_b wire90-600-layer_1-width_3
7667 Xwire90@63 a[19] wire90@63_b wire90-636_5-layer_1-width_3
7668 Xwire90@64 a[20] wire90@64_b wire90-635-layer_1-width_3
7669 Xwire90@65 a[21] wire90@65_b wire90-639_5-layer_1-width_3
7670 Xwire90@66 a[22] wire90@66_b wire90-641-layer_1-width_3
7671 Xwire90@67 a[23] wire90@67_b wire90-633_5-layer_1-width_3
7672 Xwire90@68 a[24] wire90@68_b wire90-655_5-layer_1-width_3
7673 Xwire90@69 a[25] wire90@69_b wire90-632-layer_1-width_3
7674 Xwire90@70 a[26] wire90@70_b wire90-645-layer_1-width_3
7675 Xwire90@71 a[27] wire90@71_b wire90-635-layer_1-width_3
7676 Xwire90@72 a[28] wire90@72_b wire90-600_5-layer_1-width_3
7677 Xwire90@73 a[29] wire90@73_b wire90-596_4-layer_1-width_3
7678 Xwire90@74 a[30] wire90@74_b wire90-595-layer_1-width_3
7679 Xwire90@75 a[31] wire90@75_b wire90-599_4-layer_1-width_3
7680 Xwire90@76 a[32] wire90@76_b wire90-613-layer_1-width_3
7681 Xwire90@77 a[33] wire90@77_b wire90-598_6-layer_1-width_3
7682 Xwire90@78 a[34] wire90@78_b wire90-611-layer_1-width_3
7683 Xwire90@79 a[35] wire90@79_b wire90-591_9-layer_1-width_3
7684 Xwire90@80 a[36] wire90@80_b wire90-606-layer_1-width_3
7685 Xwire90@81 b[1] wire90@81_b wire90-1186_7-layer_1-width_3
7686 Xwire90@82 b[2] wire90@82_b wire90-1241_2-layer_1-width_3
7687 Xwire90@83 b[3] wire90@83_b wire90-1192_7-layer_1-width_3
7688 Xwire90@84 b[4] wire90@84_b wire90-1239_2-layer_1-width_3
7689 Xwire90@85 b[5] wire90@85_b wire90-1190_7-layer_1-width_3
7690 Xwire90@86 b[6] wire90@86_b wire90-1268_7-layer_1-width_3
7691 Xwire90@87 b[7] wire90@87_b wire90-1187_7-layer_1-width_3
7692 Xwire90@88 b[8] wire90@88_b wire90-1257_7-layer_1-width_3
7693 Xwire90@89 b[9] wire90@89_b wire90-1190_2-layer_1-width_3
7694 Xwire90@90 b[10] wire90@90_b wire90-1197_6-layer_1-width_3
7695 Xwire90@91 b[11] wire90@91_b wire90-1171-layer_1-width_3
7696 Xwire90@92 b[12] wire90@92_b wire90-1186_6-layer_1-width_3
7697 Xwire90@93 b[13] wire90@93_b wire90-1178-layer_1-width_3
7698 Xwire90@94 b[14] wire90@94_b wire90-1216_1-layer_1-width_3
7699 Xwire90@95 b[15] wire90@95_b wire90-1172_5-layer_1-width_3
7700 Xwire90@96 b[16] wire90@96_b wire90-1214_1-layer_1-width_3
7701 Xwire90@97 b[17] wire90@97_b wire90-1166_5-layer_1-width_3
7702 Xwire90@98 b[18] wire90@98_b wire90-1203_1-layer_1-width_3
7703 Xwire90@99 b[19] wire90@99_b wire90-1199_2-layer_1-width_3
7704 Xwire90@100 b[20] wire90@100_b wire90-1217_2-layer_1-width_3
7705 Xwire90@101 b[21] wire90@101_b wire90-1208_2-layer_1-width_3
7706 Xwire90@102 b[22] wire90@102_b wire90-1215_2-layer_1-width_3
7707 Xwire90@103 b[23] wire90@103_b wire90-1205_2-layer_1-width_3
7708 Xwire90@104 b[24] wire90@104_b wire90-1244_7-layer_1-width_3
7709 Xwire90@105 b[25] wire90@105_b wire90-1184_2-layer_1-width_3
7710 Xwire90@106 b[26] wire90@106_b wire90-1233_7-layer_1-width_3
7711 Xwire90@107 b[27] wire90@107_b wire90-1187_2-layer_1-width_3
7712 Xwire90@108 b[28] wire90@108_b wire90-1215_6-layer_1-width_3
7713 Xwire90@109 b[29] wire90@109_b wire90-1168-layer_1-width_3
7714 Xwire90@110 b[30] wire90@110_b wire90-1204_6-layer_1-width_3
7715 Xwire90@111 b[31] wire90@111_b wire90-1171-layer_1-width_3
7716 Xwire90@112 b[32] wire90@112_b wire90-1234_1-layer_1-width_3
7717 Xwire90@113 b[33] wire90@113_b wire90-1169_5-layer_1-width_3
7718 Xwire90@114 b[34] wire90@114_b wire90-1232_1-layer_1-width_3
7719 Xwire90@115 b[35] wire90@115_b wire90-1163_5-layer_1-width_3
7720 Xwire90@116 b[36] wire90@116_b wire90-1221_1-layer_1-width_3
7721 .ENDS split10
7722
7723 *** CELL: orangeTSMC090nm:wire{sch}
7724 .SUBCKT wire-C_0_011f-3513_1-R_34_667m a b
7725 Ccap@0 gnd net@14 12.881f
7726 Ccap@1 gnd net@8 12.881f
7727 Ccap@2 gnd net@11 12.881f
7728 Rres@0 net@14 a 20.298
7729 Rres@1 net@11 net@14 40.596
7730 Rres@2 b net@8 20.298
7731 Rres@3 net@8 net@11 40.596
7732 .ENDS wire-C_0_011f-3513_1-R_34_667m
7733
7734 *** CELL: orangeTSMC090nm:wire90{sch}
7735 .SUBCKT wire90-3513_1-layer_1-width_3 a b
7736 Xwire@0 a b wire-C_0_011f-3513_1-R_34_667m
7737 .ENDS wire90-3513_1-layer_1-width_3
7738
7739 *** CELL: orangeTSMC090nm:wire{sch}
7740 .SUBCKT wire-C_0_011f-3124_7-R_34_667m a b
7741 Ccap@0 gnd net@14 11.457f
7742 Ccap@1 gnd net@8 11.457f
7743 Ccap@2 gnd net@11 11.457f
7744 Rres@0 net@14 a 18.054
7745 Rres@1 net@11 net@14 36.108
7746 Rres@2 b net@8 18.054
7747 Rres@3 net@8 net@11 36.108
7748 .ENDS wire-C_0_011f-3124_7-R_34_667m
7749
7750 *** CELL: orangeTSMC090nm:wire90{sch}
7751 .SUBCKT wire90-3124_7-layer_1-width_3 a b
7752 Xwire@0 a b wire-C_0_011f-3124_7-R_34_667m
7753 .ENDS wire90-3124_7-layer_1-width_3
7754
7755 *** CELL: orangeTSMC090nm:wire{sch}
7756 .SUBCKT wire-C_0_011f-603_9-R_26m a b
7757 Ccap@0 gnd net@14 2.214f
7758 Ccap@1 gnd net@8 2.214f
7759 Ccap@2 gnd net@11 2.214f
7760 Rres@0 net@14 a 2.617
7761 Rres@1 net@11 net@14 5.234
7762 Rres@2 b net@8 2.617
7763 Rres@3 net@8 net@11 5.234
7764 .ENDS wire-C_0_011f-603_9-R_26m
7765
7766 *** CELL: orangeTSMC090nm:wire90{sch}
7767 .SUBCKT wire90-603_9-layer_1-width_4 a b
7768 Xwire@0 a b wire-C_0_011f-603_9-R_26m
7769 .ENDS wire90-603_9-layer_1-width_4
7770
7771 *** CELL: orangeTSMC090nm:wire{sch}
7772 .SUBCKT wire-C_0_011f-608_4-R_26m a b
7773 Ccap@0 gnd net@14 2.231f
7774 Ccap@1 gnd net@8 2.231f
7775 Ccap@2 gnd net@11 2.231f
7776 Rres@0 net@14 a 2.636
7777 Rres@1 net@11 net@14 5.273
7778 Rres@2 b net@8 2.636
7779 Rres@3 net@8 net@11 5.273
7780 .ENDS wire-C_0_011f-608_4-R_26m
7781
7782 *** CELL: orangeTSMC090nm:wire90{sch}
7783 .SUBCKT wire90-608_4-layer_1-width_4 a b
7784 Xwire@0 a b wire-C_0_011f-608_4-R_26m
7785 .ENDS wire90-608_4-layer_1-width_4
7786
7787 *** CELL: orangeTSMC090nm:wire{sch}
7788 .SUBCKT wire-C_0_011f-632_5-R_26m a b
7789 Ccap@0 gnd net@14 2.319f
7790 Ccap@1 gnd net@8 2.319f
7791 Ccap@2 gnd net@11 2.319f
7792 Rres@0 net@14 a 2.741
7793 Rres@1 net@11 net@14 5.482
7794 Rres@2 b net@8 2.741
7795 Rres@3 net@8 net@11 5.482
7796 .ENDS wire-C_0_011f-632_5-R_26m
7797
7798 *** CELL: orangeTSMC090nm:wire90{sch}
7799 .SUBCKT wire90-632_5-layer_1-width_4 a b
7800 Xwire@0 a b wire-C_0_011f-632_5-R_26m
7801 .ENDS wire90-632_5-layer_1-width_4
7802
7803 *** CELL: orangeTSMC090nm:wire{sch}
7804 .SUBCKT wire-C_0_011f-630-R_26m a b
7805 Ccap@0 gnd net@14 2.31f
7806 Ccap@1 gnd net@8 2.31f
7807 Ccap@2 gnd net@11 2.31f
7808 Rres@0 net@14 a 2.73
7809 Rres@1 net@11 net@14 5.46
7810 Rres@2 b net@8 2.73
7811 Rres@3 net@8 net@11 5.46
7812 .ENDS wire-C_0_011f-630-R_26m
7813
7814 *** CELL: orangeTSMC090nm:wire90{sch}
7815 .SUBCKT wire90-630-layer_1-width_4 a b
7816 Xwire@0 a b wire-C_0_011f-630-R_26m
7817 .ENDS wire90-630-layer_1-width_4
7818
7819 *** CELL: orangeTSMC090nm:wire{sch}
7820 .SUBCKT wire-C_0_011f-611_4-R_26m a b
7821 Ccap@0 gnd net@14 2.242f
7822 Ccap@1 gnd net@8 2.242f
7823 Ccap@2 gnd net@11 2.242f
7824 Rres@0 net@14 a 2.649
7825 Rres@1 net@11 net@14 5.299
7826 Rres@2 b net@8 2.649
7827 Rres@3 net@8 net@11 5.299
7828 .ENDS wire-C_0_011f-611_4-R_26m
7829
7830 *** CELL: orangeTSMC090nm:wire90{sch}
7831 .SUBCKT wire90-611_4-layer_1-width_4 a b
7832 Xwire@0 a b wire-C_0_011f-611_4-R_26m
7833 .ENDS wire90-611_4-layer_1-width_4
7834
7835 *** CELL: orangeTSMC090nm:wire{sch}
7836 .SUBCKT wire-C_0_011f-613_5-R_26m a b
7837 Ccap@0 gnd net@14 2.25f
7838 Ccap@1 gnd net@8 2.25f
7839 Ccap@2 gnd net@11 2.25f
7840 Rres@0 net@14 a 2.658
7841 Rres@1 net@11 net@14 5.317
7842 Rres@2 b net@8 2.658
7843 Rres@3 net@8 net@11 5.317
7844 .ENDS wire-C_0_011f-613_5-R_26m
7845
7846 *** CELL: orangeTSMC090nm:wire90{sch}
7847 .SUBCKT wire90-613_5-layer_1-width_4 a b
7848 Xwire@0 a b wire-C_0_011f-613_5-R_26m
7849 .ENDS wire90-613_5-layer_1-width_4
7850
7851 *** CELL: orangeTSMC090nm:wire{sch}
7852 .SUBCKT wire-C_0_011f-613_8-R_26m a b
7853 Ccap@0 gnd net@14 2.251f
7854 Ccap@1 gnd net@8 2.251f
7855 Ccap@2 gnd net@11 2.251f
7856 Rres@0 net@14 a 2.66
7857 Rres@1 net@11 net@14 5.32
7858 Rres@2 b net@8 2.66
7859 Rres@3 net@8 net@11 5.32
7860 .ENDS wire-C_0_011f-613_8-R_26m
7861
7862 *** CELL: orangeTSMC090nm:wire90{sch}
7863 .SUBCKT wire90-613_8-layer_1-width_4 a b
7864 Xwire@0 a b wire-C_0_011f-613_8-R_26m
7865 .ENDS wire90-613_8-layer_1-width_4
7866
7867 *** CELL: fifoL:ringFIFO{sch}
7868 .SUBCKT ringFIFO clS[F] clS[T] cl[F] cl[T] do[L] do[M] do[epi] fire[ODE] 
7869 +fire[m1] fire[m2] inE[10] inE[11] inE[12] inE[13] inE[14] inE[15] inE[16] 
7870 +inE[17] inE[18] inE[19] inE[1] inE[20] inE[21] inE[22] inE[23] inE[24] 
7871 +inE[25] inE[26] inE[27] inE[28] inE[29] inE[2] inE[30] inE[31] inE[32] 
7872 +inE[33] inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] inE[6] inE[7] inE[8] 
7873 +inE[9] mc od[15] od[16] od[17] od[18] od[19] od[20] olcNZ outm1[1] outm1[20] 
7874 +outm1[22] outm1[23] outm1[24] outm1[25] outm1[26] outm1[27] outm1[2] outm1[3] 
7875 +outm1[4] outm1[5] outm1[6] outm1[8] pout[10] pout[11] pout[12] pout[13] 
7876 +pout[14] pout[15] pout[16] pout[17] pout[18] pout[1] pout[2] pout[3] pout[4] 
7877 +pout[5] pout[6] pout[7] pout[8] pout[9] rd[F] rd[T] sin sout
7878 Xm12stage@0 clS[F] clS[T] cl[F] cl[T] fire[m1] fire[m2] pout[10] pout[11] 
7879 +pout[12] m3[13] m3[14] m3[15] m3[16] m3[17] m3[18] m3[19] pout[1] m3[20] 
7880 +m3[21] m3[22] m3[23] m3[24] m3[25] m3[26] m3[27] m3[28] m3[29] pout[2] m3[30] 
7881 +m3[31] m3[32] m3[33] m3[34] m3[35] m3[36] pout[3] pout[4] pout[5] pout[6] 
7882 +pout[7] pout[8] pout[9] mc m1[10] m1[11] m1[12] m1[13] m1[14] m1[15] m1[16] 
7883 +m1[17] m1[18] m1[19] outm1[1] outm1[20] m1[21] outm1[22] outm1[23] outm1[24] 
7884 +outm1[25] outm1[26] outm1[27] m1[28] m1[29] outm1[2] m1[30] m1[31] m1[32] 
7885 +m1[33] m1[34] m1[35] m1[36] outm1[3] outm1[4] outm1[5] outm1[6] m1[7] 
7886 +outm1[8] m1[9] pout[13] pout[14] pout[15] pout[16] pout[17] pout[18] net@233 
7887 +rd[F] rd[T] net@291 sout net@122 m12stageD
7888 XodRQstag@0 clS[F] clS[T] cl[F] cl[T] do[L] do[M] do[epi] net@236 fire[ODE] 
7889 +inE[10] inE[11] inE[12] inE[13] inE[14] inE[15] inE[16] inE[17] inE[18] 
7890 +inE[19] inE[1] inE[20] inE[21] inE[22] inE[23] inE[24] inE[25] inE[26] 
7891 +inE[27] inE[28] inE[29] inE[2] inE[30] inE[31] inE[32] inE[33] inE[34] 
7892 +inE[35] inE[36] inE[3] inE[4] inE[5] inE[6] inE[7] inE[8] inE[9] m1[10] 
7893 +m1[11] m1[12] m1[13] m1[14] m1[15] m1[16] m1[17] m1[18] m1[19] outm1[1] 
7894 +outm1[20] m1[21] outm1[22] outm1[23] outm1[24] outm1[25] outm1[26] outm1[27] 
7895 +m1[28] m1[29] outm1[2] m1[30] m1[31] m1[32] m1[33] m1[34] m1[35] m1[36] 
7896 +outm1[3] outm1[4] outm1[5] outm1[6] m1[7] outm1[8] m1[9] mc od[15] od[16] 
7897 +od[17] od[18] od[19] od[20] olcNZ rq[10] rq[11] rq[12] rq[13] rq[14] rq[15] 
7898 +rq[16] rq[17] rq[18] rq[19] rq[1] rq[20] rq[21] rq[22] rq[23] rq[24] rq[25] 
7899 +rq[26] rq[27] rq[28] rq[29] rq[2] rq[30] rq[31] rq[32] rq[33] rq[34] rq[35] 
7900 +rq[36] rq[3] rq[4] rq[5] rq[6] rq[7] rq[8] rq[9] net@149 rd[F] rd[T] sin 
7901 +net@253 odRQstageD
7902 Xsplit10@0 clS[F] clS[T] cl[F] cl[T] rq[10] rq[11] rq[12] rq[13] rq[14] 
7903 +rq[15] rq[16] rq[17] rq[18] rq[19] rq[1] rq[20] rq[21] rq[22] rq[23] rq[24] 
7904 +rq[25] rq[26] rq[27] rq[28] rq[29] rq[2] rq[30] rq[31] rq[32] rq[33] rq[34] 
7905 +rq[35] rq[36] rq[3] rq[4] rq[5] rq[6] rq[7] rq[8] rq[9] mc pout[10] pout[11] 
7906 +pout[12] m3[13] m3[14] m3[15] m3[16] m3[17] m3[18] m3[19] pout[1] m3[20] 
7907 +m3[21] m3[22] m3[23] m3[24] m3[25] m3[26] m3[27] m3[28] m3[29] pout[2] m3[30] 
7908 +m3[31] m3[32] m3[33] m3[34] m3[35] m3[36] pout[3] pout[4] pout[5] pout[6] 
7909 +pout[7] pout[8] pout[9] net@238 rd[F] rd[T] net@260 net@290 net@289 split10
7910 Xwire90@2 net@122 net@149 wire90-3513_1-layer_1-width_3
7911 Xwire90@39 net@238 net@236 wire90-3124_7-layer_1-width_3
7912 Xwire90@40 net@260 net@253 wire90-3124_7-layer_1-width_3
7913 Xwire90@41 net@289 net@233 wire90-3513_1-layer_1-width_3
7914 Xwire90@42 net@290 net@291 wire90-3513_1-layer_1-width_3
7915 Xwire90@46 m3[19] wire90@46_b wire90-605_4-layer_1-width_4
7916 Xwire90@47 m3[20] wire90@47_b wire90-613_4-layer_1-width_4
7917 Xwire90@48 m3[21] wire90@48_b wire90-605_4-layer_1-width_4
7918 Xwire90@49 m3[22] wire90@49_b wire90-623_9-layer_1-width_4
7919 Xwire90@50 m3[23] wire90@50_b wire90-603_9-layer_1-width_4
7920 Xwire90@51 m3[24] wire90@51_b wire90-625_9-layer_1-width_4
7921 Xwire90@52 m3[25] wire90@52_b wire90-607_8-layer_1-width_4
7922 Xwire90@53 m3[26] wire90@53_b wire90-620_9-layer_1-width_4
7923 Xwire90@54 m3[27] wire90@54_b wire90-605_4-layer_1-width_4
7924 Xwire90@56 m3[28] wire90@56_b wire90-612_5-layer_1-width_4
7925 Xwire90@58 m3[29] wire90@58_b wire90-602_4-layer_1-width_4
7926 Xwire90@59 m3[30] wire90@59_b wire90-607-layer_1-width_4
7927 Xwire90@60 m3[31] wire90@60_b wire90-602_4-layer_1-width_4
7928 Xwire90@61 m3[32] wire90@61_b wire90-620_5-layer_1-width_4
7929 Xwire90@62 m3[33] wire90@62_b wire90-602_4-layer_1-width_4
7930 Xwire90@63 m3[34] wire90@63_b wire90-624_5-layer_1-width_4
7931 Xwire90@64 m3[35] wire90@64_b wire90-602_4-layer_1-width_4
7932 Xwire90@65 m3[36] wire90@65_b wire90-618-layer_1-width_4
7933 Xwire90@73 m3[13] wire90@73_b wire90-608_4-layer_1-width_4
7934 Xwire90@74 m3[14] wire90@74_b wire90-632_5-layer_1-width_4
7935 Xwire90@75 m3[15] wire90@75_b wire90-608_4-layer_1-width_4
7936 Xwire90@76 m3[16] wire90@76_b wire90-636_5-layer_1-width_4
7937 Xwire90@77 m3[17] wire90@77_b wire90-608_4-layer_1-width_4
7938 Xwire90@78 m3[18] wire90@78_b wire90-630-layer_1-width_4
7939 Xwire90@79 m1[9] wire90@79_b wire90-611_4-layer_1-width_4
7940 Xwire90@80 m1[10] wire90@80_b wire90-624_5-layer_1-width_4
7941 Xwire90@82 m1[19] wire90@82_b wire90-605_4-layer_1-width_4
7942 Xwire90@91 m1[11] wire90@91_b wire90-608_4-layer_1-width_4
7943 Xwire90@92 m1[28] wire90@92_b wire90-612_5-layer_1-width_4
7944 Xwire90@94 m1[29] wire90@94_b wire90-602_4-layer_1-width_4
7945 Xwire90@95 m1[30] wire90@95_b wire90-607-layer_1-width_4
7946 Xwire90@96 m1[31] wire90@96_b wire90-602_4-layer_1-width_4
7947 Xwire90@97 m1[32] wire90@97_b wire90-620_5-layer_1-width_4
7948 Xwire90@98 m1[33] wire90@98_b wire90-602_4-layer_1-width_4
7949 Xwire90@99 m1[34] wire90@99_b wire90-624_5-layer_1-width_4
7950 Xwire90@100 m1[35] wire90@100_b wire90-602_4-layer_1-width_4
7951 Xwire90@101 m1[36] wire90@101_b wire90-618-layer_1-width_4
7952 Xwire90@102 m1[12] wire90@102_b wire90-613_5-layer_1-width_4
7953 Xwire90@107 m1[7] wire90@107_b wire90-613_8-layer_1-width_4
7954 Xwire90@109 m1[13] wire90@109_b wire90-608_4-layer_1-width_4
7955 Xwire90@110 m1[14] wire90@110_b wire90-632_5-layer_1-width_4
7956 Xwire90@111 m1[15] wire90@111_b wire90-608_4-layer_1-width_4
7957 Xwire90@112 m1[16] wire90@112_b wire90-636_5-layer_1-width_4
7958 Xwire90@113 m1[17] wire90@113_b wire90-608_4-layer_1-width_4
7959 Xwire90@114 m1[18] wire90@114_b wire90-630-layer_1-width_4
7960 Xwire90@115 rq[9] wire90@115_b wire90-611_4-layer_1-width_4
7961 Xwire90@116 rq[10] wire90@116_b wire90-624_5-layer_1-width_4
7962 Xwire90@117 rq[1] wire90@117_b wire90-611_4-layer_1-width_4
7963 Xwire90@118 rq[19] wire90@118_b wire90-605_4-layer_1-width_4
7964 Xwire90@119 rq[20] wire90@119_b wire90-613_4-layer_1-width_4
7965 Xwire90@120 rq[21] wire90@120_b wire90-605_4-layer_1-width_4
7966 Xwire90@121 rq[22] wire90@121_b wire90-623_9-layer_1-width_4
7967 Xwire90@122 rq[23] wire90@122_b wire90-603_9-layer_1-width_4
7968 Xwire90@123 rq[24] wire90@123_b wire90-625_9-layer_1-width_4
7969 Xwire90@124 rq[25] wire90@124_b wire90-607_8-layer_1-width_4
7970 Xwire90@125 rq[26] wire90@125_b wire90-620_9-layer_1-width_4
7971 Xwire90@126 rq[27] wire90@126_b wire90-605_4-layer_1-width_4
7972 Xwire90@127 rq[11] wire90@127_b wire90-608_4-layer_1-width_4
7973 Xwire90@128 rq[28] wire90@128_b wire90-612_5-layer_1-width_4
7974 Xwire90@129 rq[2] wire90@129_b wire90-613_4-layer_1-width_4
7975 Xwire90@130 rq[29] wire90@130_b wire90-602_4-layer_1-width_4
7976 Xwire90@131 rq[30] wire90@131_b wire90-607-layer_1-width_4
7977 Xwire90@132 rq[31] wire90@132_b wire90-602_4-layer_1-width_4
7978 Xwire90@133 rq[32] wire90@133_b wire90-620_5-layer_1-width_4
7979 Xwire90@134 rq[33] wire90@134_b wire90-602_4-layer_1-width_4
7980 Xwire90@135 rq[34] wire90@135_b wire90-624_5-layer_1-width_4
7981 Xwire90@136 rq[35] wire90@136_b wire90-602_4-layer_1-width_4
7982 Xwire90@137 rq[36] wire90@137_b wire90-618-layer_1-width_4
7983 Xwire90@138 rq[12] wire90@138_b wire90-613_5-layer_1-width_4
7984 Xwire90@139 rq[3] wire90@139_b wire90-611_4-layer_1-width_4
7985 Xwire90@140 rq[4] wire90@140_b wire90-623_9-layer_1-width_4
7986 Xwire90@141 rq[5] wire90@141_b wire90-608_4-layer_1-width_4
7987 Xwire90@142 rq[6] wire90@142_b wire90-625_9-layer_1-width_4
7988 Xwire90@143 rq[7] wire90@143_b wire90-613_8-layer_1-width_4
7989 Xwire90@144 rq[8] wire90@144_b wire90-620_9-layer_1-width_4
7990 Xwire90@145 rq[13] wire90@145_b wire90-608_4-layer_1-width_4
7991 Xwire90@146 rq[14] wire90@146_b wire90-632_5-layer_1-width_4
7992 Xwire90@147 rq[15] wire90@147_b wire90-608_4-layer_1-width_4
7993 Xwire90@148 rq[16] wire90@148_b wire90-636_5-layer_1-width_4
7994 Xwire90@149 rq[17] wire90@149_b wire90-608_4-layer_1-width_4
7995 Xwire90@150 rq[18] wire90@150_b wire90-630-layer_1-width_4
7996 .ENDS ringFIFO
7997
7998 *** CELL: orangeTSMC090nm:wire{sch}
7999 .SUBCKT wire-C_0_011f-216_3-R_34_667m a b
8000 Ccap@0 gnd net@14 0.793f
8001 Ccap@1 gnd net@8 0.793f
8002 Ccap@2 gnd net@11 0.793f
8003 Rres@0 net@14 a 1.25
8004 Rres@1 net@11 net@14 2.499
8005 Rres@2 b net@8 1.25
8006 Rres@3 net@8 net@11 2.499
8007 .ENDS wire-C_0_011f-216_3-R_34_667m
8008
8009 *** CELL: orangeTSMC090nm:wire90{sch}
8010 .SUBCKT wire90-216_3-layer_1-width_3 a b
8011 Xwire@0 a b wire-C_0_011f-216_3-R_34_667m
8012 .ENDS wire90-216_3-layer_1-width_3
8013
8014 *** CELL: latchesK:latchZ10{sch}
8015 .SUBCKT latchZ10 c[1] c[2] cl[F] cl[T] in[1] mc out[TT] out[T]
8016 MNMOSf@1 out[T] net@186 gnd gnd nch W='12*(1+ABN/sqrt(12*3))' L='3' 
8017 +DELVTO='AVT0N/sqrt(12*3)'
8018 XNMOSx@2 out[T] mc gnd NMOSx-X_10
8019 XNMOSx@3 out[T] c[1] gnd NMOSx-X_10
8020 XNMOSx@4 out[T] c[2] gnd NMOSx-X_20
8021 XPMOSx@2 out[T] net@186 vdd PMOSx-X_2
8022 Xinv@0 net@240 out[TT] inv-X_10
8023 XinvLT@0 out[T] net@186 invLT-X_2
8024 Xnms2@0 out[T] in[1] cl[T] nms2-X_10
8025 Xpms2@0 out[T] in[1] cl[F] pms2-X_10
8026 Xwire90@0 net@240 net@186 wire90-216_3-layer_1-width_3
8027 .ENDS latchZ10
8028
8029 *** CELL: redFour:nor2n_sy{sch}
8030 .SUBCKT nor2n_sy-X_20 ina inb out
8031 Xnor2@0 ina inb out nor2_sy-X_20
8032 .ENDS nor2n_sy-X_20
8033
8034 *** CELL: orangeTSMC090nm:wire{sch}
8035 .SUBCKT wire-C_0_011f-133_8-R_34_667m a b
8036 Ccap@0 gnd net@14 0.491f
8037 Ccap@1 gnd net@8 0.491f
8038 Ccap@2 gnd net@11 0.491f
8039 Rres@0 net@14 a 0.773
8040 Rres@1 net@11 net@14 1.546
8041 Rres@2 b net@8 0.773
8042 Rres@3 net@8 net@11 1.546
8043 .ENDS wire-C_0_011f-133_8-R_34_667m
8044
8045 *** CELL: orangeTSMC090nm:wire90{sch}
8046 .SUBCKT wire90-133_8-layer_1-width_3 a b
8047 Xwire@0 a b wire-C_0_011f-133_8-R_34_667m
8048 .ENDS wire90-133_8-layer_1-width_3
8049
8050 *** CELL: latchesK:mlat1in5i{sch}
8051 .SUBCKT mlat1in5i c[F] c[T] in out
8052 XinvLT@0 out net@119 invLT-X_2
8053 Xnms2@2 out in c[T] nms2-X_5
8054 Xnms2@3 out net@114 c[F] nms2-X_2
8055 Xpms2@0 out net@114 c[T] pms2-X_1
8056 Xpms2@1 out in c[F] pms2-X_5
8057 Xwire90@19 net@114 net@119 wire90-133_8-layer_1-width_3
8058 .ENDS mlat1in5i
8059
8060 *** CELL: orangeTSMC090nm:wire{sch}
8061 .SUBCKT wire-C_0_011f-200_9-R_34_667m a b
8062 Ccap@0 gnd net@14 0.737f
8063 Ccap@1 gnd net@8 0.737f
8064 Ccap@2 gnd net@11 0.737f
8065 Rres@0 net@14 a 1.161
8066 Rres@1 net@11 net@14 2.322
8067 Rres@2 b net@8 1.161
8068 Rres@3 net@8 net@11 2.322
8069 .ENDS wire-C_0_011f-200_9-R_34_667m
8070
8071 *** CELL: orangeTSMC090nm:wire90{sch}
8072 .SUBCKT wire90-200_9-layer_1-width_3 a b
8073 Xwire@0 a b wire-C_0_011f-200_9-R_34_667m
8074 .ENDS wire90-200_9-layer_1-width_3
8075
8076 *** CELL: latchesK:mlat2in10i{sch}
8077 .SUBCKT mlat2in10i clA[F] clA[T] clB[F] clB[T] inA inB out[1]
8078 Xinv@0 out[1] net@33 inv-X_4
8079 Xnms2@0 out[1] inB clB[T] nms2-X_10
8080 Xnms2@1 out[1] inA clA[T] nms2-X_10
8081 Xnms3@0 out[1] clB[F] clA[F] net@33 nms3-X_2
8082 Xpms2@0 out[1] inB clB[F] pms2-X_10
8083 Xpms2@1 out[1] inA clA[F] pms2-X_10
8084 Xpms3@0 out[1] clA[T] clB[T] net@81 pms3-X_1
8085 Xwire90@1 net@81 net@33 wire90-200_9-layer_1-width_3
8086 .ENDS mlat2in10i
8087
8088 *** CELL: orangeTSMC090nm:wire{sch}
8089 .SUBCKT wire-C_0_011f-173_2-R_34_667m a b
8090 Ccap@0 gnd net@14 0.635f
8091 Ccap@1 gnd net@8 0.635f
8092 Ccap@2 gnd net@11 0.635f
8093 Rres@0 net@14 a 1.001
8094 Rres@1 net@11 net@14 2.001
8095 Rres@2 b net@8 1.001
8096 Rres@3 net@8 net@11 2.001
8097 .ENDS wire-C_0_011f-173_2-R_34_667m
8098
8099 *** CELL: orangeTSMC090nm:wire90{sch}
8100 .SUBCKT wire90-173_2-layer_1-width_3 a b
8101 Xwire@0 a b wire-C_0_011f-173_2-R_34_667m
8102 .ENDS wire90-173_2-layer_1-width_3
8103
8104 *** CELL: orangeTSMC090nm:wire{sch}
8105 .SUBCKT wire-C_0_011f-381_1-R_34_667m a b
8106 Ccap@0 gnd net@14 1.397f
8107 Ccap@1 gnd net@8 1.397f
8108 Ccap@2 gnd net@11 1.397f
8109 Rres@0 net@14 a 2.202
8110 Rres@1 net@11 net@14 4.404
8111 Rres@2 b net@8 2.202
8112 Rres@3 net@8 net@11 4.404
8113 .ENDS wire-C_0_011f-381_1-R_34_667m
8114
8115 *** CELL: orangeTSMC090nm:wire90{sch}
8116 .SUBCKT wire90-381_1-layer_1-width_3 a b
8117 Xwire@0 a b wire-C_0_011f-381_1-R_34_667m
8118 .ENDS wire90-381_1-layer_1-width_3
8119
8120 *** CELL: orangeTSMC090nm:wire{sch}
8121 .SUBCKT wire-C_0_011f-981_4-R_34_667m a b
8122 Ccap@0 gnd net@14 3.598f
8123 Ccap@1 gnd net@8 3.598f
8124 Ccap@2 gnd net@11 3.598f
8125 Rres@0 net@14 a 5.67
8126 Rres@1 net@11 net@14 11.341
8127 Rres@2 b net@8 5.67
8128 Rres@3 net@8 net@11 11.341
8129 .ENDS wire-C_0_011f-981_4-R_34_667m
8130
8131 *** CELL: orangeTSMC090nm:wire90{sch}
8132 .SUBCKT wire90-981_4-layer_1-width_3 a b
8133 Xwire@0 a b wire-C_0_011f-981_4-R_34_667m
8134 .ENDS wire90-981_4-layer_1-width_3
8135
8136 *** CELL: orangeTSMC090nm:wire{sch}
8137 .SUBCKT wire-C_0_011f-523_4-R_34_667m a b
8138 Ccap@0 gnd net@14 1.919f
8139 Ccap@1 gnd net@8 1.919f
8140 Ccap@2 gnd net@11 1.919f
8141 Rres@0 net@14 a 3.024
8142 Rres@1 net@11 net@14 6.048
8143 Rres@2 b net@8 3.024
8144 Rres@3 net@8 net@11 6.048
8145 .ENDS wire-C_0_011f-523_4-R_34_667m
8146
8147 *** CELL: orangeTSMC090nm:wire90{sch}
8148 .SUBCKT wire90-523_4-layer_1-width_3 a b
8149 Xwire@0 a b wire-C_0_011f-523_4-R_34_667m
8150 .ENDS wire90-523_4-layer_1-width_3
8151
8152 *** CELL: orangeTSMC090nm:wire{sch}
8153 .SUBCKT wire-C_0_011f-535_1-R_34_667m a b
8154 Ccap@0 gnd net@14 1.962f
8155 Ccap@1 gnd net@8 1.962f
8156 Ccap@2 gnd net@11 1.962f
8157 Rres@0 net@14 a 3.092
8158 Rres@1 net@11 net@14 6.183
8159 Rres@2 b net@8 3.092
8160 Rres@3 net@8 net@11 6.183
8161 .ENDS wire-C_0_011f-535_1-R_34_667m
8162
8163 *** CELL: orangeTSMC090nm:wire90{sch}
8164 .SUBCKT wire90-535_1-layer_1-width_3 a b
8165 Xwire@0 a b wire-C_0_011f-535_1-R_34_667m
8166 .ENDS wire90-535_1-layer_1-width_3
8167
8168 *** CELL: orangeTSMC090nm:wire{sch}
8169 .SUBCKT wire-C_0_011f-555_1-R_34_667m a b
8170 Ccap@0 gnd net@14 2.035f
8171 Ccap@1 gnd net@8 2.035f
8172 Ccap@2 gnd net@11 2.035f
8173 Rres@0 net@14 a 3.207
8174 Rres@1 net@11 net@14 6.414
8175 Rres@2 b net@8 3.207
8176 Rres@3 net@8 net@11 6.414
8177 .ENDS wire-C_0_011f-555_1-R_34_667m
8178
8179 *** CELL: orangeTSMC090nm:wire90{sch}
8180 .SUBCKT wire90-555_1-layer_1-width_3 a b
8181 Xwire@0 a b wire-C_0_011f-555_1-R_34_667m
8182 .ENDS wire90-555_1-layer_1-width_3
8183
8184 *** CELL: orangeTSMC090nm:wire{sch}
8185 .SUBCKT wire-C_0_011f-677_1-R_34_667m a b
8186 Ccap@0 gnd net@14 2.483f
8187 Ccap@1 gnd net@8 2.483f
8188 Ccap@2 gnd net@11 2.483f
8189 Rres@0 net@14 a 3.912
8190 Rres@1 net@11 net@14 7.824
8191 Rres@2 b net@8 3.912
8192 Rres@3 net@8 net@11 7.824
8193 .ENDS wire-C_0_011f-677_1-R_34_667m
8194
8195 *** CELL: orangeTSMC090nm:wire90{sch}
8196 .SUBCKT wire90-677_1-layer_1-width_3 a b
8197 Xwire@0 a b wire-C_0_011f-677_1-R_34_667m
8198 .ENDS wire90-677_1-layer_1-width_3
8199
8200 *** CELL: loopCountL:ringB{sch}
8201 .SUBCKT ringB bit[1] count[F] count[T] do[1] inLO[1] load[F] load[T]
8202 Xinv@0 net@60 bit[1] inv-X_20
8203 Xinv@1 bit[1] net@67 inv-X_5
8204 Xinv@2 net@68 net@65 inv-X_10
8205 Xinv@3 xx[T] net@64 inv-X_10
8206 Xmlat1in5@0 xx[T] xx[F] net@66 net@9 mlat1in5i
8207 Xmlat1in5@1 count[T] count[F] do[1] net@77 mlat1in5i
8208 Xmlat2in1@0 load[F] load[T] xx[F] xx[T] inLO[1] net@63 net@61 mlat2in10i
8209 Xnor2n@0 net@78 count[F] net@84 nor2n-X_10
8210 Xwire90@1 net@67 net@68 wire90-173_2-layer_1-width_3
8211 Xwire90@2 net@65 net@66 wire90-381_1-layer_1-width_3
8212 Xwire90@3 net@60 net@61 wire90-981_4-layer_1-width_3
8213 Xwire90@5 net@63 net@9 wire90-523_4-layer_1-width_3
8214 Xwire90@6 net@64 xx[F] wire90-535_1-layer_1-width_3
8215 Xwire90@7 net@77 net@78 wire90-555_1-layer_1-width_3
8216 Xwire90@8 net@84 xx[T] wire90-677_1-layer_1-width_3
8217 .ENDS ringB
8218
8219 *** CELL: orangeTSMC090nm:wire{sch}
8220 .SUBCKT wire-C_0_011f-1350_3-R_34_667m a b
8221 Ccap@0 gnd net@14 4.951f
8222 Ccap@1 gnd net@8 4.951f
8223 Ccap@2 gnd net@11 4.951f
8224 Rres@0 net@14 a 7.802
8225 Rres@1 net@11 net@14 15.603
8226 Rres@2 b net@8 7.802
8227 Rres@3 net@8 net@11 15.603
8228 .ENDS wire-C_0_011f-1350_3-R_34_667m
8229
8230 *** CELL: orangeTSMC090nm:wire90{sch}
8231 .SUBCKT wire90-1350_3-layer_1-width_3 a b
8232 Xwire@0 a b wire-C_0_011f-1350_3-R_34_667m
8233 .ENDS wire90-1350_3-layer_1-width_3
8234
8235 *** CELL: orangeTSMC090nm:wire{sch}
8236 .SUBCKT wire-C_0_011f-985_7-R_34_667m a b
8237 Ccap@0 gnd net@14 3.614f
8238 Ccap@1 gnd net@8 3.614f
8239 Ccap@2 gnd net@11 3.614f
8240 Rres@0 net@14 a 5.695
8241 Rres@1 net@11 net@14 11.39
8242 Rres@2 b net@8 5.695
8243 Rres@3 net@8 net@11 11.39
8244 .ENDS wire-C_0_011f-985_7-R_34_667m
8245
8246 *** CELL: orangeTSMC090nm:wire90{sch}
8247 .SUBCKT wire90-985_7-layer_1-width_3 a b
8248 Xwire@0 a b wire-C_0_011f-985_7-R_34_667m
8249 .ENDS wire90-985_7-layer_1-width_3
8250
8251 *** CELL: orangeTSMC090nm:wire{sch}
8252 .SUBCKT wire-C_0_011f-1915_8-R_34_667m a b
8253 Ccap@0 gnd net@14 7.025f
8254 Ccap@1 gnd net@8 7.025f
8255 Ccap@2 gnd net@11 7.025f
8256 Rres@0 net@14 a 11.069
8257 Rres@1 net@11 net@14 22.138
8258 Rres@2 b net@8 11.069
8259 Rres@3 net@8 net@11 22.138
8260 .ENDS wire-C_0_011f-1915_8-R_34_667m
8261
8262 *** CELL: orangeTSMC090nm:wire90{sch}
8263 .SUBCKT wire90-1915_8-layer_1-width_3 a b
8264 Xwire@0 a b wire-C_0_011f-1915_8-R_34_667m
8265 .ENDS wire90-1915_8-layer_1-width_3
8266
8267 *** CELL: orangeTSMC090nm:wire{sch}
8268 .SUBCKT wire-C_0_011f-1810_4-R_34_667m a b
8269 Ccap@0 gnd net@14 6.638f
8270 Ccap@1 gnd net@8 6.638f
8271 Ccap@2 gnd net@11 6.638f
8272 Rres@0 net@14 a 10.46
8273 Rres@1 net@11 net@14 20.92
8274 Rres@2 b net@8 10.46
8275 Rres@3 net@8 net@11 20.92
8276 .ENDS wire-C_0_011f-1810_4-R_34_667m
8277
8278 *** CELL: orangeTSMC090nm:wire90{sch}
8279 .SUBCKT wire90-1810_4-layer_1-width_3 a b
8280 Xwire@0 a b wire-C_0_011f-1810_4-R_34_667m
8281 .ENDS wire90-1810_4-layer_1-width_3
8282
8283 *** CELL: orangeTSMC090nm:wire{sch}
8284 .SUBCKT wire-C_0_011f-520_8-R_34_667m a b
8285 Ccap@0 gnd net@14 1.91f
8286 Ccap@1 gnd net@8 1.91f
8287 Ccap@2 gnd net@11 1.91f
8288 Rres@0 net@14 a 3.009
8289 Rres@1 net@11 net@14 6.018
8290 Rres@2 b net@8 3.009
8291 Rres@3 net@8 net@11 6.018
8292 .ENDS wire-C_0_011f-520_8-R_34_667m
8293
8294 *** CELL: orangeTSMC090nm:wire90{sch}
8295 .SUBCKT wire90-520_8-layer_1-width_3 a b
8296 Xwire@0 a b wire-C_0_011f-520_8-R_34_667m
8297 .ENDS wire90-520_8-layer_1-width_3
8298
8299 *** CELL: loopCountL:ilcEven{sch}
8300 .SUBCKT ilcEven bit[2] bit[4] bit[6] bitt[7] count do[2] do[4] do[6] 
8301 +ilc[done] inLO[2] inLO[4] inLO[6] inLO[8] kill load mc zeroLO
8302 Xinv@5 load[F] net@269 inv-X_30
8303 Xinv@6 count[F] net@271 inv-X_30
8304 Xinv@7 count net@273 inv-X_30
8305 Xinv@8 load net@275 inv-X_30
8306 Xinv@9 ilc[done] bitt[7] inv-X_10
8307 XlatchZ10@0 gnd kill load[F] load[T] inLO[8] mc net@317 latchZ10@0_out[T] 
8308 +latchZ10
8309 Xnor2n_sy@1 net@318 zeroLO ilc[done] nor2n_sy-X_20
8310 XringB@0 bit[4] count[F] count[T] do[4] inLO[4] load[F] load[T] ringB
8311 XringB@1 bit[2] count[F] count[T] do[2] inLO[2] load[F] load[T] ringB
8312 XringB@2 bit[6] count[F] count[T] do[6] inLO[6] load[F] load[T] ringB
8313 Xwire90@6 net@269 load[T] wire90-1350_3-layer_1-width_3
8314 Xwire90@7 net@271 count[T] wire90-985_7-layer_1-width_3
8315 Xwire90@8 net@273 count[F] wire90-1915_8-layer_1-width_3
8316 Xwire90@9 net@275 load[F] wire90-1810_4-layer_1-width_3
8317 Xwire90@11 net@318 net@317 wire90-520_8-layer_1-width_3
8318 .ENDS ilcEven
8319
8320 *** CELL: orangeTSMC090nm:wire{sch}
8321 .SUBCKT wire-C_0_011f-1278-R_34_667m a b
8322 Ccap@0 gnd net@14 4.686f
8323 Ccap@1 gnd net@8 4.686f
8324 Ccap@2 gnd net@11 4.686f
8325 Rres@0 net@14 a 7.384
8326 Rres@1 net@11 net@14 14.768
8327 Rres@2 b net@8 7.384
8328 Rres@3 net@8 net@11 14.768
8329 .ENDS wire-C_0_011f-1278-R_34_667m
8330
8331 *** CELL: orangeTSMC090nm:wire90{sch}
8332 .SUBCKT wire90-1278-layer_1-width_3 a b
8333 Xwire@0 a b wire-C_0_011f-1278-R_34_667m
8334 .ENDS wire90-1278-layer_1-width_3
8335
8336 *** CELL: orangeTSMC090nm:wire{sch}
8337 .SUBCKT wire-C_0_011f-2344-R_34_667m a b
8338 Ccap@0 gnd net@14 8.595f
8339 Ccap@1 gnd net@8 8.595f
8340 Ccap@2 gnd net@11 8.595f
8341 Rres@0 net@14 a 13.543
8342 Rres@1 net@11 net@14 27.086
8343 Rres@2 b net@8 13.543
8344 Rres@3 net@8 net@11 27.086
8345 .ENDS wire-C_0_011f-2344-R_34_667m
8346
8347 *** CELL: orangeTSMC090nm:wire90{sch}
8348 .SUBCKT wire90-2344-layer_1-width_3 a b
8349 Xwire@0 a b wire-C_0_011f-2344-R_34_667m
8350 .ENDS wire90-2344-layer_1-width_3
8351
8352 *** CELL: orangeTSMC090nm:wire{sch}
8353 .SUBCKT wire-C_0_011f-285_1-R_34_667m a b
8354 Ccap@0 gnd net@14 1.045f
8355 Ccap@1 gnd net@8 1.045f
8356 Ccap@2 gnd net@11 1.045f
8357 Rres@0 net@14 a 1.647
8358 Rres@1 net@11 net@14 3.294
8359 Rres@2 b net@8 1.647
8360 Rres@3 net@8 net@11 3.294
8361 .ENDS wire-C_0_011f-285_1-R_34_667m
8362
8363 *** CELL: orangeTSMC090nm:wire90{sch}
8364 .SUBCKT wire90-285_1-layer_1-width_3 a b
8365 Xwire@0 a b wire-C_0_011f-285_1-R_34_667m
8366 .ENDS wire90-285_1-layer_1-width_3
8367
8368 *** CELL: orangeTSMC090nm:wire{sch}
8369 .SUBCKT wire-C_0_011f-556_6-R_34_667m a b
8370 Ccap@0 gnd net@14 2.041f
8371 Ccap@1 gnd net@8 2.041f
8372 Ccap@2 gnd net@11 2.041f
8373 Rres@0 net@14 a 3.216
8374 Rres@1 net@11 net@14 6.432
8375 Rres@2 b net@8 3.216
8376 Rres@3 net@8 net@11 6.432
8377 .ENDS wire-C_0_011f-556_6-R_34_667m
8378
8379 *** CELL: orangeTSMC090nm:wire90{sch}
8380 .SUBCKT wire90-556_6-layer_1-width_3 a b
8381 Xwire@0 a b wire-C_0_011f-556_6-R_34_667m
8382 .ENDS wire90-556_6-layer_1-width_3
8383
8384 *** CELL: loopCountL:ilcOdd{sch}
8385 .SUBCKT ilcOdd bit[1] bit[3] bit[5] count do[3] do[5] do[7] inLO[1] inLO[3] 
8386 +inLO[5] inLO[7] kill load mc zeroLO
8387 Xinv@3 load[F] net@269 inv-X_30
8388 Xinv@4 count[F] net@271 inv-X_30
8389 Xinv@5 count net@273 inv-X_30
8390 Xinv@6 load net@275 inv-X_30
8391 XlatchZ10@0 kill net@369 load[F] load[T] inLO[7] mc zeroLO latchZ10@0_out[T] 
8392 +latchZ10
8393 Xmlat1in5@0 count[T] count[F] do[7] net@376 mlat1in5i
8394 Xnor2n@0 net@378 count[F] net@372 nor2n-X_10
8395 XringB@0 bit[5] count[F] count[T] do[5] inLO[5] load[F] load[T] ringB
8396 XringB@1 bit[3] count[F] count[T] do[3] inLO[3] load[F] load[T] ringB
8397 XringB@2 bit[1] count[F] count[T] vdd inLO[1] load[F] load[T] ringB
8398 Xwire90@2 net@269 load[T] wire90-1350_3-layer_1-width_3
8399 Xwire90@3 net@271 count[T] wire90-1278-layer_1-width_3
8400 Xwire90@4 net@273 count[F] wire90-2344-layer_1-width_3
8401 Xwire90@5 net@275 load[F] wire90-1810_4-layer_1-width_3
8402 Xwire90@10 net@369 net@372 wire90-285_1-layer_1-width_3
8403 Xwire90@11 net@376 net@378 wire90-556_6-layer_1-width_3
8404 .ENDS ilcOdd
8405
8406 *** CELL: orangeTSMC090nm:PMOSx{sch}
8407 .SUBCKT PMOSx-X_6_667 d g s
8408 MPMOSf@0 d g s vdd pch W='40.002*(1+ABP/sqrt(40.002*2))' L='2'  
8409 +DELVTO='AVT0P/sqrt(40.002*2)'
8410 .ENDS PMOSx-X_6_667
8411
8412 *** CELL: orangeTSMC090nm:NMOSx{sch}
8413 .SUBCKT NMOSx-X_20_001 d g s
8414 MNMOSf@0 d g s gnd nch W='60.003*(1+ABN/sqrt(60.003*2))' L='2' 
8415 +DELVTO='AVT0N/sqrt(60.003*2)'
8416 .ENDS NMOSx-X_20_001
8417
8418 *** CELL: redFour:nms3{sch}
8419 .SUBCKT nms3-X_6_667 d g g2 g3
8420 XNMOS@0 d g3 net@6 NMOSx-X_20_001
8421 XNMOS@1 net@7 g gnd NMOSx-X_20_001
8422 XNMOS@2 net@6 g2 net@7 NMOSx-X_20_001
8423 .ENDS nms3-X_6_667
8424
8425 *** CELL: redFour:nand3{sch}
8426 .SUBCKT nand3-X_6_667 ina inb inc out
8427 XPMOS@0 out inc vdd PMOSx-X_6_667
8428 XPMOS@1 out inb vdd PMOSx-X_6_667
8429 XPMOS@2 out ina vdd PMOSx-X_6_667
8430 Xnms3@0 out ina inb inc nms3-X_6_667
8431 .ENDS nand3-X_6_667
8432
8433 *** CELL: orangeTSMC090nm:wire{sch}
8434 .SUBCKT wire-C_0_011f-549_2-R_34_667m a b
8435 Ccap@0 gnd net@14 2.014f
8436 Ccap@1 gnd net@8 2.014f
8437 Ccap@2 gnd net@11 2.014f
8438 Rres@0 net@14 a 3.173
8439 Rres@1 net@11 net@14 6.346
8440 Rres@2 b net@8 3.173
8441 Rres@3 net@8 net@11 6.346
8442 .ENDS wire-C_0_011f-549_2-R_34_667m
8443
8444 *** CELL: orangeTSMC090nm:wire90{sch}
8445 .SUBCKT wire90-549_2-layer_1-width_3 a b
8446 Xwire@0 a b wire-C_0_011f-549_2-R_34_667m
8447 .ENDS wire90-549_2-layer_1-width_3
8448
8449 *** CELL: orangeTSMC090nm:wire{sch}
8450 .SUBCKT wire-C_0_011f-703_8-R_34_667m a b
8451 Ccap@0 gnd net@14 2.581f
8452 Ccap@1 gnd net@8 2.581f
8453 Ccap@2 gnd net@11 2.581f
8454 Rres@0 net@14 a 4.066
8455 Rres@1 net@11 net@14 8.133
8456 Rres@2 b net@8 4.066
8457 Rres@3 net@8 net@11 8.133
8458 .ENDS wire-C_0_011f-703_8-R_34_667m
8459
8460 *** CELL: orangeTSMC090nm:wire90{sch}
8461 .SUBCKT wire90-703_8-layer_1-width_3 a b
8462 Xwire@0 a b wire-C_0_011f-703_8-R_34_667m
8463 .ENDS wire90-703_8-layer_1-width_3
8464
8465 *** CELL: orangeTSMC090nm:wire{sch}
8466 .SUBCKT wire-C_0_011f-543_6-R_34_667m a b
8467 Ccap@0 gnd net@14 1.993f
8468 Ccap@1 gnd net@8 1.993f
8469 Ccap@2 gnd net@11 1.993f
8470 Rres@0 net@14 a 3.141
8471 Rres@1 net@11 net@14 6.282
8472 Rres@2 b net@8 3.141
8473 Rres@3 net@8 net@11 6.282
8474 .ENDS wire-C_0_011f-543_6-R_34_667m
8475
8476 *** CELL: orangeTSMC090nm:wire90{sch}
8477 .SUBCKT wire90-543_6-layer_1-width_3 a b
8478 Xwire@0 a b wire-C_0_011f-543_6-R_34_667m
8479 .ENDS wire90-543_6-layer_1-width_3
8480
8481 *** CELL: orangeTSMC090nm:wire{sch}
8482 .SUBCKT wire-C_0_011f-645_3-R_34_667m a b
8483 Ccap@0 gnd net@14 2.366f
8484 Ccap@1 gnd net@8 2.366f
8485 Ccap@2 gnd net@11 2.366f
8486 Rres@0 net@14 a 3.728
8487 Rres@1 net@11 net@14 7.457
8488 Rres@2 b net@8 3.728
8489 Rres@3 net@8 net@11 7.457
8490 .ENDS wire-C_0_011f-645_3-R_34_667m
8491
8492 *** CELL: orangeTSMC090nm:wire90{sch}
8493 .SUBCKT wire90-645_3-layer_1-width_3 a b
8494 Xwire@0 a b wire-C_0_011f-645_3-R_34_667m
8495 .ENDS wire90-645_3-layer_1-width_3
8496
8497 *** CELL: orangeTSMC090nm:wire{sch}
8498 .SUBCKT wire-C_0_011f-378_8-R_34_667m a b
8499 Ccap@0 gnd net@14 1.389f
8500 Ccap@1 gnd net@8 1.389f
8501 Ccap@2 gnd net@11 1.389f
8502 Rres@0 net@14 a 2.189
8503 Rres@1 net@11 net@14 4.377
8504 Rres@2 b net@8 2.189
8505 Rres@3 net@8 net@11 4.377
8506 .ENDS wire-C_0_011f-378_8-R_34_667m
8507
8508 *** CELL: orangeTSMC090nm:wire90{sch}
8509 .SUBCKT wire90-378_8-layer_1-width_3 a b
8510 Xwire@0 a b wire-C_0_011f-378_8-R_34_667m
8511 .ENDS wire90-378_8-layer_1-width_3
8512
8513 *** CELL: loopCountL:countLogic{sch}
8514 .SUBCKT countLogic bit[1] bit[2] bit[3] bit[4] bit[5] bit[6] do[2] do[3] 
8515 +do[4] do[5] do[6] do[7]
8516 Xinv@0 net@257 do[2] inv-X_10
8517 Xinv@1 bit[2] net@128 inv-X_10
8518 Xinv@2 bit[1] net@257 inv-X_10
8519 Xnand2@0 bit[3] bit[1] net@145 nand2-X_10
8520 Xnand2@1 bit[4] bit[2] net@195 nand2-X_10
8521 Xnand2@2 bit[3] bit[5] net@315 nand2-X_10
8522 Xnand3@0 bit[5] bit[3] bit[1] net@264 nand3-X_6_667
8523 Xnand3@1 bit[6] bit[4] bit[2] net@198 nand3-X_6_667
8524 Xnor2n@1 net@128 net@257 do[3] nor2n-X_10
8525 Xnor2n@2 net@145 net@146 do[4] nor2n-X_10
8526 Xnor2n@3 net@195 net@58 do[5] nor2n-X_10
8527 Xnor2n@4 net@221 net@56 do[6] nor2n-X_10
8528 Xnor2n@5 net@289 net@267 do[7] nor2n-X_10
8529 Xwire90@0 net@264 net@221 wire90-549_2-layer_1-width_3
8530 Xwire90@1 net@58 net@145 wire90-703_8-layer_1-width_3
8531 Xwire90@3 net@56 net@195 wire90-703_8-layer_1-width_3
8532 Xwire90@5 net@198 net@289 wire90-543_6-layer_1-width_3
8533 Xwire90@6 net@146 net@128 wire90-645_3-layer_1-width_3
8534 Xwire90@8 net@267 net@315 wire90-378_8-layer_1-width_3
8535 .ENDS countLogic
8536
8537 *** CELL: orangeTSMC090nm:wire{sch}
8538 .SUBCKT wire-C_0_011f-374_2-R_34_667m a b
8539 Ccap@0 gnd net@14 1.372f
8540 Ccap@1 gnd net@8 1.372f
8541 Ccap@2 gnd net@11 1.372f
8542 Rres@0 net@14 a 2.162
8543 Rres@1 net@11 net@14 4.324
8544 Rres@2 b net@8 2.162
8545 Rres@3 net@8 net@11 4.324
8546 .ENDS wire-C_0_011f-374_2-R_34_667m
8547
8548 *** CELL: orangeTSMC090nm:wire90{sch}
8549 .SUBCKT wire90-374_2-layer_1-width_3 a b
8550 Xwire@0 a b wire-C_0_011f-374_2-R_34_667m
8551 .ENDS wire90-374_2-layer_1-width_3
8552
8553 *** CELL: orangeTSMC090nm:wire{sch}
8554 .SUBCKT wire-C_0_011f-464_8-R_34_667m a b
8555 Ccap@0 gnd net@14 1.704f
8556 Ccap@1 gnd net@8 1.704f
8557 Ccap@2 gnd net@11 1.704f
8558 Rres@0 net@14 a 2.686
8559 Rres@1 net@11 net@14 5.371
8560 Rres@2 b net@8 2.686
8561 Rres@3 net@8 net@11 5.371
8562 .ENDS wire-C_0_011f-464_8-R_34_667m
8563
8564 *** CELL: orangeTSMC090nm:wire90{sch}
8565 .SUBCKT wire90-464_8-layer_1-width_3 a b
8566 Xwire@0 a b wire-C_0_011f-464_8-R_34_667m
8567 .ENDS wire90-464_8-layer_1-width_3
8568
8569 *** CELL: orangeTSMC090nm:wire{sch}
8570 .SUBCKT wire-C_0_011f-398_8-R_34_667m a b
8571 Ccap@0 gnd net@14 1.462f
8572 Ccap@1 gnd net@8 1.462f
8573 Ccap@2 gnd net@11 1.462f
8574 Rres@0 net@14 a 2.304
8575 Rres@1 net@11 net@14 4.608
8576 Rres@2 b net@8 2.304
8577 Rres@3 net@8 net@11 4.608
8578 .ENDS wire-C_0_011f-398_8-R_34_667m
8579
8580 *** CELL: orangeTSMC090nm:wire90{sch}
8581 .SUBCKT wire90-398_8-layer_1-width_3 a b
8582 Xwire@0 a b wire-C_0_011f-398_8-R_34_667m
8583 .ENDS wire90-398_8-layer_1-width_3
8584
8585 *** CELL: orangeTSMC090nm:wire{sch}
8586 .SUBCKT wire-C_0_011f-474_8-R_34_667m a b
8587 Ccap@0 gnd net@14 1.741f
8588 Ccap@1 gnd net@8 1.741f
8589 Ccap@2 gnd net@11 1.741f
8590 Rres@0 net@14 a 2.743
8591 Rres@1 net@11 net@14 5.487
8592 Rres@2 b net@8 2.743
8593 Rres@3 net@8 net@11 5.487
8594 .ENDS wire-C_0_011f-474_8-R_34_667m
8595
8596 *** CELL: orangeTSMC090nm:wire90{sch}
8597 .SUBCKT wire90-474_8-layer_1-width_3 a b
8598 Xwire@0 a b wire-C_0_011f-474_8-R_34_667m
8599 .ENDS wire90-474_8-layer_1-width_3
8600
8601 *** CELL: orangeTSMC090nm:wire{sch}
8602 .SUBCKT wire-C_0_011f-383_8-R_34_667m a b
8603 Ccap@0 gnd net@14 1.407f
8604 Ccap@1 gnd net@8 1.407f
8605 Ccap@2 gnd net@11 1.407f
8606 Rres@0 net@14 a 2.218
8607 Rres@1 net@11 net@14 4.435
8608 Rres@2 b net@8 2.218
8609 Rres@3 net@8 net@11 4.435
8610 .ENDS wire-C_0_011f-383_8-R_34_667m
8611
8612 *** CELL: orangeTSMC090nm:wire90{sch}
8613 .SUBCKT wire90-383_8-layer_1-width_3 a b
8614 Xwire@0 a b wire-C_0_011f-383_8-R_34_667m
8615 .ENDS wire90-383_8-layer_1-width_3
8616
8617 *** CELL: orangeTSMC090nm:wire{sch}
8618 .SUBCKT wire-C_0_011f-399_8-R_34_667m a b
8619 Ccap@0 gnd net@14 1.466f
8620 Ccap@1 gnd net@8 1.466f
8621 Ccap@2 gnd net@11 1.466f
8622 Rres@0 net@14 a 2.31
8623 Rres@1 net@11 net@14 4.62
8624 Rres@2 b net@8 2.31
8625 Rres@3 net@8 net@11 4.62
8626 .ENDS wire-C_0_011f-399_8-R_34_667m
8627
8628 *** CELL: orangeTSMC090nm:wire90{sch}
8629 .SUBCKT wire90-399_8-layer_1-width_3 a b
8630 Xwire@0 a b wire-C_0_011f-399_8-R_34_667m
8631 .ENDS wire90-399_8-layer_1-width_3
8632
8633 *** CELL: orangeTSMC090nm:wire{sch}
8634 .SUBCKT wire-C_0_011f-975_7-R_34_667m a b
8635 Ccap@0 gnd net@14 3.578f
8636 Ccap@1 gnd net@8 3.578f
8637 Ccap@2 gnd net@11 3.578f
8638 Rres@0 net@14 a 5.637
8639 Rres@1 net@11 net@14 11.275
8640 Rres@2 b net@8 5.637
8641 Rres@3 net@8 net@11 11.275
8642 .ENDS wire-C_0_011f-975_7-R_34_667m
8643
8644 *** CELL: orangeTSMC090nm:wire90{sch}
8645 .SUBCKT wire90-975_7-layer_1-width_3 a b
8646 Xwire@0 a b wire-C_0_011f-975_7-R_34_667m
8647 .ENDS wire90-975_7-layer_1-width_3
8648
8649 *** CELL: orangeTSMC090nm:wire{sch}
8650 .SUBCKT wire-C_0_011f-1009_4-R_34_667m a b
8651 Ccap@0 gnd net@14 3.701f
8652 Ccap@1 gnd net@8 3.701f
8653 Ccap@2 gnd net@11 3.701f
8654 Rres@0 net@14 a 5.832
8655 Rres@1 net@11 net@14 11.664
8656 Rres@2 b net@8 5.832
8657 Rres@3 net@8 net@11 11.664
8658 .ENDS wire-C_0_011f-1009_4-R_34_667m
8659
8660 *** CELL: orangeTSMC090nm:wire90{sch}
8661 .SUBCKT wire90-1009_4-layer_1-width_3 a b
8662 Xwire@0 a b wire-C_0_011f-1009_4-R_34_667m
8663 .ENDS wire90-1009_4-layer_1-width_3
8664
8665 *** CELL: orangeTSMC090nm:wire{sch}
8666 .SUBCKT wire-C_0_011f-905_8-R_34_667m a b
8667 Ccap@0 gnd net@14 3.321f
8668 Ccap@1 gnd net@8 3.321f
8669 Ccap@2 gnd net@11 3.321f
8670 Rres@0 net@14 a 5.234
8671 Rres@1 net@11 net@14 10.467
8672 Rres@2 b net@8 5.234
8673 Rres@3 net@8 net@11 10.467
8674 .ENDS wire-C_0_011f-905_8-R_34_667m
8675
8676 *** CELL: orangeTSMC090nm:wire90{sch}
8677 .SUBCKT wire90-905_8-layer_1-width_3 a b
8678 Xwire@0 a b wire-C_0_011f-905_8-R_34_667m
8679 .ENDS wire90-905_8-layer_1-width_3
8680
8681 *** CELL: orangeTSMC090nm:wire{sch}
8682 .SUBCKT wire-C_0_011f-758_3-R_34_667m a b
8683 Ccap@0 gnd net@14 2.78f
8684 Ccap@1 gnd net@8 2.78f
8685 Ccap@2 gnd net@11 2.78f
8686 Rres@0 net@14 a 4.381
8687 Rres@1 net@11 net@14 8.763
8688 Rres@2 b net@8 4.381
8689 Rres@3 net@8 net@11 8.763
8690 .ENDS wire-C_0_011f-758_3-R_34_667m
8691
8692 *** CELL: orangeTSMC090nm:wire90{sch}
8693 .SUBCKT wire90-758_3-layer_1-width_3 a b
8694 Xwire@0 a b wire-C_0_011f-758_3-R_34_667m
8695 .ENDS wire90-758_3-layer_1-width_3
8696
8697 *** CELL: orangeTSMC090nm:wire{sch}
8698 .SUBCKT wire-C_0_011f-643_7-R_34_667m a b
8699 Ccap@0 gnd net@14 2.36f
8700 Ccap@1 gnd net@8 2.36f
8701 Ccap@2 gnd net@11 2.36f
8702 Rres@0 net@14 a 3.719
8703 Rres@1 net@11 net@14 7.438
8704 Rres@2 b net@8 3.719
8705 Rres@3 net@8 net@11 7.438
8706 .ENDS wire-C_0_011f-643_7-R_34_667m
8707
8708 *** CELL: orangeTSMC090nm:wire90{sch}
8709 .SUBCKT wire90-643_7-layer_1-width_3 a b
8710 Xwire@0 a b wire-C_0_011f-643_7-R_34_667m
8711 .ENDS wire90-643_7-layer_1-width_3
8712
8713 *** CELL: orangeTSMC090nm:wire{sch}
8714 .SUBCKT wire-C_0_011f-561_7-R_34_667m a b
8715 Ccap@0 gnd net@14 2.06f
8716 Ccap@1 gnd net@8 2.06f
8717 Ccap@2 gnd net@11 2.06f
8718 Rres@0 net@14 a 3.245
8719 Rres@1 net@11 net@14 6.491
8720 Rres@2 b net@8 3.245
8721 Rres@3 net@8 net@11 6.491
8722 .ENDS wire-C_0_011f-561_7-R_34_667m
8723
8724 *** CELL: orangeTSMC090nm:wire90{sch}
8725 .SUBCKT wire90-561_7-layer_1-width_3 a b
8726 Xwire@0 a b wire-C_0_011f-561_7-R_34_667m
8727 .ENDS wire90-561_7-layer_1-width_3
8728
8729 *** CELL: orangeTSMC090nm:wire{sch}
8730 .SUBCKT wire-C_0_011f-898_9-R_34_667m a b
8731 Ccap@0 gnd net@14 3.296f
8732 Ccap@1 gnd net@8 3.296f
8733 Ccap@2 gnd net@11 3.296f
8734 Rres@0 net@14 a 5.194
8735 Rres@1 net@11 net@14 10.387
8736 Rres@2 b net@8 5.194
8737 Rres@3 net@8 net@11 10.387
8738 .ENDS wire-C_0_011f-898_9-R_34_667m
8739
8740 *** CELL: orangeTSMC090nm:wire90{sch}
8741 .SUBCKT wire90-898_9-layer_1-width_3 a b
8742 Xwire@0 a b wire-C_0_011f-898_9-R_34_667m
8743 .ENDS wire90-898_9-layer_1-width_3
8744
8745 *** CELL: orangeTSMC090nm:wire{sch}
8746 .SUBCKT wire-C_0_011f-902_4-R_34_667m a b
8747 Ccap@0 gnd net@14 3.309f
8748 Ccap@1 gnd net@8 3.309f
8749 Ccap@2 gnd net@11 3.309f
8750 Rres@0 net@14 a 5.214
8751 Rres@1 net@11 net@14 10.428
8752 Rres@2 b net@8 5.214
8753 Rres@3 net@8 net@11 10.428
8754 .ENDS wire-C_0_011f-902_4-R_34_667m
8755
8756 *** CELL: orangeTSMC090nm:wire90{sch}
8757 .SUBCKT wire90-902_4-layer_1-width_3 a b
8758 Xwire@0 a b wire-C_0_011f-902_4-R_34_667m
8759 .ENDS wire90-902_4-layer_1-width_3
8760
8761 *** CELL: loopCountL:ilc{sch}
8762 .SUBCKT ilc bitt[1] bitt[2] bitt[3] bitt[4] bitt[5] bitt[6] bitt[7] ilc[cnt] 
8763 +ilc[done] ilc[load] inLO[1] inLO[2] inLO[3] inLO[4] inLO[5] inLO[6] inLO[7] 
8764 +inLO[8] kill mc
8765 XilcEven@0 bitt[2] bitt[4] bitt[6] bitt[7] ilc[cnt] do[2] do[4] do[6] 
8766 +ilc[done] inLO[2] inLO[4] inLO[6] inLO[8] kill net@109 mc bit[7] ilcEven
8767 XilcOdd@0 bitt[1] bitt[3] bitt[5] ilc[cnt] do[3] do[5] do[7] inLO[1] inLO[3] 
8768 +inLO[5] inLO[7] kill net@109 mc bit[7] ilcOdd
8769 Xinv@4 ilc[load] net@304 inv-X_30
8770 XolcCente@0 bitt[1] bitt[2] bitt[3] bitt[4] bitt[5] bitt[6] do[2] do[3] do[4] 
8771 +do[5] do[6] do[7] countLogic
8772 Xwire90@1 wire90@1_a do[2] wire90-374_2-layer_1-width_3
8773 Xwire90@2 wire90@2_a do[3] wire90-464_8-layer_1-width_3
8774 Xwire90@3 wire90@3_a do[4] wire90-398_8-layer_1-width_3
8775 Xwire90@4 wire90@4_a do[5] wire90-474_8-layer_1-width_3
8776 Xwire90@5 wire90@5_a do[6] wire90-383_8-layer_1-width_3
8777 Xwire90@6 wire90@6_a do[7] wire90-399_8-layer_1-width_3
8778 Xwire90@7 wire90@7_a bitt[1] wire90-975_7-layer_1-width_3
8779 Xwire90@8 wire90@8_a bitt[2] wire90-1009_4-layer_1-width_3
8780 Xwire90@9 wire90@9_a bitt[3] wire90-905_8-layer_1-width_3
8781 Xwire90@10 wire90@10_a bitt[4] wire90-758_3-layer_1-width_3
8782 Xwire90@11 wire90@11_a bitt[5] wire90-643_7-layer_1-width_3
8783 Xwire90@12 wire90@12_a bitt[6] wire90-561_7-layer_1-width_3
8784 Xwire90@35 net@109 net@304 wire90-898_9-layer_1-width_3
8785 Xwire90@36 wire90@36_a bit[7] wire90-902_4-layer_1-width_3
8786 .ENDS ilc
8787
8788 *** CELL: redFour:triInv{sch}
8789 .SUBCKT triInv-X_10 en enB in out
8790 Xnms2@0 out in en nms2-X_10
8791 Xpms2@0 out in enB pms2-X_10
8792 .ENDS triInv-X_10
8793
8794 *** CELL: gatesK:mux10{sch}
8795 .SUBCKT mux10 inA[1] inB[1] out[1] s[F] s[T]
8796 XtriInv@0 s[T] s[F] inA[1] out[1] triInv-X_10
8797 XtriInv@1 s[F] s[T] inB[1] out[1] triInv-X_10
8798 .ENDS mux10
8799
8800 *** CELL: orangeTSMC090nm:wire{sch}
8801 .SUBCKT wire-C_0_011f-0-R_34_667m a b
8802 Ccap@0 gnd net@14 0
8803 Ccap@1 gnd net@8 0
8804 Ccap@2 gnd net@11 0
8805 Rres@0 net@14 a 0
8806 Rres@1 net@11 net@14 0
8807 Rres@2 b net@8 0
8808 Rres@3 net@8 net@11 0
8809 .ENDS wire-C_0_011f-0-R_34_667m
8810
8811 *** CELL: orangeTSMC090nm:wire90{sch}
8812 .SUBCKT wire90-0-layer_1-width_3 a b
8813 Xwire@0 a b wire-C_0_011f-0-R_34_667m
8814 .ENDS wire90-0-layer_1-width_3
8815
8816 *** CELL: loopCountL:inMux{sch}
8817 .SUBCKT inMux inA[1] inA[2] inA[3] inA[4] inA[5] inA[6] inB[1] inB[2] inB[3] 
8818 +inB[4] inB[5] inB[6] inB[8] out[1] out[2] out[3] out[4] out[5] out[6] out[7] 
8819 +out[8] sel[A]
8820 Xinv@0 sel[A] net@10 inv-X_20
8821 Xinv@1 s[F] net@12 inv-X_20
8822 Xmux[1] inA[1] inB[1] out[1] s[F] s[T] mux10
8823 Xmux[2] inA[2] inB[2] out[2] s[F] s[T] mux10
8824 Xmux[3] inA[3] inB[3] out[3] s[F] s[T] mux10
8825 Xmux[4] inA[4] inB[4] out[4] s[F] s[T] mux10
8826 Xmux[5] inA[5] inB[5] out[5] s[F] s[T] mux10
8827 Xmux[6] inA[6] inB[6] out[6] s[F] s[T] mux10
8828 Xmux[8] gnd inB[8] out[8] s[F] s[T] mux10
8829 Xnand3@1 out[1] out[2] out[5] net@25 nand3-X_6_667
8830 Xnand3@2 out[3] out[4] out[6] net@24 nand3-X_6_667
8831 Xnor2n_sy@0 net@18 net@20 out[7] nor2n_sy-X_10
8832 Xwire90@0 net@10 s[F] wire90-0-layer_1-width_3
8833 Xwire90@1 net@12 s[T] wire90-0-layer_1-width_3
8834 Xwire90@2 net@24 net@20 wire90-0-layer_1-width_3
8835 Xwire90@3 net@18 net@25 wire90-0-layer_1-width_3
8836 .ENDS inMux
8837
8838 *** CELL: orangeTSMC090nm:wire{sch}
8839 .SUBCKT wire-C_0_011f-836_8-R_34_667m a b
8840 Ccap@0 gnd net@14 3.068f
8841 Ccap@1 gnd net@8 3.068f
8842 Ccap@2 gnd net@11 3.068f
8843 Rres@0 net@14 a 4.835
8844 Rres@1 net@11 net@14 9.67
8845 Rres@2 b net@8 4.835
8846 Rres@3 net@8 net@11 9.67
8847 .ENDS wire-C_0_011f-836_8-R_34_667m
8848
8849 *** CELL: orangeTSMC090nm:wire90{sch}
8850 .SUBCKT wire90-836_8-layer_1-width_3 a b
8851 Xwire@0 a b wire-C_0_011f-836_8-R_34_667m
8852 .ENDS wire90-836_8-layer_1-width_3
8853
8854 *** CELL: orangeTSMC090nm:wire{sch}
8855 .SUBCKT wire-C_0_011f-1053_4-R_34_667m a b
8856 Ccap@0 gnd net@14 3.862f
8857 Ccap@1 gnd net@8 3.862f
8858 Ccap@2 gnd net@11 3.862f
8859 Rres@0 net@14 a 6.086
8860 Rres@1 net@11 net@14 12.173
8861 Rres@2 b net@8 6.086
8862 Rres@3 net@8 net@11 12.173
8863 .ENDS wire-C_0_011f-1053_4-R_34_667m
8864
8865 *** CELL: orangeTSMC090nm:wire90{sch}
8866 .SUBCKT wire90-1053_4-layer_1-width_3 a b
8867 Xwire@0 a b wire-C_0_011f-1053_4-R_34_667m
8868 .ENDS wire90-1053_4-layer_1-width_3
8869
8870 *** CELL: orangeTSMC090nm:wire{sch}
8871 .SUBCKT wire-C_0_011f-1764_4-R_34_667m a b
8872 Ccap@0 gnd net@14 6.469f
8873 Ccap@1 gnd net@8 6.469f
8874 Ccap@2 gnd net@11 6.469f
8875 Rres@0 net@14 a 10.194
8876 Rres@1 net@11 net@14 20.389
8877 Rres@2 b net@8 10.194
8878 Rres@3 net@8 net@11 20.389
8879 .ENDS wire-C_0_011f-1764_4-R_34_667m
8880
8881 *** CELL: orangeTSMC090nm:wire90{sch}
8882 .SUBCKT wire90-1764_4-layer_1-width_3 a b
8883 Xwire@0 a b wire-C_0_011f-1764_4-R_34_667m
8884 .ENDS wire90-1764_4-layer_1-width_3
8885
8886 *** CELL: orangeTSMC090nm:wire{sch}
8887 .SUBCKT wire-C_0_011f-1373_4-R_34_667m a b
8888 Ccap@0 gnd net@14 5.036f
8889 Ccap@1 gnd net@8 5.036f
8890 Ccap@2 gnd net@11 5.036f
8891 Rres@0 net@14 a 7.935
8892 Rres@1 net@11 net@14 15.87
8893 Rres@2 b net@8 7.935
8894 Rres@3 net@8 net@11 15.87
8895 .ENDS wire-C_0_011f-1373_4-R_34_667m
8896
8897 *** CELL: orangeTSMC090nm:wire90{sch}
8898 .SUBCKT wire90-1373_4-layer_1-width_3 a b
8899 Xwire@0 a b wire-C_0_011f-1373_4-R_34_667m
8900 .ENDS wire90-1373_4-layer_1-width_3
8901
8902 *** CELL: loopCountL:olcEven{sch}
8903 .SUBCKT olcEven bit[2] bit[4] bit[6] count[2] do[2] do[4] do[6] inLO[2] 
8904 +inLO[4] inLO[6] load[2]
8905 Xinv@0 count[F] net@196 inv-X_20
8906 Xinv@1 load[F] net@207 inv-X_20
8907 Xinv@2 count[2] net@210 inv-X_30
8908 Xinv@3 load[2] net@211 inv-X_30
8909 XringB@0 bit[4] count[F] count[T] do[4] inLO[4] load[F] load[T] ringB
8910 XringB@1 bit[2] count[F] count[T] do[2] inLO[2] load[F] load[T] ringB
8911 XringB@2 bit[6] count[F] count[T] do[6] inLO[6] load[F] load[T] ringB
8912 Xwire90@1 net@196 count[T] wire90-836_8-layer_1-width_3
8913 Xwire90@2 net@207 load[T] wire90-1053_4-layer_1-width_3
8914 Xwire90@3 net@210 count[F] wire90-1764_4-layer_1-width_3
8915 Xwire90@4 net@211 load[F] wire90-1373_4-layer_1-width_3
8916 .ENDS olcEven
8917
8918 *** CELL: loopCountL:olcOdd{sch}
8919 .SUBCKT olcOdd bit[1] bit[3] bit[5] count[1] do[3] do[5] inLO[1] inLO[3] 
8920 +inLO[5] load[1]
8921 Xinv@0 count[F] net@299 inv-X_20
8922 Xinv@1 load[F] net@300 inv-X_20
8923 Xinv@2 load[1] net@307 inv-X_30
8924 Xinv@3 count[1] net@310 inv-X_30
8925 XringB@0 bit[5] count[F] count[T] do[5] inLO[5] load[F] load[T] ringB
8926 XringB@1 bit[3] count[F] count[T] do[3] inLO[3] load[F] load[T] ringB
8927 XringB@2 bit[1] count[F] count[T] vdd inLO[1] load[F] load[T] ringB
8928 Xwire90@0 net@299 count[T] wire90-836_8-layer_1-width_3
8929 Xwire90@1 net@300 load[T] wire90-1053_4-layer_1-width_3
8930 Xwire90@2 net@307 load[F] wire90-1373_4-layer_1-width_3
8931 Xwire90@3 net@310 count[F] wire90-1764_4-layer_1-width_3
8932 .ENDS olcOdd
8933
8934 *** CELL: orangeTSMC090nm:wire{sch}
8935 .SUBCKT wire-C_0_011f-538_8-R_34_667m a b
8936 Ccap@0 gnd net@14 1.976f
8937 Ccap@1 gnd net@8 1.976f
8938 Ccap@2 gnd net@11 1.976f
8939 Rres@0 net@14 a 3.113
8940 Rres@1 net@11 net@14 6.226
8941 Rres@2 b net@8 3.113
8942 Rres@3 net@8 net@11 6.226
8943 .ENDS wire-C_0_011f-538_8-R_34_667m
8944
8945 *** CELL: orangeTSMC090nm:wire90{sch}
8946 .SUBCKT wire90-538_8-layer_1-width_3 a b
8947 Xwire@0 a b wire-C_0_011f-538_8-R_34_667m
8948 .ENDS wire90-538_8-layer_1-width_3
8949
8950 *** CELL: orangeTSMC090nm:wire{sch}
8951 .SUBCKT wire-C_0_011f-472_8-R_34_667m a b
8952 Ccap@0 gnd net@14 1.734f
8953 Ccap@1 gnd net@8 1.734f
8954 Ccap@2 gnd net@11 1.734f
8955 Rres@0 net@14 a 2.732
8956 Rres@1 net@11 net@14 5.463
8957 Rres@2 b net@8 2.732
8958 Rres@3 net@8 net@11 5.463
8959 .ENDS wire-C_0_011f-472_8-R_34_667m
8960
8961 *** CELL: orangeTSMC090nm:wire90{sch}
8962 .SUBCKT wire90-472_8-layer_1-width_3 a b
8963 Xwire@0 a b wire-C_0_011f-472_8-R_34_667m
8964 .ENDS wire90-472_8-layer_1-width_3
8965
8966 *** CELL: orangeTSMC090nm:wire{sch}
8967 .SUBCKT wire-C_0_011f-548_8-R_34_667m a b
8968 Ccap@0 gnd net@14 2.012f
8969 Ccap@1 gnd net@8 2.012f
8970 Ccap@2 gnd net@11 2.012f
8971 Rres@0 net@14 a 3.171
8972 Rres@1 net@11 net@14 6.342
8973 Rres@2 b net@8 3.171
8974 Rres@3 net@8 net@11 6.342
8975 .ENDS wire-C_0_011f-548_8-R_34_667m
8976
8977 *** CELL: orangeTSMC090nm:wire90{sch}
8978 .SUBCKT wire90-548_8-layer_1-width_3 a b
8979 Xwire@0 a b wire-C_0_011f-548_8-R_34_667m
8980 .ENDS wire90-548_8-layer_1-width_3
8981
8982 *** CELL: orangeTSMC090nm:wire{sch}
8983 .SUBCKT wire-C_0_011f-457_8-R_34_667m a b
8984 Ccap@0 gnd net@14 1.679f
8985 Ccap@1 gnd net@8 1.679f
8986 Ccap@2 gnd net@11 1.679f
8987 Rres@0 net@14 a 2.645
8988 Rres@1 net@11 net@14 5.29
8989 Rres@2 b net@8 2.645
8990 Rres@3 net@8 net@11 5.29
8991 .ENDS wire-C_0_011f-457_8-R_34_667m
8992
8993 *** CELL: orangeTSMC090nm:wire90{sch}
8994 .SUBCKT wire90-457_8-layer_1-width_3 a b
8995 Xwire@0 a b wire-C_0_011f-457_8-R_34_667m
8996 .ENDS wire90-457_8-layer_1-width_3
8997
8998 *** CELL: orangeTSMC090nm:wire{sch}
8999 .SUBCKT wire-C_0_011f-1049_7-R_34_667m a b
9000 Ccap@0 gnd net@14 3.849f
9001 Ccap@1 gnd net@8 3.849f
9002 Ccap@2 gnd net@11 3.849f
9003 Rres@0 net@14 a 6.065
9004 Rres@1 net@11 net@14 12.13
9005 Rres@2 b net@8 6.065
9006 Rres@3 net@8 net@11 12.13
9007 .ENDS wire-C_0_011f-1049_7-R_34_667m
9008
9009 *** CELL: orangeTSMC090nm:wire90{sch}
9010 .SUBCKT wire90-1049_7-layer_1-width_3 a b
9011 Xwire@0 a b wire-C_0_011f-1049_7-R_34_667m
9012 .ENDS wire90-1049_7-layer_1-width_3
9013
9014 *** CELL: orangeTSMC090nm:wire{sch}
9015 .SUBCKT wire-C_0_011f-1049_4-R_34_667m a b
9016 Ccap@0 gnd net@14 3.848f
9017 Ccap@1 gnd net@8 3.848f
9018 Ccap@2 gnd net@11 3.848f
9019 Rres@0 net@14 a 6.063
9020 Rres@1 net@11 net@14 12.126
9021 Rres@2 b net@8 6.063
9022 Rres@3 net@8 net@11 12.126
9023 .ENDS wire-C_0_011f-1049_4-R_34_667m
9024
9025 *** CELL: orangeTSMC090nm:wire90{sch}
9026 .SUBCKT wire90-1049_4-layer_1-width_3 a b
9027 Xwire@0 a b wire-C_0_011f-1049_4-R_34_667m
9028 .ENDS wire90-1049_4-layer_1-width_3
9029
9030 *** CELL: orangeTSMC090nm:wire{sch}
9031 .SUBCKT wire-C_0_011f-979_8-R_34_667m a b
9032 Ccap@0 gnd net@14 3.593f
9033 Ccap@1 gnd net@8 3.593f
9034 Ccap@2 gnd net@11 3.593f
9035 Rres@0 net@14 a 5.661
9036 Rres@1 net@11 net@14 11.322
9037 Rres@2 b net@8 5.661
9038 Rres@3 net@8 net@11 11.322
9039 .ENDS wire-C_0_011f-979_8-R_34_667m
9040
9041 *** CELL: orangeTSMC090nm:wire90{sch}
9042 .SUBCKT wire90-979_8-layer_1-width_3 a b
9043 Xwire@0 a b wire-C_0_011f-979_8-R_34_667m
9044 .ENDS wire90-979_8-layer_1-width_3
9045
9046 *** CELL: orangeTSMC090nm:wire{sch}
9047 .SUBCKT wire-C_0_011f-786_3-R_34_667m a b
9048 Ccap@0 gnd net@14 2.883f
9049 Ccap@1 gnd net@8 2.883f
9050 Ccap@2 gnd net@11 2.883f
9051 Rres@0 net@14 a 4.543
9052 Rres@1 net@11 net@14 9.086
9053 Rres@2 b net@8 4.543
9054 Rres@3 net@8 net@11 9.086
9055 .ENDS wire-C_0_011f-786_3-R_34_667m
9056
9057 *** CELL: orangeTSMC090nm:wire90{sch}
9058 .SUBCKT wire90-786_3-layer_1-width_3 a b
9059 Xwire@0 a b wire-C_0_011f-786_3-R_34_667m
9060 .ENDS wire90-786_3-layer_1-width_3
9061
9062 *** CELL: orangeTSMC090nm:wire{sch}
9063 .SUBCKT wire-C_0_011f-717_7-R_34_667m a b
9064 Ccap@0 gnd net@14 2.632f
9065 Ccap@1 gnd net@8 2.632f
9066 Ccap@2 gnd net@11 2.632f
9067 Rres@0 net@14 a 4.147
9068 Rres@1 net@11 net@14 8.293
9069 Rres@2 b net@8 4.147
9070 Rres@3 net@8 net@11 8.293
9071 .ENDS wire-C_0_011f-717_7-R_34_667m
9072
9073 *** CELL: orangeTSMC090nm:wire90{sch}
9074 .SUBCKT wire90-717_7-layer_1-width_3 a b
9075 Xwire@0 a b wire-C_0_011f-717_7-R_34_667m
9076 .ENDS wire90-717_7-layer_1-width_3
9077
9078 *** CELL: orangeTSMC090nm:wire{sch}
9079 .SUBCKT wire-C_0_011f-487_7-R_34_667m a b
9080 Ccap@0 gnd net@14 1.788f
9081 Ccap@1 gnd net@8 1.788f
9082 Ccap@2 gnd net@11 1.788f
9083 Rres@0 net@14 a 2.818
9084 Rres@1 net@11 net@14 5.636
9085 Rres@2 b net@8 2.818
9086 Rres@3 net@8 net@11 5.636
9087 .ENDS wire-C_0_011f-487_7-R_34_667m
9088
9089 *** CELL: orangeTSMC090nm:wire90{sch}
9090 .SUBCKT wire90-487_7-layer_1-width_3 a b
9091 Xwire@0 a b wire-C_0_011f-487_7-R_34_667m
9092 .ENDS wire90-487_7-layer_1-width_3
9093
9094 *** CELL: orangeTSMC090nm:wire{sch}
9095 .SUBCKT wire-C_0_011f-426-R_34_667m a b
9096 Ccap@0 gnd net@14 1.562f
9097 Ccap@1 gnd net@8 1.562f
9098 Ccap@2 gnd net@11 1.562f
9099 Rres@0 net@14 a 2.461
9100 Rres@1 net@11 net@14 4.923
9101 Rres@2 b net@8 2.461
9102 Rres@3 net@8 net@11 4.923
9103 .ENDS wire-C_0_011f-426-R_34_667m
9104
9105 *** CELL: orangeTSMC090nm:wire90{sch}
9106 .SUBCKT wire90-426-layer_1-width_3 a b
9107 Xwire@0 a b wire-C_0_011f-426-R_34_667m
9108 .ENDS wire90-426-layer_1-width_3
9109
9110 *** CELL: loopCountL:olc{sch}
9111 .SUBCKT olc bitt[1] bitt[2] bitt[3] bitt[4] bitt[5] bitt[6] doLO[7] inLO[1] 
9112 +inLO[2] inLO[3] inLO[4] inLO[5] inLO[6] olc[dec][1] olc[dec][2] olc[load][1] 
9113 +olc[load][2]
9114 Xinv@6 net@270 doLO[7] inv-X_20
9115 XolcCente@1 bitt[1] bitt[2] bitt[3] bitt[4] bitt[5] bitt[6] do[2] do[3] do[4] 
9116 +do[5] do[6] net@271 countLogic
9117 XolcEven@0 bitt[2] bitt[4] bitt[6] olc[dec][2] do[2] do[4] do[6] inLO[2] 
9118 +inLO[4] inLO[6] olc[load][2] olcEven
9119 XolcOdd@1 bitt[1] bitt[3] bitt[5] olc[dec][1] do[3] do[5] inLO[1] inLO[3] 
9120 +inLO[5] olc[load][1] olcOdd
9121 Xwire90@1 wire90@1_a do[2] wire90-374_2-layer_1-width_3
9122 Xwire90@2 wire90@2_a do[3] wire90-538_8-layer_1-width_3
9123 Xwire90@3 wire90@3_a do[4] wire90-472_8-layer_1-width_3
9124 Xwire90@4 wire90@4_a do[5] wire90-548_8-layer_1-width_3
9125 Xwire90@5 wire90@5_a do[6] wire90-457_8-layer_1-width_3
9126 Xwire90@7 wire90@7_a bitt[1] wire90-1049_7-layer_1-width_3
9127 Xwire90@8 wire90@8_a bitt[2] wire90-1049_4-layer_1-width_3
9128 Xwire90@9 wire90@9_a bitt[3] wire90-979_8-layer_1-width_3
9129 Xwire90@10 wire90@10_a bitt[4] wire90-786_3-layer_1-width_3
9130 Xwire90@11 wire90@11_a bitt[5] wire90-717_7-layer_1-width_3
9131 Xwire90@12 wire90@12_a bitt[6] wire90-487_7-layer_1-width_3
9132 Xwire90@29 net@270 net@271 wire90-426-layer_1-width_3
9133 .ENDS olc
9134
9135 *** CELL: scanK:scanKx3{sch}
9136 .SUBCKT scanKx3 clS[F] clS[T] cl[F] cl[T] din[1] din[2] din[3] mc rd[F] rd[T] 
9137 +sin sout
9138 XscanCell@4 clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin net@18 
9139 +scanCellKh
9140 XscanCell@5 clS[F] clS[T] cl[F] cl[T] din[2] rd[F] rd[T] net@31 net@20 
9141 +scanCellKh
9142 XscanCell@6 clS[F] clS[T] cl[F] cl[T] din[3] rd[F] rd[T] net@32 sout 
9143 +scanCellKh
9144 Xwire90@0 net@18 net@31 wire90-297_9-layer_1-width_3
9145 Xwire90@1 net@20 net@32 wire90-297_9-layer_1-width_3
9146 .ENDS scanKx3
9147
9148 *** CELL: scanK:scanKx6{sch}
9149 .SUBCKT scanKx6 clS[F] clS[T] cl[F] cl[T] din[1] din[2] din[3] din[4] din[5] 
9150 +din[6] mc rd[F] rd[T] sin sout
9151 XscanCell@4 clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin net@18 
9152 +scanCellKh
9153 XscanCell@5 clS[F] clS[T] cl[F] cl[T] din[2] rd[F] rd[T] net@31 net@20 
9154 +scanCellKh
9155 XscanCell@6 clS[F] clS[T] cl[F] cl[T] din[3] rd[F] rd[T] net@32 net@24 
9156 +scanCellKh
9157 XscanCell@7 clS[F] clS[T] cl[F] cl[T] din[4] rd[F] rd[T] net@33 net@51 
9158 +scanCellKh
9159 XscanCell@8 clS[F] clS[T] cl[F] cl[T] din[5] rd[F] rd[T] net@50 net@56 
9160 +scanCellKh
9161 XscanCell@9 clS[F] clS[T] cl[F] cl[T] din[6] rd[F] rd[T] net@55 sout 
9162 +scanCellKh
9163 Xwire90@0 net@18 net@31 wire90-297_9-layer_1-width_3
9164 Xwire90@1 net@20 net@32 wire90-297_9-layer_1-width_3
9165 Xwire90@2 net@24 net@33 wire90-297_9-layer_1-width_3
9166 Xwire90@3 net@51 net@50 wire90-297_9-layer_1-width_3
9167 Xwire90@4 net@56 net@55 wire90-297_9-layer_1-width_3
9168 .ENDS scanKx6
9169
9170 *** CELL: scanK:scanKx7{sch}
9171 .SUBCKT scanKx7 clS[F] clS[T] cl[F] cl[T] din[1] din[2] din[3] din[4] din[5] 
9172 +din[6] din[7] mc rd[F] rd[T] sin sout
9173 XscanCell@4 clS[F] clS[T] cl[F] cl[T] din[1] rd[F] rd[T] sin net@18 
9174 +scanCellKh
9175 XscanCell@5 clS[F] clS[T] cl[F] cl[T] din[2] rd[F] rd[T] net@31 net@20 
9176 +scanCellKh
9177 XscanCell@6 clS[F] clS[T] cl[F] cl[T] din[3] rd[F] rd[T] net@32 net@24 
9178 +scanCellKh
9179 XscanCell@7 clS[F] clS[T] cl[F] cl[T] din[4] rd[F] rd[T] net@33 net@51 
9180 +scanCellKh
9181 XscanCell@8 clS[F] clS[T] cl[F] cl[T] din[5] rd[F] rd[T] net@50 net@56 
9182 +scanCellKh
9183 XscanCell@9 clS[F] clS[T] cl[F] cl[T] din[6] rd[F] rd[T] net@55 net@63 
9184 +scanCellKh
9185 XscanCell@10 clS[F] clS[T] cl[F] cl[T] din[7] rd[F] rd[T] net@61 sout 
9186 +scanCellKh
9187 Xwire90@0 net@18 net@31 wire90-297_9-layer_1-width_3
9188 Xwire90@1 net@20 net@32 wire90-297_9-layer_1-width_3
9189 Xwire90@2 net@24 net@33 wire90-297_9-layer_1-width_3
9190 Xwire90@3 net@51 net@50 wire90-297_9-layer_1-width_3
9191 Xwire90@4 net@56 net@55 wire90-297_9-layer_1-width_3
9192 Xwire90@5 net@63 net@61 wire90-297_9-layer_1-width_3
9193 .ENDS scanKx7
9194
9195 *** CELL: orangeTSMC090nm:wire{sch}
9196 .SUBCKT wire-C_0_011f-99_3-R_34_667m a b
9197 Ccap@0 gnd net@14 0.364f
9198 Ccap@1 gnd net@8 0.364f
9199 Ccap@2 gnd net@11 0.364f
9200 Rres@0 net@14 a 0.574
9201 Rres@1 net@11 net@14 1.147
9202 Rres@2 b net@8 0.574
9203 Rres@3 net@8 net@11 1.147
9204 .ENDS wire-C_0_011f-99_3-R_34_667m
9205
9206 *** CELL: orangeTSMC090nm:wire90{sch}
9207 .SUBCKT wire90-99_3-layer_1-width_3 a b
9208 Xwire@0 a b wire-C_0_011f-99_3-R_34_667m
9209 .ENDS wire90-99_3-layer_1-width_3
9210
9211 *** CELL: skipL:latchA20{sch}
9212 .SUBCKT latchA20 cl[F] cl[T] in[1] mc out[1]
9213 MNMOSf@1 out[1] net@186 gnd gnd nch W='12*(1+ABN/sqrt(12*3))' L='3' 
9214 +DELVTO='AVT0N/sqrt(12*3)'
9215 XNMOSx@2 out[1] mc gnd NMOSx-X_10
9216 XPMOSx@2 out[1] net@193 vdd PMOSx-X_2
9217 XinvLT@0 out[1] net@186 invLT-X_2
9218 Xnms2@0 out[1] in[1] cl[T] nms2-X_20
9219 Xpms2@0 out[1] in[1] cl[F] pms2-X_20
9220 Xwire90@0 net@186 net@193 wire90-99_3-layer_1-width_3
9221 .ENDS latchA20
9222
9223 *** CELL: skipL:flagDrivers{sch}
9224 .SUBCKT flagDrivers flag[A] flag[B] flag[C] in[A] in[B] in[C] loadC[T] 
9225 +loadFlags[F] mc
9226 Xinv@0 loadFlags[F] net@511 inv-X_20
9227 Xinv@1 loadC[T] net@540 inv-X_10
9228 XlatchA20@0 loadFlags[F] loadFlags[T] in[A] mc flag[A] latchA20
9229 XlatchA20@1 loadFlags[F] loadFlags[T] in[B] mc flag[B] latchA20
9230 XlatchA20@2 loadC[F] loadC[T] in[C] mc flag[C] latchA20
9231 Xwire90@0 net@511 loadFlags[T] wire90-99_3-layer_1-width_3
9232 Xwire90@1 net@540 loadC[F] wire90-99_3-layer_1-width_3
9233 .ENDS flagDrivers
9234
9235 *** CELL: redFour:triInv{sch}
9236 .SUBCKT triInv-X_5 en enB in out
9237 Xnms2@0 out in en nms2-X_5
9238 Xpms2@0 out in enB pms2-X_5
9239 .ENDS triInv-X_5
9240
9241 *** CELL: orangeTSMC090nm:wire{sch}
9242 .SUBCKT wire-C_0_011f-183-R_34_667m a b
9243 Ccap@0 gnd net@14 0.671f
9244 Ccap@1 gnd net@8 0.671f
9245 Ccap@2 gnd net@11 0.671f
9246 Rres@0 net@14 a 1.057
9247 Rres@1 net@11 net@14 2.115
9248 Rres@2 b net@8 1.057
9249 Rres@3 net@8 net@11 2.115
9250 .ENDS wire-C_0_011f-183-R_34_667m
9251
9252 *** CELL: orangeTSMC090nm:wire90{sch}
9253 .SUBCKT wire90-183-layer_1-width_3 a b
9254 Xwire@0 a b wire-C_0_011f-183-R_34_667m
9255 .ENDS wire90-183-layer_1-width_3
9256
9257 *** CELL: skipL:muxInv{sch}
9258 .SUBCKT muxInv flag in[1][F] in[1][T] out
9259 Xinv@3 flag net@119 inv-X_5
9260 XtriInv@0 net@123 flag in[1][F] out triInv-X_5
9261 XtriInv@1 flag net@123 in[1][T] out triInv-X_5
9262 Xwire90@3 net@119 net@123 wire90-183-layer_1-width_3
9263 .ENDS muxInv
9264
9265 *** CELL: redFour:nms2_sy{sch}
9266 .SUBCKT nms2_sy-X_6 d g g2
9267 Xnms2@0 d g g2 nms2-X_3
9268 Xnms2@1 d g2 g nms2-X_3
9269 .ENDS nms2_sy-X_6
9270
9271 *** CELL: redFour:nand2_sy{sch}
9272 .SUBCKT nand2_sy-X_6 ina inb out
9273 XPMOS@0 out inb vdd PMOSx-X_6
9274 XPMOS@1 out ina vdd PMOSx-X_6
9275 Xnms2_sy@0 out ina inb nms2_sy-X_6
9276 .ENDS nand2_sy-X_6
9277
9278 *** CELL: redFour:nand2n_sy{sch}
9279 .SUBCKT nand2n_sy-X_6 ina inb out
9280 Xnand2_sy@0 ina inb out nand2_sy-X_6
9281 .ENDS nand2n_sy-X_6
9282
9283 *** CELL: orangeTSMC090nm:wire{sch}
9284 .SUBCKT wire-C_0_011f-239_6-R_34_667m a b
9285 Ccap@0 gnd net@14 0.879f
9286 Ccap@1 gnd net@8 0.879f
9287 Ccap@2 gnd net@11 0.879f
9288 Rres@0 net@14 a 1.384
9289 Rres@1 net@11 net@14 2.769
9290 Rres@2 b net@8 1.384
9291 Rres@3 net@8 net@11 2.769
9292 .ENDS wire-C_0_011f-239_6-R_34_667m
9293
9294 *** CELL: orangeTSMC090nm:wire90{sch}
9295 .SUBCKT wire90-239_6-layer_1-width_3 a b
9296 Xwire@0 a b wire-C_0_011f-239_6-R_34_667m
9297 .ENDS wire90-239_6-layer_1-width_3
9298
9299 *** CELL: orangeTSMC090nm:wire{sch}
9300 .SUBCKT wire-C_0_011f-321_6-R_34_667m a b
9301 Ccap@0 gnd net@14 1.179f
9302 Ccap@1 gnd net@8 1.179f
9303 Ccap@2 gnd net@11 1.179f
9304 Rres@0 net@14 a 1.858
9305 Rres@1 net@11 net@14 3.716
9306 Rres@2 b net@8 1.858
9307 Rres@3 net@8 net@11 3.716
9308 .ENDS wire-C_0_011f-321_6-R_34_667m
9309
9310 *** CELL: orangeTSMC090nm:wire90{sch}
9311 .SUBCKT wire90-321_6-layer_1-width_3 a b
9312 Xwire@0 a b wire-C_0_011f-321_6-R_34_667m
9313 .ENDS wire90-321_6-layer_1-width_3
9314
9315 *** CELL: orangeTSMC090nm:wire{sch}
9316 .SUBCKT wire-C_0_011f-345-R_34_667m a b
9317 Ccap@0 gnd net@14 1.265f
9318 Ccap@1 gnd net@8 1.265f
9319 Ccap@2 gnd net@11 1.265f
9320 Rres@0 net@14 a 1.993
9321 Rres@1 net@11 net@14 3.987
9322 Rres@2 b net@8 1.993
9323 Rres@3 net@8 net@11 3.987
9324 .ENDS wire-C_0_011f-345-R_34_667m
9325
9326 *** CELL: orangeTSMC090nm:wire90{sch}
9327 .SUBCKT wire90-345-layer_1-width_3 a b
9328 Xwire@0 a b wire-C_0_011f-345-R_34_667m
9329 .ENDS wire90-345-layer_1-width_3
9330
9331 *** CELL: orangeTSMC090nm:wire{sch}
9332 .SUBCKT wire-C_0_011f-883_7-R_34_667m a b
9333 Ccap@0 gnd net@14 3.24f
9334 Ccap@1 gnd net@8 3.24f
9335 Ccap@2 gnd net@11 3.24f
9336 Rres@0 net@14 a 5.106
9337 Rres@1 net@11 net@14 10.212
9338 Rres@2 b net@8 5.106
9339 Rres@3 net@8 net@11 10.212
9340 .ENDS wire-C_0_011f-883_7-R_34_667m
9341
9342 *** CELL: orangeTSMC090nm:wire90{sch}
9343 .SUBCKT wire90-883_7-layer_1-width_3 a b
9344 Xwire@0 a b wire-C_0_011f-883_7-R_34_667m
9345 .ENDS wire90-883_7-layer_1-width_3
9346
9347 *** CELL: orangeTSMC090nm:wire{sch}
9348 .SUBCKT wire-C_0_011f-1192-R_34_667m a b
9349 Ccap@0 gnd net@14 4.371f
9350 Ccap@1 gnd net@8 4.371f
9351 Ccap@2 gnd net@11 4.371f
9352 Rres@0 net@14 a 6.887
9353 Rres@1 net@11 net@14 13.774
9354 Rres@2 b net@8 6.887
9355 Rres@3 net@8 net@11 13.774
9356 .ENDS wire-C_0_011f-1192-R_34_667m
9357
9358 *** CELL: orangeTSMC090nm:wire90{sch}
9359 .SUBCKT wire90-1192-layer_1-width_3 a b
9360 Xwire@0 a b wire-C_0_011f-1192-R_34_667m
9361 .ENDS wire90-1192-layer_1-width_3
9362
9363 *** CELL: orangeTSMC090nm:wire{sch}
9364 .SUBCKT wire-C_0_011f-1256-R_34_667m a b
9365 Ccap@0 gnd net@14 4.605f
9366 Ccap@1 gnd net@8 4.605f
9367 Ccap@2 gnd net@11 4.605f
9368 Rres@0 net@14 a 7.257
9369 Rres@1 net@11 net@14 14.514
9370 Rres@2 b net@8 7.257
9371 Rres@3 net@8 net@11 14.514
9372 .ENDS wire-C_0_011f-1256-R_34_667m
9373
9374 *** CELL: orangeTSMC090nm:wire90{sch}
9375 .SUBCKT wire90-1256-layer_1-width_3 a b
9376 Xwire@0 a b wire-C_0_011f-1256-R_34_667m
9377 .ENDS wire90-1256-layer_1-width_3
9378
9379 *** CELL: orangeTSMC090nm:wire{sch}
9380 .SUBCKT wire-C_0_011f-1068_8-R_34_667m a b
9381 Ccap@0 gnd net@14 3.919f
9382 Ccap@1 gnd net@8 3.919f
9383 Ccap@2 gnd net@11 3.919f
9384 Rres@0 net@14 a 6.175
9385 Rres@1 net@11 net@14 12.351
9386 Rres@2 b net@8 6.175
9387 Rres@3 net@8 net@11 12.351
9388 .ENDS wire-C_0_011f-1068_8-R_34_667m
9389
9390 *** CELL: orangeTSMC090nm:wire90{sch}
9391 .SUBCKT wire90-1068_8-layer_1-width_3 a b
9392 Xwire@0 a b wire-C_0_011f-1068_8-R_34_667m
9393 .ENDS wire90-1068_8-layer_1-width_3
9394
9395 *** CELL: orangeTSMC090nm:wire{sch}
9396 .SUBCKT wire-C_0_011f-839_7-R_34_667m a b
9397 Ccap@0 gnd net@14 3.079f
9398 Ccap@1 gnd net@8 3.079f
9399 Ccap@2 gnd net@11 3.079f
9400 Rres@0 net@14 a 4.852
9401 Rres@1 net@11 net@14 9.703
9402 Rres@2 b net@8 4.852
9403 Rres@3 net@8 net@11 9.703
9404 .ENDS wire-C_0_011f-839_7-R_34_667m
9405
9406 *** CELL: orangeTSMC090nm:wire90{sch}
9407 .SUBCKT wire90-839_7-layer_1-width_3 a b
9408 Xwire@0 a b wire-C_0_011f-839_7-R_34_667m
9409 .ENDS wire90-839_7-layer_1-width_3
9410
9411 *** CELL: orangeTSMC090nm:wire{sch}
9412 .SUBCKT wire-C_0_011f-247_7-R_34_667m a b
9413 Ccap@0 gnd net@14 0.908f
9414 Ccap@1 gnd net@8 0.908f
9415 Ccap@2 gnd net@11 0.908f
9416 Rres@0 net@14 a 1.431
9417 Rres@1 net@11 net@14 2.862
9418 Rres@2 b net@8 1.431
9419 Rres@3 net@8 net@11 2.862
9420 .ENDS wire-C_0_011f-247_7-R_34_667m
9421
9422 *** CELL: orangeTSMC090nm:wire90{sch}
9423 .SUBCKT wire90-247_7-layer_1-width_3 a b
9424 Xwire@0 a b wire-C_0_011f-247_7-R_34_667m
9425 .ENDS wire90-247_7-layer_1-width_3
9426
9427 *** CELL: orangeTSMC090nm:wire{sch}
9428 .SUBCKT wire-C_0_011f-245_7-R_34_667m a b
9429 Ccap@0 gnd net@14 0.901f
9430 Ccap@1 gnd net@8 0.901f
9431 Ccap@2 gnd net@11 0.901f
9432 Rres@0 net@14 a 1.42
9433 Rres@1 net@11 net@14 2.839
9434 Rres@2 b net@8 1.42
9435 Rres@3 net@8 net@11 2.839
9436 .ENDS wire-C_0_011f-245_7-R_34_667m
9437
9438 *** CELL: orangeTSMC090nm:wire90{sch}
9439 .SUBCKT wire90-245_7-layer_1-width_3 a b
9440 Xwire@0 a b wire-C_0_011f-245_7-R_34_667m
9441 .ENDS wire90-245_7-layer_1-width_3
9442
9443 *** CELL: orangeTSMC090nm:wire{sch}
9444 .SUBCKT wire-C_0_011f-216_4-R_37_143m a b
9445 Ccap@0 gnd net@14 0.793f
9446 Ccap@1 gnd net@8 0.793f
9447 Ccap@2 gnd net@11 0.793f
9448 Rres@0 net@14 a 1.34
9449 Rres@1 net@11 net@14 2.679
9450 Rres@2 b net@8 1.34
9451 Rres@3 net@8 net@11 2.679
9452 .ENDS wire-C_0_011f-216_4-R_37_143m
9453
9454 *** CELL: orangeTSMC090nm:wire90{sch}
9455 .SUBCKT wire90-216_4-layer_1-width_2_8 a b
9456 Xwire@0 a b wire-C_0_011f-216_4-R_37_143m
9457 .ENDS wire90-216_4-layer_1-width_2_8
9458
9459 *** CELL: orangeTSMC090nm:wire{sch}
9460 .SUBCKT wire-C_0_011f-505_7-R_34_667m a b
9461 Ccap@0 gnd net@14 1.854f
9462 Ccap@1 gnd net@8 1.854f
9463 Ccap@2 gnd net@11 1.854f
9464 Rres@0 net@14 a 2.922
9465 Rres@1 net@11 net@14 5.844
9466 Rres@2 b net@8 2.922
9467 Rres@3 net@8 net@11 5.844
9468 .ENDS wire-C_0_011f-505_7-R_34_667m
9469
9470 *** CELL: orangeTSMC090nm:wire90{sch}
9471 .SUBCKT wire90-505_7-layer_1-width_3 a b
9472 Xwire@0 a b wire-C_0_011f-505_7-R_34_667m
9473 .ENDS wire90-505_7-layer_1-width_3
9474
9475 *** CELL: orangeTSMC090nm:wire{sch}
9476 .SUBCKT wire-C_0_011f-353_6-R_34_667m a b
9477 Ccap@0 gnd net@14 1.297f
9478 Ccap@1 gnd net@8 1.297f
9479 Ccap@2 gnd net@11 1.297f
9480 Rres@0 net@14 a 2.043
9481 Rres@1 net@11 net@14 4.086
9482 Rres@2 b net@8 2.043
9483 Rres@3 net@8 net@11 4.086
9484 .ENDS wire-C_0_011f-353_6-R_34_667m
9485
9486 *** CELL: orangeTSMC090nm:wire90{sch}
9487 .SUBCKT wire90-353_6-layer_1-width_3 a b
9488 Xwire@0 a b wire-C_0_011f-353_6-R_34_667m
9489 .ENDS wire90-353_6-layer_1-width_3
9490
9491 *** CELL: orangeTSMC090nm:wire{sch}
9492 .SUBCKT wire-C_0_011f-313_9-R_34_667m a b
9493 Ccap@0 gnd net@14 1.151f
9494 Ccap@1 gnd net@8 1.151f
9495 Ccap@2 gnd net@11 1.151f
9496 Rres@0 net@14 a 1.814
9497 Rres@1 net@11 net@14 3.627
9498 Rres@2 b net@8 1.814
9499 Rres@3 net@8 net@11 3.627
9500 .ENDS wire-C_0_011f-313_9-R_34_667m
9501
9502 *** CELL: orangeTSMC090nm:wire90{sch}
9503 .SUBCKT wire90-313_9-layer_1-width_3 a b
9504 Xwire@0 a b wire-C_0_011f-313_9-R_34_667m
9505 .ENDS wire90-313_9-layer_1-width_3
9506
9507 *** CELL: orangeTSMC090nm:wire{sch}
9508 .SUBCKT wire-C_0_011f-309_5-R_34_667m a b
9509 Ccap@0 gnd net@14 1.135f
9510 Ccap@1 gnd net@8 1.135f
9511 Ccap@2 gnd net@11 1.135f
9512 Rres@0 net@14 a 1.788
9513 Rres@1 net@11 net@14 3.576
9514 Rres@2 b net@8 1.788
9515 Rres@3 net@8 net@11 3.576
9516 .ENDS wire-C_0_011f-309_5-R_34_667m
9517
9518 *** CELL: orangeTSMC090nm:wire90{sch}
9519 .SUBCKT wire90-309_5-layer_1-width_3 a b
9520 Xwire@0 a b wire-C_0_011f-309_5-R_34_667m
9521 .ENDS wire90-309_5-layer_1-width_3
9522
9523 *** CELL: skipL:array{sch}
9524 .SUBCKT array doit flag[A] flag[B] flag[C] flag[NZ] in[1][F] in[1][T] 
9525 +in[2][F] in[2][T] in[3][F] in[3][T] in[4][F] in[4][T] in[5][F] in[5][T] 
9526 +in[6][F] in[6][T] in[7][F] in[7][T] in[8][F] in[8][T] in[9][F] in[9][T] in[C] 
9527 +loadC[T] loadFlags[F] m1[F] m1[T] mc
9528 XflagDriv@0 net@1022 net@1015 net@1007 net@1012 net@1009 in[C] loadC[T] 
9529 +loadFlags[F] mc flagDrivers
9530 Xinv@3 net@57 net@344 inv-X_10
9531 Xinv@9 net@352 net@350 inv-X_10
9532 Xinv@13 net@876 doit inv-X_20
9533 Xinv@14 net@924 net@925 inv-X_5
9534 Xinv@15 net@978 net@948 inv-X_5
9535 Xinv@16 net@977 net@963 inv-X_5
9536 Xmlat1in5@2 m1[F] m1[T] net@906 net@45 mlat1in5i
9537 Xmlat1in5@4 m1[F] m1[T] net@927 net@912 mlat1in5i
9538 Xmlat1in5@5 m1[F] m1[T] net@938 net@937 mlat1in5i
9539 Xmlat1in5@6 m1[F] m1[T] net@949 net@940 mlat1in5i
9540 Xmlat1in5@7 m1[F] m1[T] net@953 net@952 mlat1in5i
9541 Xmlat1in5@8 m1[F] m1[T] net@964 net@955 mlat1in5i
9542 XmuxInv@24 flag[A] in[1][F] in[1][T] net@711 muxInv
9543 XmuxInv@25 flag[B] in[2][F] in[2][T] net@722 muxInv
9544 XmuxInv@26 flag[C] in[3][F] in[3][T] net@733 muxInv
9545 XmuxInv@27 flag[A] in[4][F] in[4][T] net@744 muxInv
9546 XmuxInv@28 flag[B] in[5][F] in[5][T] net@755 muxInv
9547 XmuxInv@29 flag[C] in[6][F] in[6][T] net@766 muxInv
9548 XmuxInv@30 flag[A] in[7][F] in[7][T] net@777 muxInv
9549 XmuxInv@31 flag[B] in[8][F] in[8][T] net@788 muxInv
9550 XmuxInv@32 flag[NZ] in[9][F] in[9][T] net@799 muxInv
9551 Xnand2n_s@0 net@895 net@896 net@909 nand2n_sy-X_6
9552 Xnand2n_s@3 net@913 net@916 pFlag[A] nand2n_sy-X_6
9553 Xnand2n_s@4 net@973 net@974 net@939 nand2n_sy-X_6
9554 Xnand2n_s@5 net@941 net@944 pFlag[B] nand2n_sy-X_6
9555 Xnand2n_s@6 net@971 net@972 net@954 nand2n_sy-X_6
9556 Xnand2n_s@7 net@956 net@959 net@993 nand2n_sy-X_10
9557 Xwire90@12 net@925 net@906 wire90-239_6-layer_1-width_3
9558 Xwire90@13 net@45 net@913 wire90-321_6-layer_1-width_3
9559 Xwire90@15 net@57 pFlag[B] wire90-345-layer_1-width_3
9560 Xwire90@17 net@344 net@1009 wire90-883_7-layer_1-width_3
9561 Xwire90@19 flag[A] net@1022 wire90-1192-layer_1-width_3
9562 Xwire90@42 flag[B] net@1015 wire90-1256-layer_1-width_3
9563 Xwire90@43 flag[C] net@1007 wire90-1068_8-layer_1-width_3
9564 Xwire90@44 net@352 pFlag[A] wire90-345-layer_1-width_3
9565 Xwire90@45 net@350 net@1012 wire90-839_7-layer_1-width_3
9566 Xwire90@47 net@711 net@896 wire90-247_7-layer_1-width_3
9567 Xwire90@50 net@744 net@974 wire90-247_7-layer_1-width_3
9568 Xwire90@66 net@777 net@972 wire90-247_7-layer_1-width_3
9569 Xwire90@68 net@722 net@895 wire90-245_7-layer_1-width_3
9570 Xwire90@69 net@755 net@973 wire90-245_7-layer_1-width_3
9571 Xwire90@70 net@788 net@971 wire90-245_7-layer_1-width_3
9572 Xwire90@71 net@733 net@924 wire90-216_4-layer_1-width_2_8
9573 Xwire90@72 net@766 net@978 wire90-216_4-layer_1-width_2_8
9574 Xwire90@73 net@799 net@977 wire90-216_4-layer_1-width_2_8
9575 Xwire90@74 net@993 net@876 wire90-505_7-layer_1-width_3
9576 Xwire90@75 net@909 net@927 wire90-353_6-layer_1-width_3
9577 Xwire90@76 net@912 net@916 wire90-321_6-layer_1-width_3
9578 Xwire90@77 net@948 net@938 wire90-239_6-layer_1-width_3
9579 Xwire90@78 net@937 net@941 wire90-321_6-layer_1-width_3
9580 Xwire90@79 net@939 net@949 wire90-353_6-layer_1-width_3
9581 Xwire90@80 net@940 net@944 wire90-321_6-layer_1-width_3
9582 Xwire90@81 net@963 net@953 wire90-239_6-layer_1-width_3
9583 Xwire90@82 net@952 net@956 wire90-313_9-layer_1-width_3
9584 Xwire90@83 net@954 net@964 wire90-353_6-layer_1-width_3
9585 Xwire90@84 net@955 net@959 wire90-309_5-layer_1-width_3
9586 .ENDS array
9587
9588 *** CELL: orangeTSMC090nm:NMOSx{sch}
9589 .SUBCKT NMOSx-X_80 d g s
9590 MNMOSf@0 d g s gnd nch W='240*(1+ABN/sqrt(240*2))' L='2' 
9591 +DELVTO='AVT0N/sqrt(240*2)'
9592 .ENDS NMOSx-X_80
9593
9594 *** CELL: orangeTSMC090nm:PMOSx{sch}
9595 .SUBCKT PMOSx-X_80 d g s
9596 MPMOSf@0 d g s vdd pch W='480*(1+ABP/sqrt(480*2))' L='2'  
9597 +DELVTO='AVT0P/sqrt(480*2)'
9598 .ENDS PMOSx-X_80
9599
9600 *** CELL: redFour:inv{sch}
9601 .SUBCKT inv-X_80 in out
9602 XNMOS@0 out in gnd NMOSx-X_80
9603 XPMOS@0 out in vdd PMOSx-X_80
9604 .ENDS inv-X_80
9605
9606 *** CELL: orangeTSMC090nm:wire{sch}
9607 .SUBCKT wire-C_0_011f-262_8-R_34_667m a b
9608 Ccap@0 gnd net@14 0.964f
9609 Ccap@1 gnd net@8 0.964f
9610 Ccap@2 gnd net@11 0.964f
9611 Rres@0 net@14 a 1.518
9612 Rres@1 net@11 net@14 3.037
9613 Rres@2 b net@8 1.518
9614 Rres@3 net@8 net@11 3.037
9615 .ENDS wire-C_0_011f-262_8-R_34_667m
9616
9617 *** CELL: orangeTSMC090nm:wire90{sch}
9618 .SUBCKT wire90-262_8-layer_1-width_3 a b
9619 Xwire@0 a b wire-C_0_011f-262_8-R_34_667m
9620 .ENDS wire90-262_8-layer_1-width_3
9621
9622 *** CELL: skipL:proposeZero{sch}
9623 .SUBCKT proposeZero doLO[7] flag[NZ] inLO[7] kill mc olcNZ olc[dec][F] 
9624 +olc[load][F]
9625 Xinv@1 olc[load][F] net@39 inv-X_10
9626 XlatchZ10@1 kill net@14 olc[load][F] olc[load][T] inLO[7] mc olcNZ flag[NZ] 
9627 +latchZ10
9628 Xnor2n_sy@0 olc[dec][F] doLO[7] net@12 nor2n_sy-X_5
9629 Xwire90@0 olc[load][T] net@39 wire90-262_8-layer_1-width_3
9630 Xwire90@1 net@12 net@14 wire90-216_3-layer_1-width_3
9631 .ENDS proposeZero
9632
9633 *** CELL: skipL:skipReg18{sch}
9634 .SUBCKT skipReg18 c[F] c[T] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
9635 +in[17] in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] 
9636 +out[11] out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[1] out[2] 
9637 +out[3] out[4] out[5] out[6] out[7] out[8] out[9]
9638 Xinv@0 in[1] xx[1] inv-X_10
9639 Xinv@15 in[2] xx[2] inv-X_10
9640 Xinv@16 in[3] xx[3] inv-X_10
9641 Xinv@17 in[4] xx[4] inv-X_10
9642 Xinv@18 in[5] xx[5] inv-X_10
9643 Xinv@19 in[6] xx[6] inv-X_10
9644 Xinv@20 in[7] xx[7] inv-X_10
9645 Xinv@21 in[8] xx[8] inv-X_10
9646 Xinv@22 in[9] xx[9] inv-X_10
9647 Xinv@23 in[10] xx[10] inv-X_10
9648 Xinv@24 in[11] xx[11] inv-X_10
9649 Xinv@25 in[12] xx[12] inv-X_10
9650 Xlat[1] c[F] c[T] xx[1] out[1] mlat1in5i
9651 Xlat[2] c[F] c[T] xx[2] out[2] mlat1in5i
9652 Xlat[3] c[F] c[T] xx[3] out[3] mlat1in5i
9653 Xlat[4] c[F] c[T] xx[4] out[4] mlat1in5i
9654 Xlat[5] c[F] c[T] xx[5] out[5] mlat1in5i
9655 Xlat[6] c[F] c[T] xx[6] out[6] mlat1in5i
9656 Xlat[7] c[F] c[T] xx[7] out[7] mlat1in5i
9657 Xlat[8] c[F] c[T] xx[8] out[8] mlat1in5i
9658 Xlat[9] c[F] c[T] xx[9] out[9] mlat1in5i
9659 Xlat[10] c[F] c[T] xx[10] out[10] mlat1in5i
9660 Xlat[11] c[F] c[T] xx[11] out[11] mlat1in5i
9661 Xlat[12] c[F] c[T] xx[12] out[12] mlat1in5i
9662 Xlat[13] c[F] c[T] in[13] out[13] mlat1in5i
9663 Xlat[14] c[F] c[T] in[14] out[14] mlat1in5i
9664 Xlat[15] c[F] c[T] in[15] out[15] mlat1in5i
9665 Xlat[16] c[F] c[T] in[16] out[16] mlat1in5i
9666 Xlat[17] c[F] c[T] in[17] out[17] mlat1in5i
9667 Xlat[18] c[F] c[T] in[18] out[18] mlat1in5i
9668 .ENDS skipReg18
9669
9670 *** CELL: redFour:invLT{sch}
9671 .SUBCKT invLT-X_30 in out
9672 XNMOS@0 out in gnd NMOSx-X_60
9673 XPMOS@0 out in vdd PMOSx-X_30
9674 .ENDS invLT-X_30
9675
9676 *** CELL: driversL:sucDri20cond{sch}
9677 .SUBCKT sucDri20cond cond in succ
9678 XNMOSx@0 succ in net@160 NMOSx-X_5
9679 XNMOSx@1 succ cond net@160 NMOSx-X_5
9680 XNMOSx@2 net@160 net@158 gnd NMOSx-X_10
9681 Xinv@1 succ net@94 inv-X_5
9682 Xpms2@0 succ cond in pms2-X_20
9683 Xwire90@0 net@158 net@94 wire90-124_7-layer_1-width_3
9684 .ENDS sucDri20cond
9685
9686 *** CELL: skipL:timeDrive20{sch}
9687 .SUBCKT timeDrive20 inA inB out
9688 XNMOSx@0 out inB inA NMOSx-X_20
9689 XPMOSx@0 out inB vdd PMOSx-X_10
9690 .ENDS timeDrive20
9691
9692 *** CELL: skipL:timeDrive40{sch}
9693 .SUBCKT timeDrive40 inA inB out
9694 XNMOSx@0 out inB inA NMOSx-X_40
9695 XPMOSx@0 out inB vdd PMOSx-X_30
9696 .ENDS timeDrive40
9697
9698 *** CELL: orangeTSMC090nm:wire{sch}
9699 .SUBCKT wire-C_0_011f-287_2-R_34_667m a b
9700 Ccap@0 gnd net@14 1.053f
9701 Ccap@1 gnd net@8 1.053f
9702 Ccap@2 gnd net@11 1.053f
9703 Rres@0 net@14 a 1.659
9704 Rres@1 net@11 net@14 3.319
9705 Rres@2 b net@8 1.659
9706 Rres@3 net@8 net@11 3.319
9707 .ENDS wire-C_0_011f-287_2-R_34_667m
9708
9709 *** CELL: orangeTSMC090nm:wire90{sch}
9710 .SUBCKT wire90-287_2-layer_1-width_3 a b
9711 Xwire@0 a b wire-C_0_011f-287_2-R_34_667m
9712 .ENDS wire90-287_2-layer_1-width_3
9713
9714 *** CELL: orangeTSMC090nm:wire{sch}
9715 .SUBCKT wire-C_0_011f-284_2-R_34_667m a b
9716 Ccap@0 gnd net@14 1.042f
9717 Ccap@1 gnd net@8 1.042f
9718 Ccap@2 gnd net@11 1.042f
9719 Rres@0 net@14 a 1.642
9720 Rres@1 net@11 net@14 3.284
9721 Rres@2 b net@8 1.642
9722 Rres@3 net@8 net@11 3.284
9723 .ENDS wire-C_0_011f-284_2-R_34_667m
9724
9725 *** CELL: orangeTSMC090nm:wire90{sch}
9726 .SUBCKT wire90-284_2-layer_1-width_3 a b
9727 Xwire@0 a b wire-C_0_011f-284_2-R_34_667m
9728 .ENDS wire90-284_2-layer_1-width_3
9729
9730 *** CELL: orangeTSMC090nm:wire{sch}
9731 .SUBCKT wire-C_0_011f-391_7-R_34_667m a b
9732 Ccap@0 gnd net@14 1.436f
9733 Ccap@1 gnd net@8 1.436f
9734 Ccap@2 gnd net@11 1.436f
9735 Rres@0 net@14 a 2.263
9736 Rres@1 net@11 net@14 4.526
9737 Rres@2 b net@8 2.263
9738 Rres@3 net@8 net@11 4.526
9739 .ENDS wire-C_0_011f-391_7-R_34_667m
9740
9741 *** CELL: orangeTSMC090nm:wire90{sch}
9742 .SUBCKT wire90-391_7-layer_1-width_3 a b
9743 Xwire@0 a b wire-C_0_011f-391_7-R_34_667m
9744 .ENDS wire90-391_7-layer_1-width_3
9745
9746 *** CELL: orangeTSMC090nm:wire{sch}
9747 .SUBCKT wire-C_0_011f-296_2-R_34_667m a b
9748 Ccap@0 gnd net@14 1.086f
9749 Ccap@1 gnd net@8 1.086f
9750 Ccap@2 gnd net@11 1.086f
9751 Rres@0 net@14 a 1.711
9752 Rres@1 net@11 net@14 3.423
9753 Rres@2 b net@8 1.711
9754 Rres@3 net@8 net@11 3.423
9755 .ENDS wire-C_0_011f-296_2-R_34_667m
9756
9757 *** CELL: orangeTSMC090nm:wire90{sch}
9758 .SUBCKT wire90-296_2-layer_1-width_3 a b
9759 Xwire@0 a b wire-C_0_011f-296_2-R_34_667m
9760 .ENDS wire90-296_2-layer_1-width_3
9761
9762 *** CELL: orangeTSMC090nm:wire{sch}
9763 .SUBCKT wire-C_0_011f-463_3-R_34_667m a b
9764 Ccap@0 gnd net@14 1.699f
9765 Ccap@1 gnd net@8 1.699f
9766 Ccap@2 gnd net@11 1.699f
9767 Rres@0 net@14 a 2.677
9768 Rres@1 net@11 net@14 5.354
9769 Rres@2 b net@8 2.677
9770 Rres@3 net@8 net@11 5.354
9771 .ENDS wire-C_0_011f-463_3-R_34_667m
9772
9773 *** CELL: orangeTSMC090nm:wire90{sch}
9774 .SUBCKT wire90-463_3-layer_1-width_3 a b
9775 Xwire@0 a b wire-C_0_011f-463_3-R_34_667m
9776 .ENDS wire90-463_3-layer_1-width_3
9777
9778 *** CELL: orangeTSMC090nm:wire{sch}
9779 .SUBCKT wire-C_0_011f-181-R_34_667m a b
9780 Ccap@0 gnd net@14 0.664f
9781 Ccap@1 gnd net@8 0.664f
9782 Ccap@2 gnd net@11 0.664f
9783 Rres@0 net@14 a 1.046
9784 Rres@1 net@11 net@14 2.092
9785 Rres@2 b net@8 1.046
9786 Rres@3 net@8 net@11 2.092
9787 .ENDS wire-C_0_011f-181-R_34_667m
9788
9789 *** CELL: orangeTSMC090nm:wire90{sch}
9790 .SUBCKT wire90-181-layer_1-width_3 a b
9791 Xwire@0 a b wire-C_0_011f-181-R_34_667m
9792 .ENDS wire90-181-layer_1-width_3
9793
9794 *** CELL: orangeTSMC090nm:wire{sch}
9795 .SUBCKT wire-C_0_011f-184-R_34_667m a b
9796 Ccap@0 gnd net@14 0.675f
9797 Ccap@1 gnd net@8 0.675f
9798 Ccap@2 gnd net@11 0.675f
9799 Rres@0 net@14 a 1.063
9800 Rres@1 net@11 net@14 2.126
9801 Rres@2 b net@8 1.063
9802 Rres@3 net@8 net@11 2.126
9803 .ENDS wire-C_0_011f-184-R_34_667m
9804
9805 *** CELL: orangeTSMC090nm:wire90{sch}
9806 .SUBCKT wire90-184-layer_1-width_3 a b
9807 Xwire@0 a b wire-C_0_011f-184-R_34_667m
9808 .ENDS wire90-184-layer_1-width_3
9809
9810 *** CELL: orangeTSMC090nm:wire{sch}
9811 .SUBCKT wire-C_0_011f-439_3-R_34_667m a b
9812 Ccap@0 gnd net@14 1.611f
9813 Ccap@1 gnd net@8 1.611f
9814 Ccap@2 gnd net@11 1.611f
9815 Rres@0 net@14 a 2.538
9816 Rres@1 net@11 net@14 5.076
9817 Rres@2 b net@8 2.538
9818 Rres@3 net@8 net@11 5.076
9819 .ENDS wire-C_0_011f-439_3-R_34_667m
9820
9821 *** CELL: orangeTSMC090nm:wire90{sch}
9822 .SUBCKT wire90-439_3-layer_1-width_3 a b
9823 Xwire@0 a b wire-C_0_011f-439_3-R_34_667m
9824 .ENDS wire90-439_3-layer_1-width_3
9825
9826 *** CELL: orangeTSMC090nm:wire{sch}
9827 .SUBCKT wire-C_0_011f-191-R_34_667m a b
9828 Ccap@0 gnd net@14 0.7f
9829 Ccap@1 gnd net@8 0.7f
9830 Ccap@2 gnd net@11 0.7f
9831 Rres@0 net@14 a 1.104
9832 Rres@1 net@11 net@14 2.207
9833 Rres@2 b net@8 1.104
9834 Rres@3 net@8 net@11 2.207
9835 .ENDS wire-C_0_011f-191-R_34_667m
9836
9837 *** CELL: orangeTSMC090nm:wire90{sch}
9838 .SUBCKT wire90-191-layer_1-width_3 a b
9839 Xwire@0 a b wire-C_0_011f-191-R_34_667m
9840 .ENDS wire90-191-layer_1-width_3
9841
9842 *** CELL: skipL:skipTimer{sch}
9843 .SUBCKT skipTimer do[L] do[M] doit fire[ODE] ilc[load][F] loadFlags[F] 
9844 +olc[dec][1] olc[dec][2] olc[dec][F] olc[load][1] olc[load][2] olc[load][F] 
9845 +selLO[Co] selLO[Dl] selLO[Dm] selLO[Lf] selLO[Li] selLO[Lo]
9846 Xinv@1 fire[ODE] net@68 inv-X_20
9847 Xinv@2 net@249 olc[dec][1] inv-X_10
9848 Xinv@4 net@252 olc[dec][2] inv-X_10
9849 Xinv@5 net@261 olc[load][1] inv-X_10
9850 Xinv@6 olc[load][F] olc[load][2] inv-X_10
9851 XinvLT@0 doit net@304 invLT-X_30
9852 Xnor2n@5 selLO[Lf] fire[ODE] net@18 nor2n-X_10
9853 Xnor2n@7 selLO[Co] fire[ODE] net@0 nor2n-X_10
9854 Xnor2n@9 selLO[Li] fire[ODE] net@165 nor2n-X_10
9855 Xnor2n@10 selLO[Co] fire[ODE] net@206 nor2n-X_10
9856 Xnor2n@12 selLO[Lo] fire[ODE] net@256 nor2n-X_10
9857 XsucDri20@0 selLO[Dl] net@334 do[L] sucDri20cond
9858 XsucDri20@1 selLO[Dm] net@334 do[M] sucDri20cond
9859 XtimeDriv@1 net@133 net@144 loadFlags[F] timeDrive20
9860 XtimeDriv@3 net@133 net@255 olc[load][F] timeDrive20
9861 XtimeDriv@4 net@133 net@164 ilc[load][F] timeDrive20
9862 XtimeDriv@5 net@133 net@147 net@331 timeDrive40
9863 XtimeDriv@8 net@133 net@207 net@248 timeDrive20
9864 XtimeDriv@9 net@133 net@145 olc[dec][F] timeDrive20
9865 XtimeDriv@10 net@133 net@207 net@247 timeDrive20
9866 XtimeDriv@11 net@133 net@255 net@263 timeDrive20
9867 Xwire90@0 net@18 net@144 wire90-287_2-layer_1-width_3
9868 Xwire90@1 net@0 net@145 wire90-284_2-layer_1-width_3
9869 Xwire90@3 net@68 net@147 wire90-391_7-layer_1-width_3
9870 Xwire90@4 net@304 net@133 wire90-1092_8-layer_1-width_3
9871 Xwire90@5 net@165 net@164 wire90-296_2-layer_1-width_3
9872 Xwire90@6 net@206 net@207 wire90-463_3-layer_1-width_3
9873 Xwire90@8 net@248 net@249 wire90-181-layer_1-width_3
9874 Xwire90@9 net@247 net@252 wire90-184-layer_1-width_3
9875 Xwire90@10 net@256 net@255 wire90-439_3-layer_1-width_3
9876 Xwire90@11 net@263 net@261 wire90-191-layer_1-width_3
9877 Xwire90@12 net@331 net@334 wire90-391_7-layer_1-width_3
9878 .ENDS skipTimer
9879
9880 *** CELL: orangeTSMC090nm:wire{sch}
9881 .SUBCKT wire-C_0_011f-657_5-R_34_667m a b
9882 Ccap@0 gnd net@14 2.411f
9883 Ccap@1 gnd net@8 2.411f
9884 Ccap@2 gnd net@11 2.411f
9885 Rres@0 net@14 a 3.799
9886 Rres@1 net@11 net@14 7.598
9887 Rres@2 b net@8 3.799
9888 Rres@3 net@8 net@11 7.598
9889 .ENDS wire-C_0_011f-657_5-R_34_667m
9890
9891 *** CELL: orangeTSMC090nm:wire90{sch}
9892 .SUBCKT wire90-657_5-layer_1-width_3 a b
9893 Xwire@0 a b wire-C_0_011f-657_5-R_34_667m
9894 .ENDS wire90-657_5-layer_1-width_3
9895
9896 *** CELL: orangeTSMC090nm:wire{sch}
9897 .SUBCKT wire-C_0_011f-439_9-R_34_667m a b
9898 Ccap@0 gnd net@14 1.613f
9899 Ccap@1 gnd net@8 1.613f
9900 Ccap@2 gnd net@11 1.613f
9901 Rres@0 net@14 a 2.542
9902 Rres@1 net@11 net@14 5.083
9903 Rres@2 b net@8 2.542
9904 Rres@3 net@8 net@11 5.083
9905 .ENDS wire-C_0_011f-439_9-R_34_667m
9906
9907 *** CELL: orangeTSMC090nm:wire90{sch}
9908 .SUBCKT wire90-439_9-layer_1-width_3 a b
9909 Xwire@0 a b wire-C_0_011f-439_9-R_34_667m
9910 .ENDS wire90-439_9-layer_1-width_3
9911
9912 *** CELL: orangeTSMC090nm:wire{sch}
9913 .SUBCKT wire-C_0_011f-1282_5-R_34_667m a b
9914 Ccap@0 gnd net@14 4.703f
9915 Ccap@1 gnd net@8 4.703f
9916 Ccap@2 gnd net@11 4.703f
9917 Rres@0 net@14 a 7.41
9918 Rres@1 net@11 net@14 14.82
9919 Rres@2 b net@8 7.41
9920 Rres@3 net@8 net@11 14.82
9921 .ENDS wire-C_0_011f-1282_5-R_34_667m
9922
9923 *** CELL: orangeTSMC090nm:wire90{sch}
9924 .SUBCKT wire90-1282_5-layer_1-width_3 a b
9925 Xwire@0 a b wire-C_0_011f-1282_5-R_34_667m
9926 .ENDS wire90-1282_5-layer_1-width_3
9927
9928 *** CELL: orangeTSMC090nm:wire{sch}
9929 .SUBCKT wire-C_0_011f-3646_5-R_34_667m a b
9930 Ccap@0 gnd net@14 13.371f
9931 Ccap@1 gnd net@8 13.371f
9932 Ccap@2 gnd net@11 13.371f
9933 Rres@0 net@14 a 21.069
9934 Rres@1 net@11 net@14 42.137
9935 Rres@2 b net@8 21.069
9936 Rres@3 net@8 net@11 42.137
9937 .ENDS wire-C_0_011f-3646_5-R_34_667m
9938
9939 *** CELL: orangeTSMC090nm:wire90{sch}
9940 .SUBCKT wire90-3646_5-layer_1-width_3 a b
9941 Xwire@0 a b wire-C_0_011f-3646_5-R_34_667m
9942 .ENDS wire90-3646_5-layer_1-width_3
9943
9944 *** CELL: orangeTSMC090nm:wire{sch}
9945 .SUBCKT wire-C_0_011f-2967_8-R_34_667m a b
9946 Ccap@0 gnd net@14 10.882f
9947 Ccap@1 gnd net@8 10.882f
9948 Ccap@2 gnd net@11 10.882f
9949 Rres@0 net@14 a 17.147
9950 Rres@1 net@11 net@14 34.295
9951 Rres@2 b net@8 17.147
9952 Rres@3 net@8 net@11 34.295
9953 .ENDS wire-C_0_011f-2967_8-R_34_667m
9954
9955 *** CELL: orangeTSMC090nm:wire90{sch}
9956 .SUBCKT wire90-2967_8-layer_1-width_3 a b
9957 Xwire@0 a b wire-C_0_011f-2967_8-R_34_667m
9958 .ENDS wire90-2967_8-layer_1-width_3
9959
9960 *** CELL: orangeTSMC090nm:wire{sch}
9961 .SUBCKT wire-C_0_011f-1704_4-R_34_667m a b
9962 Ccap@0 gnd net@14 6.249f
9963 Ccap@1 gnd net@8 6.249f
9964 Ccap@2 gnd net@11 6.249f
9965 Rres@0 net@14 a 9.848
9966 Rres@1 net@11 net@14 19.695
9967 Rres@2 b net@8 9.848
9968 Rres@3 net@8 net@11 19.695
9969 .ENDS wire-C_0_011f-1704_4-R_34_667m
9970
9971 *** CELL: orangeTSMC090nm:wire90{sch}
9972 .SUBCKT wire90-1704_4-layer_1-width_3 a b
9973 Xwire@0 a b wire-C_0_011f-1704_4-R_34_667m
9974 .ENDS wire90-1704_4-layer_1-width_3
9975
9976 *** CELL: orangeTSMC090nm:wire{sch}
9977 .SUBCKT wire-C_0_011f-649-R_34_667m a b
9978 Ccap@0 gnd net@14 2.38f
9979 Ccap@1 gnd net@8 2.38f
9980 Ccap@2 gnd net@11 2.38f
9981 Rres@0 net@14 a 3.75
9982 Rres@1 net@11 net@14 7.5
9983 Rres@2 b net@8 3.75
9984 Rres@3 net@8 net@11 7.5
9985 .ENDS wire-C_0_011f-649-R_34_667m
9986
9987 *** CELL: orangeTSMC090nm:wire90{sch}
9988 .SUBCKT wire90-649-layer_1-width_3 a b
9989 Xwire@0 a b wire-C_0_011f-649-R_34_667m
9990 .ENDS wire90-649-layer_1-width_3
9991
9992 *** CELL: orangeTSMC090nm:wire{sch}
9993 .SUBCKT wire-C_0_011f-306-R_34_667m a b
9994 Ccap@0 gnd net@14 1.122f
9995 Ccap@1 gnd net@8 1.122f
9996 Ccap@2 gnd net@11 1.122f
9997 Rres@0 net@14 a 1.768
9998 Rres@1 net@11 net@14 3.536
9999 Rres@2 b net@8 1.768
10000 Rres@3 net@8 net@11 3.536
10001 .ENDS wire-C_0_011f-306-R_34_667m
10002
10003 *** CELL: orangeTSMC090nm:wire90{sch}
10004 .SUBCKT wire90-306-layer_1-width_3 a b
10005 Xwire@0 a b wire-C_0_011f-306-R_34_667m
10006 .ENDS wire90-306-layer_1-width_3
10007
10008 *** CELL: skipL:skipAll{sch}
10009 .SUBCKT skipAll doLO[7] do[L] do[M] fire[ODE] fire[m1] fire[m2] flag[A] 
10010 +flag[B] flag[C] ilc[load][F] inLO[7] in[10] in[11] in[12] in[13] in[14] 
10011 +in[15] in[16] in[17] in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] 
10012 +in[9] in[C] kill loadC[T] mc olcNZ olc[dec][1] olc[dec][2] olc[load][1] 
10013 +olc[load][2] selLO[Co] selLO[Dl] selLO[Dm] selLO[Lf] selLO[Li] selLO[Lo]
10014 Xarray@0 net@331 flag[A] flag[B] flag[C] flag[NZ] in[1][F] in[1][T] in[2][F] 
10015 +in[2][T] in[3][F] in[3][T] in[4][F] in[4][T] in[5][F] in[5][T] in[6][F] 
10016 +in[6][T] in[7][F] in[7][T] in[8][F] in[8][T] in[9][F] in[9][T] in[C] loadC[T] 
10017 +loadFlags[F] m1[F] m1[T] mc array
10018 Xinv@0 m1[F] net@179 inv-X_20
10019 Xinv@1 fire[m2] net@302 inv-X_80
10020 Xinv@2 m2[F] net@304 inv-X_40
10021 Xinv@3 fire[m1] net@308 inv-X_30
10022 XproposeZ@1 doLO[7] net@177 inLO[7] kill mc olcNZ olc[dec][F] olc[load][F] 
10023 +proposeZero
10024 XskipReg1@0 m2[F] m2[T] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
10025 +in[17] in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[5][F] 
10026 +in[6][T] in[6][F] in[7][T] in[7][F] in[8][T] in[8][F] in[9][T] in[9][F] 
10027 +in[1][T] in[1][F] in[2][T] in[2][F] in[3][T] in[3][F] in[4][T] in[4][F] 
10028 +in[5][T] skipReg18
10029 XskipTime@4 do[L] do[M] doIt fire[ODE] ilc[load][F] loadFlags[F] olc[dec][1] 
10030 +olc[dec][2] olc[dec][F] olc[load][1] olc[load][2] olc[load][F] selLO[Co] 
10031 +selLO[Dl] selLO[Dm] selLO[Lf] selLO[Li] selLO[Lo] skipTimer
10032 Xwire90@3 net@177 flag[NZ] wire90-657_5-layer_1-width_3
10033 Xwire90@5 net@331 doIt wire90-439_9-layer_1-width_3
10034 Xwire90@13 m1[T] net@179 wire90-1282_5-layer_1-width_3
10035 Xwire90@14 m2[F] net@302 wire90-3646_5-layer_1-width_3
10036 Xwire90@15 m2[T] net@304 wire90-2967_8-layer_1-width_3
10037 Xwire90@16 m1[F] net@308 wire90-1704_4-layer_1-width_3
10038 Xwire90@17 olc[load][F] wire90@17_b wire90-649-layer_1-width_3
10039 Xwire90@18 olc[dec][F] wire90@18_b wire90-306-layer_1-width_3
10040 .ENDS skipAll
10041
10042 *** CELL: orangeTSMC090nm:wire{sch}
10043 .SUBCKT wire-C_0_011f-654_3-R_34_667m a b
10044 Ccap@0 gnd net@14 2.399f
10045 Ccap@1 gnd net@8 2.399f
10046 Ccap@2 gnd net@11 2.399f
10047 Rres@0 net@14 a 3.78
10048 Rres@1 net@11 net@14 7.561
10049 Rres@2 b net@8 3.78
10050 Rres@3 net@8 net@11 7.561
10051 .ENDS wire-C_0_011f-654_3-R_34_667m
10052
10053 *** CELL: orangeTSMC090nm:wire90{sch}
10054 .SUBCKT wire90-654_3-layer_1-width_3 a b
10055 Xwire@0 a b wire-C_0_011f-654_3-R_34_667m
10056 .ENDS wire90-654_3-layer_1-width_3
10057
10058 *** CELL: orangeTSMC090nm:wire{sch}
10059 .SUBCKT wire-C_0_011f-338_3-R_34_667m a b
10060 Ccap@0 gnd net@14 1.24f
10061 Ccap@1 gnd net@8 1.24f
10062 Ccap@2 gnd net@11 1.24f
10063 Rres@0 net@14 a 1.955
10064 Rres@1 net@11 net@14 3.909
10065 Rres@2 b net@8 1.955
10066 Rres@3 net@8 net@11 3.909
10067 .ENDS wire-C_0_011f-338_3-R_34_667m
10068
10069 *** CELL: orangeTSMC090nm:wire90{sch}
10070 .SUBCKT wire90-338_3-layer_1-width_3 a b
10071 Xwire@0 a b wire-C_0_011f-338_3-R_34_667m
10072 .ENDS wire90-338_3-layer_1-width_3
10073
10074 *** CELL: orangeTSMC090nm:wire{sch}
10075 .SUBCKT wire-C_0_011f-467_4-R_34_667m a b
10076 Ccap@0 gnd net@14 1.714f
10077 Ccap@1 gnd net@8 1.714f
10078 Ccap@2 gnd net@11 1.714f
10079 Rres@0 net@14 a 2.701
10080 Rres@1 net@11 net@14 5.401
10081 Rres@2 b net@8 2.701
10082 Rres@3 net@8 net@11 5.401
10083 .ENDS wire-C_0_011f-467_4-R_34_667m
10084
10085 *** CELL: orangeTSMC090nm:wire90{sch}
10086 .SUBCKT wire90-467_4-layer_1-width_3 a b
10087 Xwire@0 a b wire-C_0_011f-467_4-R_34_667m
10088 .ENDS wire90-467_4-layer_1-width_3
10089
10090 *** CELL: orangeTSMC090nm:wire{sch}
10091 .SUBCKT wire-C_0_011f-466_9-R_34_667m a b
10092 Ccap@0 gnd net@14 1.712f
10093 Ccap@1 gnd net@8 1.712f
10094 Ccap@2 gnd net@11 1.712f
10095 Rres@0 net@14 a 2.698
10096 Rres@1 net@11 net@14 5.395
10097 Rres@2 b net@8 2.698
10098 Rres@3 net@8 net@11 5.395
10099 .ENDS wire-C_0_011f-466_9-R_34_667m
10100
10101 *** CELL: orangeTSMC090nm:wire90{sch}
10102 .SUBCKT wire90-466_9-layer_1-width_3 a b
10103 Xwire@0 a b wire-C_0_011f-466_9-R_34_667m
10104 .ENDS wire90-466_9-layer_1-width_3
10105
10106 *** CELL: orangeTSMC090nm:wire{sch}
10107 .SUBCKT wire-C_0_011f-2321_3-R_34_667m a b
10108 Ccap@0 gnd net@14 8.511f
10109 Ccap@1 gnd net@8 8.511f
10110 Ccap@2 gnd net@11 8.511f
10111 Rres@0 net@14 a 13.412
10112 Rres@1 net@11 net@14 26.824
10113 Rres@2 b net@8 13.412
10114 Rres@3 net@8 net@11 26.824
10115 .ENDS wire-C_0_011f-2321_3-R_34_667m
10116
10117 *** CELL: orangeTSMC090nm:wire90{sch}
10118 .SUBCKT wire90-2321_3-layer_1-width_3 a b
10119 Xwire@0 a b wire-C_0_011f-2321_3-R_34_667m
10120 .ENDS wire90-2321_3-layer_1-width_3
10121
10122 *** CELL: orangeTSMC090nm:wire{sch}
10123 .SUBCKT wire-C_0_011f-2286_4-R_34_667m a b
10124 Ccap@0 gnd net@14 8.383f
10125 Ccap@1 gnd net@8 8.383f
10126 Ccap@2 gnd net@11 8.383f
10127 Rres@0 net@14 a 13.21
10128 Rres@1 net@11 net@14 26.421
10129 Rres@2 b net@8 13.21
10130 Rres@3 net@8 net@11 26.421
10131 .ENDS wire-C_0_011f-2286_4-R_34_667m
10132
10133 *** CELL: orangeTSMC090nm:wire90{sch}
10134 .SUBCKT wire90-2286_4-layer_1-width_3 a b
10135 Xwire@0 a b wire-C_0_011f-2286_4-R_34_667m
10136 .ENDS wire90-2286_4-layer_1-width_3
10137
10138 *** CELL: orangeTSMC090nm:wire{sch}
10139 .SUBCKT wire-C_0_011f-2339_2-R_34_667m a b
10140 Ccap@0 gnd net@14 8.577f
10141 Ccap@1 gnd net@8 8.577f
10142 Ccap@2 gnd net@11 8.577f
10143 Rres@0 net@14 a 13.515
10144 Rres@1 net@11 net@14 27.031
10145 Rres@2 b net@8 13.515
10146 Rres@3 net@8 net@11 27.031
10147 .ENDS wire-C_0_011f-2339_2-R_34_667m
10148
10149 *** CELL: orangeTSMC090nm:wire90{sch}
10150 .SUBCKT wire90-2339_2-layer_1-width_3 a b
10151 Xwire@0 a b wire-C_0_011f-2339_2-R_34_667m
10152 .ENDS wire90-2339_2-layer_1-width_3
10153
10154 *** CELL: orangeTSMC090nm:wire{sch}
10155 .SUBCKT wire-C_0_011f-2336_8-R_34_667m a b
10156 Ccap@0 gnd net@14 8.568f
10157 Ccap@1 gnd net@8 8.568f
10158 Ccap@2 gnd net@11 8.568f
10159 Rres@0 net@14 a 13.502
10160 Rres@1 net@11 net@14 27.003
10161 Rres@2 b net@8 13.502
10162 Rres@3 net@8 net@11 27.003
10163 .ENDS wire-C_0_011f-2336_8-R_34_667m
10164
10165 *** CELL: orangeTSMC090nm:wire90{sch}
10166 .SUBCKT wire90-2336_8-layer_1-width_3 a b
10167 Xwire@0 a b wire-C_0_011f-2336_8-R_34_667m
10168 .ENDS wire90-2336_8-layer_1-width_3
10169
10170 *** CELL: orangeTSMC090nm:wire{sch}
10171 .SUBCKT wire-C_0_011f-2277-R_34_667m a b
10172 Ccap@0 gnd net@14 8.349f
10173 Ccap@1 gnd net@8 8.349f
10174 Ccap@2 gnd net@11 8.349f
10175 Rres@0 net@14 a 13.156
10176 Rres@1 net@11 net@14 26.312
10177 Rres@2 b net@8 13.156
10178 Rres@3 net@8 net@11 26.312
10179 .ENDS wire-C_0_011f-2277-R_34_667m
10180
10181 *** CELL: orangeTSMC090nm:wire90{sch}
10182 .SUBCKT wire90-2277-layer_1-width_3 a b
10183 Xwire@0 a b wire-C_0_011f-2277-R_34_667m
10184 .ENDS wire90-2277-layer_1-width_3
10185
10186 *** CELL: orangeTSMC090nm:wire{sch}
10187 .SUBCKT wire-C_0_011f-2338_5-R_34_667m a b
10188 Ccap@0 gnd net@14 8.574f
10189 Ccap@1 gnd net@8 8.574f
10190 Ccap@2 gnd net@11 8.574f
10191 Rres@0 net@14 a 13.511
10192 Rres@1 net@11 net@14 27.023
10193 Rres@2 b net@8 13.511
10194 Rres@3 net@8 net@11 27.023
10195 .ENDS wire-C_0_011f-2338_5-R_34_667m
10196
10197 *** CELL: orangeTSMC090nm:wire90{sch}
10198 .SUBCKT wire90-2338_5-layer_1-width_3 a b
10199 Xwire@0 a b wire-C_0_011f-2338_5-R_34_667m
10200 .ENDS wire90-2338_5-layer_1-width_3
10201
10202 *** CELL: orangeTSMC090nm:wire{sch}
10203 .SUBCKT wire-C_0_011f-1105_2-R_34_667m a b
10204 Ccap@0 gnd net@14 4.052f
10205 Ccap@1 gnd net@8 4.052f
10206 Ccap@2 gnd net@11 4.052f
10207 Rres@0 net@14 a 6.386
10208 Rres@1 net@11 net@14 12.771
10209 Rres@2 b net@8 6.386
10210 Rres@3 net@8 net@11 12.771
10211 .ENDS wire-C_0_011f-1105_2-R_34_667m
10212
10213 *** CELL: orangeTSMC090nm:wire90{sch}
10214 .SUBCKT wire90-1105_2-layer_1-width_3 a b
10215 Xwire@0 a b wire-C_0_011f-1105_2-R_34_667m
10216 .ENDS wire90-1105_2-layer_1-width_3
10217
10218 *** CELL: orangeTSMC090nm:wire{sch}
10219 .SUBCKT wire-C_0_011f-2165_4-R_34_667m a b
10220 Ccap@0 gnd net@14 7.94f
10221 Ccap@1 gnd net@8 7.94f
10222 Ccap@2 gnd net@11 7.94f
10223 Rres@0 net@14 a 12.511
10224 Rres@1 net@11 net@14 25.022
10225 Rres@2 b net@8 12.511
10226 Rres@3 net@8 net@11 25.022
10227 .ENDS wire-C_0_011f-2165_4-R_34_667m
10228
10229 *** CELL: orangeTSMC090nm:wire90{sch}
10230 .SUBCKT wire90-2165_4-layer_1-width_3 a b
10231 Xwire@0 a b wire-C_0_011f-2165_4-R_34_667m
10232 .ENDS wire90-2165_4-layer_1-width_3
10233
10234 *** CELL: orangeTSMC090nm:wire{sch}
10235 .SUBCKT wire-C_0_011f-1272_5-R_34_667m a b
10236 Ccap@0 gnd net@14 4.666f
10237 Ccap@1 gnd net@8 4.666f
10238 Ccap@2 gnd net@11 4.666f
10239 Rres@0 net@14 a 7.352
10240 Rres@1 net@11 net@14 14.704
10241 Rres@2 b net@8 7.352
10242 Rres@3 net@8 net@11 14.704
10243 .ENDS wire-C_0_011f-1272_5-R_34_667m
10244
10245 *** CELL: orangeTSMC090nm:wire90{sch}
10246 .SUBCKT wire90-1272_5-layer_1-width_3 a b
10247 Xwire@0 a b wire-C_0_011f-1272_5-R_34_667m
10248 .ENDS wire90-1272_5-layer_1-width_3
10249
10250 *** CELL: dockPartOD:skipCount{sch}
10251 .SUBCKT skipCount clS[F] clS[T] cl[F] cl[T] do[L] do[M] fire[ODE] fire[m1] 
10252 +fire[m2] ilc[cnt] ilc[done] inA[1] inA[2] inA[3] inA[4] inA[5] inA[6] inB[1] 
10253 +inB[2] inB[3] inB[4] inB[5] inB[6] inB[8] in[10] in[11] in[12] in[13] in[14] 
10254 +in[15] in[16] in[17] in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] 
10255 +in[9] in[C] kill loadC[T] mc olcNZ rd[F] rd[T] selLO[Co] selLO[Dl] selLO[Dm] 
10256 +selLO[Lf] selLO[Li] selLO[Lo] sel[A] sin sout
10257 Xilc@0 net@129[6] net@129[5] net@129[4] net@129[3] net@129[2] net@129[1] 
10258 +net@129[0] ilc[cnt] ilc[done] ilc[load] inLO[1] inLO[2] inLO[3] inLO[4] 
10259 +inLO[5] inLO[6] inLO[7] inLO[8] kill mc ilc
10260 XinMux@0 inA[1] inA[2] inA[3] inA[4] inA[5] inA[6] inB[1] inB[2] inB[3] 
10261 +inB[4] inB[5] inB[6] inB[8] inLO[1] inLO[2] inLO[3] inLO[4] inLO[5] inLO[6] 
10262 +inLO[7] inLO[8] sel[A] inMux
10263 Xolc@0 net@130[5] net@130[4] net@130[3] net@130[2] net@130[1] net@130[0] 
10264 +net@10 inLO[1] inLO[2] inLO[3] inLO[4] inLO[5] inLO[6] olc[dec][1] 
10265 +olc[dec][2] olc[load][1] olc[load][2] olc
10266 XscanKx3@0 clS[F] clS[T] cl[F] cl[T] flag[C] flag[B] flag[A] mc rd[F] rd[T] 
10267 +net@104 sout scanKx3
10268 XscanKx6@0 clS[F] clS[T] cl[F] cl[T] net@130[5] net@130[4] net@130[3] 
10269 +net@130[2] net@130[1] net@130[0] mc rd[F] rd[T] net@103 net@104 scanKx6
10270 XscanKx7@0 clS[F] clS[T] cl[F] cl[T] net@129[6] net@129[5] net@129[4] 
10271 +net@129[3] net@129[2] net@129[1] net@129[0] mc rd[F] rd[T] sin net@103 
10272 +scanKx7
10273 XskipAll@0 doLO[7] do[L] do[M] fire[ODE] fire[m1] fire[m2] flag[A] flag[B] 
10274 +flag[C] net@99 inLO[7] in[10] in[11] in[12] in[13] in[14] in[15] in[16] 
10275 +in[17] in[18] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[C] 
10276 +kill loadC[T] mc olcNZ olc[dec][1] olc[dec][2] olc[load][1] olc[load][2] 
10277 +selLO[Co] selLO[Dl] selLO[Dm] selLO[Lf] selLO[Li] selLO[Lo] skipAll
10278 Xwire90@0 net@10 doLO[7] wire90-654_3-layer_1-width_3
10279 Xwire90@1 wire90@1_a olc[dec][1] wire90-338_3-layer_1-width_3
10280 Xwire90@2 wire90@2_a olc[load][1] wire90-467_4-layer_1-width_3
10281 Xwire90@3 wire90@3_a olc[load][2] wire90-466_9-layer_1-width_3
10282 Xwire90@4 wire90@4_a olc[dec][2] wire90-338_3-layer_1-width_3
10283 Xwire90@5 wire90@5_a inLO[1] wire90-2321_3-layer_1-width_3
10284 Xwire90@6 wire90@6_a inLO[2] wire90-2286_4-layer_1-width_3
10285 Xwire90@7 wire90@7_a inLO[3] wire90-2339_2-layer_1-width_3
10286 Xwire90@8 wire90@8_a inLO[4] wire90-2336_8-layer_1-width_3
10287 Xwire90@9 wire90@9_a inLO[5] wire90-2277-layer_1-width_3
10288 Xwire90@10 wire90@10_a inLO[6] wire90-2338_5-layer_1-width_3
10289 Xwire90@11 wire90@11_a inLO[8] wire90-1105_2-layer_1-width_3
10290 Xwire90@12 wire90@12_a inLO[7] wire90-2165_4-layer_1-width_3
10291 Xwire90@13 ilc[load] net@99 wire90-1272_5-layer_1-width_3
10292 .ENDS skipCount
10293
10294 *** CELL: orangeTSMC090nm:wire{sch}
10295 .SUBCKT wire-C_0_011f-2416_4-R_26m a b
10296 Ccap@0 gnd net@14 8.86f
10297 Ccap@1 gnd net@8 8.86f
10298 Ccap@2 gnd net@11 8.86f
10299 Rres@0 net@14 a 10.471
10300 Rres@1 net@11 net@14 20.942
10301 Rres@2 b net@8 10.471
10302 Rres@3 net@8 net@11 20.942
10303 .ENDS wire-C_0_011f-2416_4-R_26m
10304
10305 *** CELL: orangeTSMC090nm:wire90{sch}
10306 .SUBCKT wire90-2416_4-layer_1-width_4 a b
10307 Xwire@0 a b wire-C_0_011f-2416_4-R_26m
10308 .ENDS wire90-2416_4-layer_1-width_4
10309
10310 *** CELL: orangeTSMC090nm:wire{sch}
10311 .SUBCKT wire-C_0_011f-2384_4-R_26m a b
10312 Ccap@0 gnd net@14 8.743f
10313 Ccap@1 gnd net@8 8.743f
10314 Ccap@2 gnd net@11 8.743f
10315 Rres@0 net@14 a 10.332
10316 Rres@1 net@11 net@14 20.665
10317 Rres@2 b net@8 10.332
10318 Rres@3 net@8 net@11 20.665
10319 .ENDS wire-C_0_011f-2384_4-R_26m
10320
10321 *** CELL: orangeTSMC090nm:wire90{sch}
10322 .SUBCKT wire90-2384_4-layer_1-width_4 a b
10323 Xwire@0 a b wire-C_0_011f-2384_4-R_26m
10324 .ENDS wire90-2384_4-layer_1-width_4
10325
10326 *** CELL: orangeTSMC090nm:wire{sch}
10327 .SUBCKT wire-C_0_011f-2330_4-R_26m a b
10328 Ccap@0 gnd net@14 8.545f
10329 Ccap@1 gnd net@8 8.545f
10330 Ccap@2 gnd net@11 8.545f
10331 Rres@0 net@14 a 10.098
10332 Rres@1 net@11 net@14 20.197
10333 Rres@2 b net@8 10.098
10334 Rres@3 net@8 net@11 20.197
10335 .ENDS wire-C_0_011f-2330_4-R_26m
10336
10337 *** CELL: orangeTSMC090nm:wire90{sch}
10338 .SUBCKT wire90-2330_4-layer_1-width_4 a b
10339 Xwire@0 a b wire-C_0_011f-2330_4-R_26m
10340 .ENDS wire90-2330_4-layer_1-width_4
10341
10342 *** CELL: orangeTSMC090nm:wire{sch}
10343 .SUBCKT wire-C_0_011f-2135_9-R_26m a b
10344 Ccap@0 gnd net@14 7.832f
10345 Ccap@1 gnd net@8 7.832f
10346 Ccap@2 gnd net@11 7.832f
10347 Rres@0 net@14 a 9.256
10348 Rres@1 net@11 net@14 18.511
10349 Rres@2 b net@8 9.256
10350 Rres@3 net@8 net@11 18.511
10351 .ENDS wire-C_0_011f-2135_9-R_26m
10352
10353 *** CELL: orangeTSMC090nm:wire90{sch}
10354 .SUBCKT wire90-2135_9-layer_1-width_4 a b
10355 Xwire@0 a b wire-C_0_011f-2135_9-R_26m
10356 .ENDS wire90-2135_9-layer_1-width_4
10357
10358 *** CELL: orangeTSMC090nm:wire{sch}
10359 .SUBCKT wire-C_0_011f-1987_4-R_26m a b
10360 Ccap@0 gnd net@14 7.287f
10361 Ccap@1 gnd net@8 7.287f
10362 Ccap@2 gnd net@11 7.287f
10363 Rres@0 net@14 a 8.612
10364 Rres@1 net@11 net@14 17.224
10365 Rres@2 b net@8 8.612
10366 Rres@3 net@8 net@11 17.224
10367 .ENDS wire-C_0_011f-1987_4-R_26m
10368
10369 *** CELL: orangeTSMC090nm:wire90{sch}
10370 .SUBCKT wire90-1987_4-layer_1-width_4 a b
10371 Xwire@0 a b wire-C_0_011f-1987_4-R_26m
10372 .ENDS wire90-1987_4-layer_1-width_4
10373
10374 *** CELL: orangeTSMC090nm:wire{sch}
10375 .SUBCKT wire-C_0_011f-1996_4-R_26m a b
10376 Ccap@0 gnd net@14 7.32f
10377 Ccap@1 gnd net@8 7.32f
10378 Ccap@2 gnd net@11 7.32f
10379 Rres@0 net@14 a 8.651
10380 Rres@1 net@11 net@14 17.302
10381 Rres@2 b net@8 8.651
10382 Rres@3 net@8 net@11 17.302
10383 .ENDS wire-C_0_011f-1996_4-R_26m
10384
10385 *** CELL: orangeTSMC090nm:wire90{sch}
10386 .SUBCKT wire90-1996_4-layer_1-width_4 a b
10387 Xwire@0 a b wire-C_0_011f-1996_4-R_26m
10388 .ENDS wire90-1996_4-layer_1-width_4
10389
10390 *** CELL: orangeTSMC090nm:wire{sch}
10391 .SUBCKT wire-C_0_011f-1636_3-R_26m a b
10392 Ccap@0 gnd net@14 6f
10393 Ccap@1 gnd net@8 6f
10394 Ccap@2 gnd net@11 6f
10395 Rres@0 net@14 a 7.091
10396 Rres@1 net@11 net@14 14.181
10397 Rres@2 b net@8 7.091
10398 Rres@3 net@8 net@11 14.181
10399 .ENDS wire-C_0_011f-1636_3-R_26m
10400
10401 *** CELL: orangeTSMC090nm:wire90{sch}
10402 .SUBCKT wire90-1636_3-layer_1-width_4 a b
10403 Xwire@0 a b wire-C_0_011f-1636_3-R_26m
10404 .ENDS wire90-1636_3-layer_1-width_4
10405
10406 *** CELL: orangeTSMC090nm:wire{sch}
10407 .SUBCKT wire-C_0_011f-1776_4-R_26m a b
10408 Ccap@0 gnd net@14 6.513f
10409 Ccap@1 gnd net@8 6.513f
10410 Ccap@2 gnd net@11 6.513f
10411 Rres@0 net@14 a 7.698
10412 Rres@1 net@11 net@14 15.395
10413 Rres@2 b net@8 7.698
10414 Rres@3 net@8 net@11 15.395
10415 .ENDS wire-C_0_011f-1776_4-R_26m
10416
10417 *** CELL: orangeTSMC090nm:wire90{sch}
10418 .SUBCKT wire90-1776_4-layer_1-width_4 a b
10419 Xwire@0 a b wire-C_0_011f-1776_4-R_26m
10420 .ENDS wire90-1776_4-layer_1-width_4
10421
10422 *** CELL: orangeTSMC090nm:wire{sch}
10423 .SUBCKT wire-C_0_011f-1870_9-R_26m a b
10424 Ccap@0 gnd net@14 6.86f
10425 Ccap@1 gnd net@8 6.86f
10426 Ccap@2 gnd net@11 6.86f
10427 Rres@0 net@14 a 8.107
10428 Rres@1 net@11 net@14 16.214
10429 Rres@2 b net@8 8.107
10430 Rres@3 net@8 net@11 16.214
10431 .ENDS wire-C_0_011f-1870_9-R_26m
10432
10433 *** CELL: orangeTSMC090nm:wire90{sch}
10434 .SUBCKT wire90-1870_9-layer_1-width_4 a b
10435 Xwire@0 a b wire-C_0_011f-1870_9-R_26m
10436 .ENDS wire90-1870_9-layer_1-width_4
10437
10438 *** CELL: orangeTSMC090nm:wire{sch}
10439 .SUBCKT wire-C_0_011f-1565_5-R_26m a b
10440 Ccap@0 gnd net@14 5.74f
10441 Ccap@1 gnd net@8 5.74f
10442 Ccap@2 gnd net@11 5.74f
10443 Rres@0 net@14 a 6.784
10444 Rres@1 net@11 net@14 13.568
10445 Rres@2 b net@8 6.784
10446 Rres@3 net@8 net@11 13.568
10447 .ENDS wire-C_0_011f-1565_5-R_26m
10448
10449 *** CELL: orangeTSMC090nm:wire90{sch}
10450 .SUBCKT wire90-1565_5-layer_1-width_4 a b
10451 Xwire@0 a b wire-C_0_011f-1565_5-R_26m
10452 .ENDS wire90-1565_5-layer_1-width_4
10453
10454 *** CELL: orangeTSMC090nm:wire{sch}
10455 .SUBCKT wire-C_0_011f-1506-R_26m a b
10456 Ccap@0 gnd net@14 5.522f
10457 Ccap@1 gnd net@8 5.522f
10458 Ccap@2 gnd net@11 5.522f
10459 Rres@0 net@14 a 6.526
10460 Rres@1 net@11 net@14 13.052
10461 Rres@2 b net@8 6.526
10462 Rres@3 net@8 net@11 13.052
10463 .ENDS wire-C_0_011f-1506-R_26m
10464
10465 *** CELL: orangeTSMC090nm:wire90{sch}
10466 .SUBCKT wire90-1506-layer_1-width_4 a b
10467 Xwire@0 a b wire-C_0_011f-1506-R_26m
10468 .ENDS wire90-1506-layer_1-width_4
10469
10470 *** CELL: orangeTSMC090nm:wire{sch}
10471 .SUBCKT wire-C_0_011f-1605_5-R_26m a b
10472 Ccap@0 gnd net@14 5.887f
10473 Ccap@1 gnd net@8 5.887f
10474 Ccap@2 gnd net@11 5.887f
10475 Rres@0 net@14 a 6.957
10476 Rres@1 net@11 net@14 13.914
10477 Rres@2 b net@8 6.957
10478 Rres@3 net@8 net@11 13.914
10479 .ENDS wire-C_0_011f-1605_5-R_26m
10480
10481 *** CELL: orangeTSMC090nm:wire90{sch}
10482 .SUBCKT wire90-1605_5-layer_1-width_4 a b
10483 Xwire@0 a b wire-C_0_011f-1605_5-R_26m
10484 .ENDS wire90-1605_5-layer_1-width_4
10485
10486 *** CELL: orangeTSMC090nm:wire{sch}
10487 .SUBCKT wire-C_0_011f-1227_3-R_26m a b
10488 Ccap@0 gnd net@14 4.5f
10489 Ccap@1 gnd net@8 4.5f
10490 Ccap@2 gnd net@11 4.5f
10491 Rres@0 net@14 a 5.318
10492 Rres@1 net@11 net@14 10.637
10493 Rres@2 b net@8 5.318
10494 Rres@3 net@8 net@11 10.637
10495 .ENDS wire-C_0_011f-1227_3-R_26m
10496
10497 *** CELL: orangeTSMC090nm:wire90{sch}
10498 .SUBCKT wire90-1227_3-layer_1-width_4 a b
10499 Xwire@0 a b wire-C_0_011f-1227_3-R_26m
10500 .ENDS wire90-1227_3-layer_1-width_4
10501
10502 *** CELL: orangeTSMC090nm:wire{sch}
10503 .SUBCKT wire-C_0_011f-1254_9-R_26m a b
10504 Ccap@0 gnd net@14 4.601f
10505 Ccap@1 gnd net@8 4.601f
10506 Ccap@2 gnd net@11 4.601f
10507 Rres@0 net@14 a 5.438
10508 Rres@1 net@11 net@14 10.876
10509 Rres@2 b net@8 5.438
10510 Rres@3 net@8 net@11 10.876
10511 .ENDS wire-C_0_011f-1254_9-R_26m
10512
10513 *** CELL: orangeTSMC090nm:wire90{sch}
10514 .SUBCKT wire90-1254_9-layer_1-width_4 a b
10515 Xwire@0 a b wire-C_0_011f-1254_9-R_26m
10516 .ENDS wire90-1254_9-layer_1-width_4
10517
10518 *** CELL: orangeTSMC090nm:wire{sch}
10519 .SUBCKT wire-C_0_011f-1280_2-R_26m a b
10520 Ccap@0 gnd net@14 4.694f
10521 Ccap@1 gnd net@8 4.694f
10522 Ccap@2 gnd net@11 4.694f
10523 Rres@0 net@14 a 5.548
10524 Rres@1 net@11 net@14 11.095
10525 Rres@2 b net@8 5.548
10526 Rres@3 net@8 net@11 11.095
10527 .ENDS wire-C_0_011f-1280_2-R_26m
10528
10529 *** CELL: orangeTSMC090nm:wire90{sch}
10530 .SUBCKT wire90-1280_2-layer_1-width_4 a b
10531 Xwire@0 a b wire-C_0_011f-1280_2-R_26m
10532 .ENDS wire90-1280_2-layer_1-width_4
10533
10534 *** CELL: orangeTSMC090nm:wire{sch}
10535 .SUBCKT wire-C_0_011f-1012_7-R_26m a b
10536 Ccap@0 gnd net@14 3.713f
10537 Ccap@1 gnd net@8 3.713f
10538 Ccap@2 gnd net@11 3.713f
10539 Rres@0 net@14 a 4.388
10540 Rres@1 net@11 net@14 8.777
10541 Rres@2 b net@8 4.388
10542 Rres@3 net@8 net@11 8.777
10543 .ENDS wire-C_0_011f-1012_7-R_26m
10544
10545 *** CELL: orangeTSMC090nm:wire90{sch}
10546 .SUBCKT wire90-1012_7-layer_1-width_4 a b
10547 Xwire@0 a b wire-C_0_011f-1012_7-R_26m
10548 .ENDS wire90-1012_7-layer_1-width_4
10549
10550 *** CELL: orangeTSMC090nm:wire{sch}
10551 .SUBCKT wire-C_0_011f-960_9-R_26m a b
10552 Ccap@0 gnd net@14 3.523f
10553 Ccap@1 gnd net@8 3.523f
10554 Ccap@2 gnd net@11 3.523f
10555 Rres@0 net@14 a 4.164
10556 Rres@1 net@11 net@14 8.328
10557 Rres@2 b net@8 4.164
10558 Rres@3 net@8 net@11 8.328
10559 .ENDS wire-C_0_011f-960_9-R_26m
10560
10561 *** CELL: orangeTSMC090nm:wire90{sch}
10562 .SUBCKT wire90-960_9-layer_1-width_4 a b
10563 Xwire@0 a b wire-C_0_011f-960_9-R_26m
10564 .ENDS wire90-960_9-layer_1-width_4
10565
10566 *** CELL: orangeTSMC090nm:wire{sch}
10567 .SUBCKT wire-C_0_011f-904_3-R_26m a b
10568 Ccap@0 gnd net@14 3.316f
10569 Ccap@1 gnd net@8 3.316f
10570 Ccap@2 gnd net@11 3.316f
10571 Rres@0 net@14 a 3.919
10572 Rres@1 net@11 net@14 7.837
10573 Rres@2 b net@8 3.919
10574 Rres@3 net@8 net@11 7.837
10575 .ENDS wire-C_0_011f-904_3-R_26m
10576
10577 *** CELL: orangeTSMC090nm:wire90{sch}
10578 .SUBCKT wire90-904_3-layer_1-width_4 a b
10579 Xwire@0 a b wire-C_0_011f-904_3-R_26m
10580 .ENDS wire90-904_3-layer_1-width_4
10581
10582 *** CELL: orangeTSMC090nm:wire{sch}
10583 .SUBCKT wire-C_0_011f-4579_4-R_26m a b
10584 Ccap@0 gnd net@14 16.791f
10585 Ccap@1 gnd net@8 16.791f
10586 Ccap@2 gnd net@11 16.791f
10587 Rres@0 net@14 a 19.844
10588 Rres@1 net@11 net@14 39.688
10589 Rres@2 b net@8 19.844
10590 Rres@3 net@8 net@11 39.688
10591 .ENDS wire-C_0_011f-4579_4-R_26m
10592
10593 *** CELL: orangeTSMC090nm:wire90{sch}
10594 .SUBCKT wire90-4579_4-layer_1-width_4 a b
10595 Xwire@0 a b wire-C_0_011f-4579_4-R_26m
10596 .ENDS wire90-4579_4-layer_1-width_4
10597
10598 *** CELL: orangeTSMC090nm:wire{sch}
10599 .SUBCKT wire-C_0_011f-4580_9-R_26m a b
10600 Ccap@0 gnd net@14 16.797f
10601 Ccap@1 gnd net@8 16.797f
10602 Ccap@2 gnd net@11 16.797f
10603 Rres@0 net@14 a 19.851
10604 Rres@1 net@11 net@14 39.701
10605 Rres@2 b net@8 19.851
10606 Rres@3 net@8 net@11 39.701
10607 .ENDS wire-C_0_011f-4580_9-R_26m
10608
10609 *** CELL: orangeTSMC090nm:wire90{sch}
10610 .SUBCKT wire90-4580_9-layer_1-width_4 a b
10611 Xwire@0 a b wire-C_0_011f-4580_9-R_26m
10612 .ENDS wire90-4580_9-layer_1-width_4
10613
10614 *** CELL: orangeTSMC090nm:wire{sch}
10615 .SUBCKT wire-C_0_011f-4864_4-R_26m a b
10616 Ccap@0 gnd net@14 17.836f
10617 Ccap@1 gnd net@8 17.836f
10618 Ccap@2 gnd net@11 17.836f
10619 Rres@0 net@14 a 21.079
10620 Rres@1 net@11 net@14 42.158
10621 Rres@2 b net@8 21.079
10622 Rres@3 net@8 net@11 42.158
10623 .ENDS wire-C_0_011f-4864_4-R_26m
10624
10625 *** CELL: orangeTSMC090nm:wire90{sch}
10626 .SUBCKT wire90-4864_4-layer_1-width_4 a b
10627 Xwire@0 a b wire-C_0_011f-4864_4-R_26m
10628 .ENDS wire90-4864_4-layer_1-width_4
10629
10630 *** CELL: orangeTSMC090nm:wire{sch}
10631 .SUBCKT wire-C_0_011f-4970_4-R_26m a b
10632 Ccap@0 gnd net@14 18.225f
10633 Ccap@1 gnd net@8 18.225f
10634 Ccap@2 gnd net@11 18.225f
10635 Rres@0 net@14 a 21.538
10636 Rres@1 net@11 net@14 43.077
10637 Rres@2 b net@8 21.538
10638 Rres@3 net@8 net@11 43.077
10639 .ENDS wire-C_0_011f-4970_4-R_26m
10640
10641 *** CELL: orangeTSMC090nm:wire90{sch}
10642 .SUBCKT wire90-4970_4-layer_1-width_4 a b
10643 Xwire@0 a b wire-C_0_011f-4970_4-R_26m
10644 .ENDS wire90-4970_4-layer_1-width_4
10645
10646 *** CELL: orangeTSMC090nm:wire{sch}
10647 .SUBCKT wire-C_0_011f-5067_4-R_26m a b
10648 Ccap@0 gnd net@14 18.58f
10649 Ccap@1 gnd net@8 18.58f
10650 Ccap@2 gnd net@11 18.58f
10651 Rres@0 net@14 a 21.959
10652 Rres@1 net@11 net@14 43.917
10653 Rres@2 b net@8 21.959
10654 Rres@3 net@8 net@11 43.917
10655 .ENDS wire-C_0_011f-5067_4-R_26m
10656
10657 *** CELL: orangeTSMC090nm:wire90{sch}
10658 .SUBCKT wire90-5067_4-layer_1-width_4 a b
10659 Xwire@0 a b wire-C_0_011f-5067_4-R_26m
10660 .ENDS wire90-5067_4-layer_1-width_4
10661
10662 *** CELL: orangeTSMC090nm:wire{sch}
10663 .SUBCKT wire-C_0_011f-5238_9-R_26m a b
10664 Ccap@0 gnd net@14 19.209f
10665 Ccap@1 gnd net@8 19.209f
10666 Ccap@2 gnd net@11 19.209f
10667 Rres@0 net@14 a 22.702
10668 Rres@1 net@11 net@14 45.404
10669 Rres@2 b net@8 22.702
10670 Rres@3 net@8 net@11 45.404
10671 .ENDS wire-C_0_011f-5238_9-R_26m
10672
10673 *** CELL: orangeTSMC090nm:wire90{sch}
10674 .SUBCKT wire90-5238_9-layer_1-width_4 a b
10675 Xwire@0 a b wire-C_0_011f-5238_9-R_26m
10676 .ENDS wire90-5238_9-layer_1-width_4
10677
10678 *** CELL: orangeTSMC090nm:wire{sch}
10679 .SUBCKT wire-C_0_011f-5485_4-R_26m a b
10680 Ccap@0 gnd net@14 20.113f
10681 Ccap@1 gnd net@8 20.113f
10682 Ccap@2 gnd net@11 20.113f
10683 Rres@0 net@14 a 23.77
10684 Rres@1 net@11 net@14 47.54
10685 Rres@2 b net@8 23.77
10686 Rres@3 net@8 net@11 47.54
10687 .ENDS wire-C_0_011f-5485_4-R_26m
10688
10689 *** CELL: orangeTSMC090nm:wire90{sch}
10690 .SUBCKT wire90-5485_4-layer_1-width_4 a b
10691 Xwire@0 a b wire-C_0_011f-5485_4-R_26m
10692 .ENDS wire90-5485_4-layer_1-width_4
10693
10694 *** CELL: orangeTSMC090nm:wire{sch}
10695 .SUBCKT wire-C_0_011f-3582_8-R_26m a b
10696 Ccap@0 gnd net@14 13.137f
10697 Ccap@1 gnd net@8 13.137f
10698 Ccap@2 gnd net@11 13.137f
10699 Rres@0 net@14 a 15.525
10700 Rres@1 net@11 net@14 31.051
10701 Rres@2 b net@8 15.525
10702 Rres@3 net@8 net@11 31.051
10703 .ENDS wire-C_0_011f-3582_8-R_26m
10704
10705 *** CELL: orangeTSMC090nm:wire90{sch}
10706 .SUBCKT wire90-3582_8-layer_1-width_4 a b
10707 Xwire@0 a b wire-C_0_011f-3582_8-R_26m
10708 .ENDS wire90-3582_8-layer_1-width_4
10709
10710 *** CELL: orangeTSMC090nm:wire{sch}
10711 .SUBCKT wire-C_0_011f-4216_8-R_26m a b
10712 Ccap@0 gnd net@14 15.462f
10713 Ccap@1 gnd net@8 15.462f
10714 Ccap@2 gnd net@11 15.462f
10715 Rres@0 net@14 a 18.273
10716 Rres@1 net@11 net@14 36.546
10717 Rres@2 b net@8 18.273
10718 Rres@3 net@8 net@11 36.546
10719 .ENDS wire-C_0_011f-4216_8-R_26m
10720
10721 *** CELL: orangeTSMC090nm:wire90{sch}
10722 .SUBCKT wire90-4216_8-layer_1-width_4 a b
10723 Xwire@0 a b wire-C_0_011f-4216_8-R_26m
10724 .ENDS wire90-4216_8-layer_1-width_4
10725
10726 *** CELL: orangeTSMC090nm:wire{sch}
10727 .SUBCKT wire-C_0_011f-4217_8-R_26m a b
10728 Ccap@0 gnd net@14 15.465f
10729 Ccap@1 gnd net@8 15.465f
10730 Ccap@2 gnd net@11 15.465f
10731 Rres@0 net@14 a 18.277
10732 Rres@1 net@11 net@14 36.554
10733 Rres@2 b net@8 18.277
10734 Rres@3 net@8 net@11 36.554
10735 .ENDS wire-C_0_011f-4217_8-R_26m
10736
10737 *** CELL: orangeTSMC090nm:wire90{sch}
10738 .SUBCKT wire90-4217_8-layer_1-width_4 a b
10739 Xwire@0 a b wire-C_0_011f-4217_8-R_26m
10740 .ENDS wire90-4217_8-layer_1-width_4
10741
10742 *** CELL: orangeTSMC090nm:wire{sch}
10743 .SUBCKT wire-C_0_011f-4580_7-R_26m a b
10744 Ccap@0 gnd net@14 16.796f
10745 Ccap@1 gnd net@8 16.796f
10746 Ccap@2 gnd net@11 16.796f
10747 Rres@0 net@14 a 19.85
10748 Rres@1 net@11 net@14 39.699
10749 Rres@2 b net@8 19.85
10750 Rres@3 net@8 net@11 39.699
10751 .ENDS wire-C_0_011f-4580_7-R_26m
10752
10753 *** CELL: orangeTSMC090nm:wire90{sch}
10754 .SUBCKT wire90-4580_7-layer_1-width_4 a b
10755 Xwire@0 a b wire-C_0_011f-4580_7-R_26m
10756 .ENDS wire90-4580_7-layer_1-width_4
10757
10758 *** CELL: orangeTSMC090nm:wire{sch}
10759 .SUBCKT wire-C_0_011f-4914_8-R_26m a b
10760 Ccap@0 gnd net@14 18.021f
10761 Ccap@1 gnd net@8 18.021f
10762 Ccap@2 gnd net@11 18.021f
10763 Rres@0 net@14 a 21.297
10764 Rres@1 net@11 net@14 42.595
10765 Rres@2 b net@8 21.297
10766 Rres@3 net@8 net@11 42.595
10767 .ENDS wire-C_0_011f-4914_8-R_26m
10768
10769 *** CELL: orangeTSMC090nm:wire90{sch}
10770 .SUBCKT wire90-4914_8-layer_1-width_4 a b
10771 Xwire@0 a b wire-C_0_011f-4914_8-R_26m
10772 .ENDS wire90-4914_8-layer_1-width_4
10773
10774 *** CELL: orangeTSMC090nm:wire{sch}
10775 .SUBCKT wire-C_0_011f-5109_1-R_26m a b
10776 Ccap@0 gnd net@14 18.733f
10777 Ccap@1 gnd net@8 18.733f
10778 Ccap@2 gnd net@11 18.733f
10779 Rres@0 net@14 a 22.139
10780 Rres@1 net@11 net@14 44.279
10781 Rres@2 b net@8 22.139
10782 Rres@3 net@8 net@11 44.279
10783 .ENDS wire-C_0_011f-5109_1-R_26m
10784
10785 *** CELL: orangeTSMC090nm:wire90{sch}
10786 .SUBCKT wire90-5109_1-layer_1-width_4 a b
10787 Xwire@0 a b wire-C_0_011f-5109_1-R_26m
10788 .ENDS wire90-5109_1-layer_1-width_4
10789
10790 *** CELL: orangeTSMC090nm:wire{sch}
10791 .SUBCKT wire-C_0_011f-4659_8-R_26m a b
10792 Ccap@0 gnd net@14 17.086f
10793 Ccap@1 gnd net@8 17.086f
10794 Ccap@2 gnd net@11 17.086f
10795 Rres@0 net@14 a 20.192
10796 Rres@1 net@11 net@14 40.385
10797 Rres@2 b net@8 20.192
10798 Rres@3 net@8 net@11 40.385
10799 .ENDS wire-C_0_011f-4659_8-R_26m
10800
10801 *** CELL: orangeTSMC090nm:wire90{sch}
10802 .SUBCKT wire90-4659_8-layer_1-width_4 a b
10803 Xwire@0 a b wire-C_0_011f-4659_8-R_26m
10804 .ENDS wire90-4659_8-layer_1-width_4
10805
10806 *** CELL: orangeTSMC090nm:wire{sch}
10807 .SUBCKT wire-C_0_011f-3105_9-R_26m a b
10808 Ccap@0 gnd net@14 11.388f
10809 Ccap@1 gnd net@8 11.388f
10810 Ccap@2 gnd net@11 11.388f
10811 Rres@0 net@14 a 13.459
10812 Rres@1 net@11 net@14 26.918
10813 Rres@2 b net@8 13.459
10814 Rres@3 net@8 net@11 26.918
10815 .ENDS wire-C_0_011f-3105_9-R_26m
10816
10817 *** CELL: orangeTSMC090nm:wire90{sch}
10818 .SUBCKT wire90-3105_9-layer_1-width_4 a b
10819 Xwire@0 a b wire-C_0_011f-3105_9-R_26m
10820 .ENDS wire90-3105_9-layer_1-width_4
10821
10822 *** CELL: orangeTSMC090nm:wire{sch}
10823 .SUBCKT wire-C_0_011f-2229_2-R_26m a b
10824 Ccap@0 gnd net@14 8.174f
10825 Ccap@1 gnd net@8 8.174f
10826 Ccap@2 gnd net@11 8.174f
10827 Rres@0 net@14 a 9.66
10828 Rres@1 net@11 net@14 19.32
10829 Rres@2 b net@8 9.66
10830 Rres@3 net@8 net@11 19.32
10831 .ENDS wire-C_0_011f-2229_2-R_26m
10832
10833 *** CELL: orangeTSMC090nm:wire90{sch}
10834 .SUBCKT wire90-2229_2-layer_1-width_4 a b
10835 Xwire@0 a b wire-C_0_011f-2229_2-R_26m
10836 .ENDS wire90-2229_2-layer_1-width_4
10837
10838 *** CELL: orangeTSMC090nm:wire{sch}
10839 .SUBCKT wire-C_0_011f-4552_2-R_26m a b
10840 Ccap@0 gnd net@14 16.691f
10841 Ccap@1 gnd net@8 16.691f
10842 Ccap@2 gnd net@11 16.691f
10843 Rres@0 net@14 a 19.726
10844 Rres@1 net@11 net@14 39.452
10845 Rres@2 b net@8 19.726
10846 Rres@3 net@8 net@11 39.452
10847 .ENDS wire-C_0_011f-4552_2-R_26m
10848
10849 *** CELL: orangeTSMC090nm:wire90{sch}
10850 .SUBCKT wire90-4552_2-layer_1-width_4 a b
10851 Xwire@0 a b wire-C_0_011f-4552_2-R_26m
10852 .ENDS wire90-4552_2-layer_1-width_4
10853
10854 *** CELL: orangeTSMC090nm:wire{sch}
10855 .SUBCKT wire-C_0_011f-4224_4-R_26m a b
10856 Ccap@0 gnd net@14 15.489f
10857 Ccap@1 gnd net@8 15.489f
10858 Ccap@2 gnd net@11 15.489f
10859 Rres@0 net@14 a 18.306
10860 Rres@1 net@11 net@14 36.611
10861 Rres@2 b net@8 18.306
10862 Rres@3 net@8 net@11 36.611
10863 .ENDS wire-C_0_011f-4224_4-R_26m
10864
10865 *** CELL: orangeTSMC090nm:wire90{sch}
10866 .SUBCKT wire90-4224_4-layer_1-width_4 a b
10867 Xwire@0 a b wire-C_0_011f-4224_4-R_26m
10868 .ENDS wire90-4224_4-layer_1-width_4
10869
10870 *** CELL: orangeTSMC090nm:wire{sch}
10871 .SUBCKT wire-C_0_011f-4964_8-R_26m a b
10872 Ccap@0 gnd net@14 18.204f
10873 Ccap@1 gnd net@8 18.204f
10874 Ccap@2 gnd net@11 18.204f
10875 Rres@0 net@14 a 21.514
10876 Rres@1 net@11 net@14 43.028
10877 Rres@2 b net@8 21.514
10878 Rres@3 net@8 net@11 43.028
10879 .ENDS wire-C_0_011f-4964_8-R_26m
10880
10881 *** CELL: orangeTSMC090nm:wire90{sch}
10882 .SUBCKT wire90-4964_8-layer_1-width_4 a b
10883 Xwire@0 a b wire-C_0_011f-4964_8-R_26m
10884 .ENDS wire90-4964_8-layer_1-width_4
10885
10886 *** CELL: orangeTSMC090nm:wire{sch}
10887 .SUBCKT wire-C_0_011f-2102_8-R_26m a b
10888 Ccap@0 gnd net@14 7.71f
10889 Ccap@1 gnd net@8 7.71f
10890 Ccap@2 gnd net@11 7.71f
10891 Rres@0 net@14 a 9.112
10892 Rres@1 net@11 net@14 18.224
10893 Rres@2 b net@8 9.112
10894 Rres@3 net@8 net@11 18.224
10895 .ENDS wire-C_0_011f-2102_8-R_26m
10896
10897 *** CELL: orangeTSMC090nm:wire90{sch}
10898 .SUBCKT wire90-2102_8-layer_1-width_4 a b
10899 Xwire@0 a b wire-C_0_011f-2102_8-R_26m
10900 .ENDS wire90-2102_8-layer_1-width_4
10901
10902 *** CELL: orangeTSMC090nm:wire{sch}
10903 .SUBCKT wire-C_0_011f-2117_2-R_26m a b
10904 Ccap@0 gnd net@14 7.763f
10905 Ccap@1 gnd net@8 7.763f
10906 Ccap@2 gnd net@11 7.763f
10907 Rres@0 net@14 a 9.175
10908 Rres@1 net@11 net@14 18.349
10909 Rres@2 b net@8 9.175
10910 Rres@3 net@8 net@11 18.349
10911 .ENDS wire-C_0_011f-2117_2-R_26m
10912
10913 *** CELL: orangeTSMC090nm:wire90{sch}
10914 .SUBCKT wire90-2117_2-layer_1-width_4 a b
10915 Xwire@0 a b wire-C_0_011f-2117_2-R_26m
10916 .ENDS wire90-2117_2-layer_1-width_4
10917
10918 *** CELL: orangeTSMC090nm:wire{sch}
10919 .SUBCKT wire-C_0_011f-840_4-R_26m a b
10920 Ccap@0 gnd net@14 3.081f
10921 Ccap@1 gnd net@8 3.081f
10922 Ccap@2 gnd net@11 3.081f
10923 Rres@0 net@14 a 3.642
10924 Rres@1 net@11 net@14 7.283
10925 Rres@2 b net@8 3.642
10926 Rres@3 net@8 net@11 7.283
10927 .ENDS wire-C_0_011f-840_4-R_26m
10928
10929 *** CELL: orangeTSMC090nm:wire90{sch}
10930 .SUBCKT wire90-840_4-layer_1-width_4 a b
10931 Xwire@0 a b wire-C_0_011f-840_4-R_26m
10932 .ENDS wire90-840_4-layer_1-width_4
10933
10934 *** CELL: orangeTSMC090nm:wire{sch}
10935 .SUBCKT wire-C_0_011f-2017_6-R_26m a b
10936 Ccap@0 gnd net@14 7.398f
10937 Ccap@1 gnd net@8 7.398f
10938 Ccap@2 gnd net@11 7.398f
10939 Rres@0 net@14 a 8.743
10940 Rres@1 net@11 net@14 17.486
10941 Rres@2 b net@8 8.743
10942 Rres@3 net@8 net@11 17.486
10943 .ENDS wire-C_0_011f-2017_6-R_26m
10944
10945 *** CELL: orangeTSMC090nm:wire90{sch}
10946 .SUBCKT wire90-2017_6-layer_1-width_4 a b
10947 Xwire@0 a b wire-C_0_011f-2017_6-R_26m
10948 .ENDS wire90-2017_6-layer_1-width_4
10949
10950 *** CELL: orangeTSMC090nm:wire{sch}
10951 .SUBCKT wire-C_0_011f-2584_1-R_26m a b
10952 Ccap@0 gnd net@14 9.475f
10953 Ccap@1 gnd net@8 9.475f
10954 Ccap@2 gnd net@11 9.475f
10955 Rres@0 net@14 a 11.198
10956 Rres@1 net@11 net@14 22.396
10957 Rres@2 b net@8 11.198
10958 Rres@3 net@8 net@11 22.396
10959 .ENDS wire-C_0_011f-2584_1-R_26m
10960
10961 *** CELL: orangeTSMC090nm:wire90{sch}
10962 .SUBCKT wire90-2584_1-layer_1-width_4 a b
10963 Xwire@0 a b wire-C_0_011f-2584_1-R_26m
10964 .ENDS wire90-2584_1-layer_1-width_4
10965
10966 *** CELL: orangeTSMC090nm:wire{sch}
10967 .SUBCKT wire-C_0_011f-2385_3-R_26m a b
10968 Ccap@0 gnd net@14 8.746f
10969 Ccap@1 gnd net@8 8.746f
10970 Ccap@2 gnd net@11 8.746f
10971 Rres@0 net@14 a 10.336
10972 Rres@1 net@11 net@14 20.673
10973 Rres@2 b net@8 10.336
10974 Rres@3 net@8 net@11 20.673
10975 .ENDS wire-C_0_011f-2385_3-R_26m
10976
10977 *** CELL: orangeTSMC090nm:wire90{sch}
10978 .SUBCKT wire90-2385_3-layer_1-width_4 a b
10979 Xwire@0 a b wire-C_0_011f-2385_3-R_26m
10980 .ENDS wire90-2385_3-layer_1-width_4
10981
10982 *** CELL: orangeTSMC090nm:wire{sch}
10983 .SUBCKT wire-C_0_011f-1928_3-R_26m a b
10984 Ccap@0 gnd net@14 7.07f
10985 Ccap@1 gnd net@8 7.07f
10986 Ccap@2 gnd net@11 7.07f
10987 Rres@0 net@14 a 8.356
10988 Rres@1 net@11 net@14 16.712
10989 Rres@2 b net@8 8.356
10990 Rres@3 net@8 net@11 16.712
10991 .ENDS wire-C_0_011f-1928_3-R_26m
10992
10993 *** CELL: orangeTSMC090nm:wire90{sch}
10994 .SUBCKT wire90-1928_3-layer_1-width_4 a b
10995 Xwire@0 a b wire-C_0_011f-1928_3-R_26m
10996 .ENDS wire90-1928_3-layer_1-width_4
10997
10998 *** CELL: orangeTSMC090nm:wire{sch}
10999 .SUBCKT wire-C_0_011f-2790_5-R_26m a b
11000 Ccap@0 gnd net@14 10.232f
11001 Ccap@1 gnd net@8 10.232f
11002 Ccap@2 gnd net@11 10.232f
11003 Rres@0 net@14 a 12.092
11004 Rres@1 net@11 net@14 24.184
11005 Rres@2 b net@8 12.092
11006 Rres@3 net@8 net@11 24.184
11007 .ENDS wire-C_0_011f-2790_5-R_26m
11008
11009 *** CELL: orangeTSMC090nm:wire90{sch}
11010 .SUBCKT wire90-2790_5-layer_1-width_4 a b
11011 Xwire@0 a b wire-C_0_011f-2790_5-R_26m
11012 .ENDS wire90-2790_5-layer_1-width_4
11013
11014 *** CELL: orangeTSMC090nm:wire{sch}
11015 .SUBCKT wire-C_0_011f-2752_3-R_26m a b
11016 Ccap@0 gnd net@14 10.092f
11017 Ccap@1 gnd net@8 10.092f
11018 Ccap@2 gnd net@11 10.092f
11019 Rres@0 net@14 a 11.927
11020 Rres@1 net@11 net@14 23.853
11021 Rres@2 b net@8 11.927
11022 Rres@3 net@8 net@11 23.853
11023 .ENDS wire-C_0_011f-2752_3-R_26m
11024
11025 *** CELL: orangeTSMC090nm:wire90{sch}
11026 .SUBCKT wire90-2752_3-layer_1-width_4 a b
11027 Xwire@0 a b wire-C_0_011f-2752_3-R_26m
11028 .ENDS wire90-2752_3-layer_1-width_4
11029
11030 *** CELL: dockPartOD:ringSkipMoveLit{sch}
11031 .SUBCKT ringSkipMoveLit clS[F] clS[T] cl[F] cl[T] do[epi] fire[L] fire[M] 
11032 +inA[1] inA[2] inA[3] inA[4] inA[5] inA[6] inE[10] inE[11] inE[12] inE[13] 
11033 +inE[14] inE[15] inE[16] inE[17] inE[18] inE[19] inE[1] inE[20] inE[21] 
11034 +inE[22] inE[23] inE[24] inE[25] inE[26] inE[27] inE[28] inE[29] inE[2] 
11035 +inE[30] inE[31] inE[32] inE[33] inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] 
11036 +inE[6] inE[7] inE[8] inE[9] in[C] loadC[T] mc pred[D] pred[T] rd[F] rd[T] sin 
11037 +sout succ[D] succ[T] torp
11038 XbitAssig@0 bitAssignments
11039 XmoveLit@0 clS[F] clS[T] cl[F] cl[T] do[L] do[M] fire[L] fire[M] fire[T] 
11040 +net@332 mc odx[15] odx[16] odx[18] odx[19] odx[20] pred[D] pred[T] rd[F] 
11041 +rd[T] net@372 sout succ[D] succ[T] torp moveLit
11042 XringFIFO@0 clS[F] clS[T] cl[F] cl[T] net@304 net@295 do[epi] fire[ODE] 
11043 +fire[m1] fire[m2] inE[10] inE[11] inE[12] inE[13] inE[14] inE[15] inE[16] 
11044 +inE[17] inE[18] inE[19] inE[1] inE[20] inE[21] inE[22] inE[23] inE[24] 
11045 +inE[25] inE[26] inE[27] inE[28] inE[29] inE[2] inE[30] inE[31] inE[32] 
11046 +inE[33] inE[34] inE[35] inE[36] inE[3] inE[4] inE[5] inE[6] inE[7] inE[8] 
11047 +inE[9] mc od[15] od[16] od[17] od[18] od[19] od[20] net@393 m1s[1] m1s[20] 
11048 +m1s[22] m1s[23] m1s[24] m1s[25] m1s[26] m1s[27] m1s[2] m1s[3] m1s[4] m1s[5] 
11049 +m1s[6] m1s[8] pout[10] pout[11] pout[12] pout[13] pout[14] pout[15] pout[16] 
11050 +pout[17] pout[18] pout[1] pout[2] pout[3] pout[4] pout[5] pout[6] pout[7] 
11051 +pout[8] pout[9] rd[F] rd[T] sin net@377 ringFIFO
11052 XskipCoun@0 clS[F] clS[T] cl[F] cl[T] net@304 net@295 fire[ODE] fire[m1] 
11053 +fire[m2] fire[M] ilc[done] inA[1] inA[2] inA[3] inA[4] inA[5] inA[6] m1d[1] 
11054 +m1d[2] m1d[3] m1d[4] m1d[5] m1d[6] m1d[8] pout[10] pout[11] pout[12] pout[13] 
11055 +pout[14] pout[15] pout[16] pout[17] pout[18] pout[1] pout[2] pout[3] pout[4] 
11056 +pout[5] pout[6] pout[7] pout[8] pout[9] in[C] kill loadC[T] mc net@393 rd[F] 
11057 +rd[T] m1d[24] m1d[26] m1d[25] m1d[22] m1d[27] m1d[23] m1d[20] net@378 net@376 
11058 +skipCount
11059 Xwire90@0 wire90@0_a pout[1] wire90-2416_4-layer_1-width_4
11060 Xwire90@1 wire90@1_a pout[2] wire90-2384_4-layer_1-width_4
11061 Xwire90@2 wire90@2_a pout[3] wire90-2330_4-layer_1-width_4
11062 Xwire90@3 wire90@3_a pout[4] wire90-2135_9-layer_1-width_4
11063 Xwire90@4 wire90@4_a pout[5] wire90-1987_4-layer_1-width_4
11064 Xwire90@5 wire90@5_a pout[6] wire90-1996_4-layer_1-width_4
11065 Xwire90@6 wire90@6_a pout[7] wire90-1636_3-layer_1-width_4
11066 Xwire90@7 wire90@7_a pout[8] wire90-1776_4-layer_1-width_4
11067 Xwire90@8 wire90@8_a pout[9] wire90-1870_9-layer_1-width_4
11068 Xwire90@9 wire90@9_a pout[10] wire90-1565_5-layer_1-width_4
11069 Xwire90@10 wire90@10_a pout[11] wire90-1506-layer_1-width_4
11070 Xwire90@11 wire90@11_a pout[12] wire90-1605_5-layer_1-width_4
11071 Xwire90@12 wire90@12_a pout[13] wire90-1227_3-layer_1-width_4
11072 Xwire90@13 wire90@13_a pout[14] wire90-1254_9-layer_1-width_4
11073 Xwire90@14 wire90@14_a pout[15] wire90-1280_2-layer_1-width_4
11074 Xwire90@15 wire90@15_a pout[16] wire90-1012_7-layer_1-width_4
11075 Xwire90@16 wire90@16_a pout[17] wire90-960_9-layer_1-width_4
11076 Xwire90@17 wire90@17_a pout[18] wire90-904_3-layer_1-width_4
11077 Xwire90@18 m1s[1] m1d[1] wire90-4579_4-layer_1-width_4
11078 Xwire90@19 m1s[2] m1d[2] wire90-4580_9-layer_1-width_4
11079 Xwire90@20 m1s[3] m1d[3] wire90-4864_4-layer_1-width_4
11080 Xwire90@21 m1s[4] m1d[4] wire90-4970_4-layer_1-width_4
11081 Xwire90@22 m1s[5] m1d[5] wire90-5067_4-layer_1-width_4
11082 Xwire90@23 m1s[6] m1d[6] wire90-5238_9-layer_1-width_4
11083 Xwire90@25 m1s[8] m1d[8] wire90-5485_4-layer_1-width_4
11084 Xwire90@37 m1s[20] m1d[20] wire90-3582_8-layer_1-width_4
11085 Xwire90@39 m1s[22] m1d[22] wire90-4216_8-layer_1-width_4
11086 Xwire90@40 m1s[23] m1d[23] wire90-4217_8-layer_1-width_4
11087 Xwire90@41 m1s[24] m1d[24] wire90-4580_7-layer_1-width_4
11088 Xwire90@42 m1s[25] m1d[25] wire90-4914_8-layer_1-width_4
11089 Xwire90@43 m1s[26] m1d[26] wire90-5109_1-layer_1-width_4
11090 Xwire90@44 m1s[27] m1d[27] wire90-4659_8-layer_1-width_4
11091 Xwire90@56 wire90@56_a fire[m2] wire90-3105_9-layer_1-width_4
11092 Xwire90@57 wire90@57_a fire[m1] wire90-2229_2-layer_1-width_4
11093 Xwire90@58 wire90@58_a fire[ODE] wire90-4552_2-layer_1-width_4
11094 Xwire90@59 net@304 do[L] wire90-4224_4-layer_1-width_4
11095 Xwire90@60 net@295 do[M] wire90-4964_8-layer_1-width_4
11096 Xwire90@61 od[15] odx[15] wire90-2102_8-layer_1-width_4
11097 Xwire90@62 od[16] odx[16] wire90-2117_2-layer_1-width_4
11098 Xwire90@63 od[17] odx[17] wire90-840_4-layer_1-width_4
11099 Xwire90@64 od[18] odx[18] wire90-2017_6-layer_1-width_4
11100 Xwire90@65 od[19] odx[19] wire90-2584_1-layer_1-width_4
11101 Xwire90@66 od[20] odx[20] wire90-2385_3-layer_1-width_4
11102 Xwire90@67 ilc[done] net@332 wire90-1928_3-layer_1-width_4
11103 Xwire90@68 net@377 net@378 wire90-2790_5-layer_1-width_4
11104 Xwire90@69 net@376 net@372 wire90-2752_3-layer_1-width_4
11105 Xwire90@70 kill fire[T] wire90-2416_4-layer_1-width_4
11106 .ENDS ringSkipMoveLit
11107
11108 *** CELL: scanConverter{sch}
11109 .SUBCKT scanConverter clS[F] clS[T] cl[F] cl[T] mc oldScan[2] oldScan[3] 
11110 +oldScan[4] oldScan[5] oldScan[6] oldScan[7] oldScan[8] oldScan[9] rd[F] rd[T]
11111 Xinv@0 oldScan[2] cl[F] inv-X_5
11112 Xinv@1 cl[F] cl[T] inv-X_5
11113 Xinv@2 oldScan[3] clS[F] inv-X_5
11114 Xinv@3 clS[F] clS[T] inv-X_5
11115 Xinv@4 oldScan[5] rd[F] inv-X_5
11116 Xinv@5 rd[F] rd[T] inv-X_5
11117 Xinv@6 oldScan[9] net@3 inv-X_5
11118 Xinv@7 net@3 mc inv-X_5
11119 .ENDS scanConverter
11120
11121 *** CELL: gaspJ:gaspBranch{sch}
11122 .SUBCKT gaspBranch fire pred sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] 
11123 +sir[8] sir[9] sor[1] succ[B] torpedo torpedoLO
11124 Xcenter2i@0 succ[B] gnd net@163 fire ctrAND3in100
11125 Xinv@0 pred net@240 inv-X_10
11126 Xinv@1 torpedoLO net@288 inv-X_20
11127 XpredDri6@0 fire net@104 pred predDri60wMC
11128 XscanEx1v@0 pred sir[9] sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] 
11129 +sir[8] sor[1] scanEx1vertA
11130 XsucANDdr@0 fire net@288 torpedo sucANDdri60
11131 XsucANDdr@1 fire torpedoLO succ[B] sucANDdri60
11132 Xwire90@0 net@240 net@163 wire90-602_3-layer_1-width_3
11133 Xwire90@4 net@104 sir[9] wire90-602_3-layer_1-width_3
11134 .ENDS gaspBranch
11135
11136 *** CELL: torpedoStage{sch}
11137 .SUBCKT torpedoStage ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] 
11138 +ain[3] ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] 
11139 +aout[12] aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] 
11140 +aout[7] aout[8] aout[9] aout[T] in[10] in[11] in[12] in[13] in[14] in[15] 
11141 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
11142 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
11143 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
11144 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
11145 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
11146 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
11147 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] pred sir[1] sir[2] 
11148 +sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] sor[1] succ[B] torpedo
11149 Xall1in52@0 ain[10] ain[11] ain[12] ain[13] ain[14] ain[1] ain[2] ain[3] 
11150 +ain[4] ain[5] ain[6] ain[7] ain[8] ain[9] ain[T] aout[10] aout[11] aout[12] 
11151 +aout[13] aout[14] aout[1] aout[2] aout[3] aout[4] aout[5] aout[6] aout[7] 
11152 +aout[8] aout[9] aout[T] net@2 in[10] in[11] in[12] in[13] in[14] in[15] 
11153 +in[16] in[17] in[18] in[19] in[1] in[20] in[21] in[22] in[23] in[24] in[25] 
11154 +in[26] in[27] in[28] in[29] in[2] in[30] in[31] in[32] in[33] in[34] in[35] 
11155 +in[36] in[37] in[3] in[4] in[5] in[6] in[7] in[8] in[9] out[10] out[11] 
11156 +out[12] out[13] out[14] out[15] out[16] out[17] out[18] out[19] out[1] 
11157 +out[20] out[21] out[22] out[23] out[24] out[25] out[26] out[27] out[28] 
11158 +out[29] out[2] out[30] out[31] out[32] out[33] out[34] out[35] out[36] 
11159 +out[37] out[3] out[4] out[5] out[6] out[7] out[8] out[9] all1in52
11160 XgaspPlai@0 net@0 pred sir[1] sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] 
11161 +sir[8] sir[9] sor[1] succ[B] torpedo ain[T] gaspBranch
11162 Xwire90@0 net@0 net@2 wire90-1847-layer_1-width_3
11163 .ENDS torpedoStage
11164
11165 *** CELL: inputDock{sch}
11166 .SUBCKT inputDock datIn[10] datIn[11] datIn[12] datIn[13] datIn[14] datIn[15] 
11167 +datIn[16] datIn[17] datIn[18] datIn[19] datIn[1] datIn[20] datIn[21] 
11168 +datIn[22] datIn[23] datIn[24] datIn[25] datIn[26] datIn[27] datIn[28] 
11169 +datIn[29] datIn[2] datIn[30] datIn[31] datIn[32] datIn[33] datIn[34] 
11170 +datIn[35] datIn[36] datIn[37] datIn[38] datIn[39] datIn[3] datIn[40] 
11171 +datIn[41] datIn[42] datIn[43] datIn[44] datIn[45] datIn[46] datIn[47] 
11172 +datIn[48] datIn[49] datIn[4] datIn[50] datIn[51] datIn[5] datIn[6] datIn[7] 
11173 +datIn[8] datIn[9] datIn[S] datIn[T] instr[10] instr[11] instr[12] instr[13] 
11174 +instr[14] instr[15] instr[16] instr[17] instr[18] instr[19] instr[1] 
11175 +instr[20] instr[21] instr[22] instr[23] instr[24] instr[25] instr[26] 
11176 +instr[27] instr[28] instr[29] instr[2] instr[30] instr[31] instr[32] 
11177 +instr[33] instr[34] instr[35] instr[36] instr[37] instr[38] instr[39] 
11178 +instr[3] instr[40] instr[41] instr[42] instr[43] instr[44] instr[45] 
11179 +instr[46] instr[47] instr[48] instr[49] instr[4] instr[50] instr[51] instr[5] 
11180 +instr[6] instr[7] instr[8] instr[9] instr[S] instr[T] ship[10] ship[11] 
11181 +ship[12] ship[13] ship[14] ship[15] ship[16] ship[17] ship[18] ship[19] 
11182 +ship[1] ship[20] ship[21] ship[22] ship[23] ship[24] ship[25] ship[26] 
11183 +ship[27] ship[28] ship[29] ship[2] ship[30] ship[31] ship[32] ship[33] 
11184 +ship[34] ship[35] ship[36] ship[37] ship[38] ship[39] ship[3] ship[40] 
11185 +ship[41] ship[42] ship[43] ship[44] ship[45] ship[46] ship[47] ship[48] 
11186 +ship[49] ship[4] ship[50] ship[51] ship[5] ship[6] ship[7] ship[8] ship[9] 
11187 +ship[S] ship[T] sin sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] 
11188 +sout tokOut[10] tokOut[11] tokOut[12] tokOut[13] tokOut[14] tokOut[15] 
11189 +tokOut[16] tokOut[17] tokOut[18] tokOut[19] tokOut[1] tokOut[20] tokOut[21] 
11190 +tokOut[22] tokOut[23] tokOut[24] tokOut[25] tokOut[26] tokOut[27] tokOut[28] 
11191 +tokOut[29] tokOut[2] tokOut[30] tokOut[31] tokOut[32] tokOut[33] tokOut[34] 
11192 +tokOut[35] tokOut[36] tokOut[37] tokOut[38] tokOut[39] tokOut[3] tokOut[40] 
11193 +tokOut[41] tokOut[42] tokOut[43] tokOut[44] tokOut[45] tokOut[46] tokOut[47] 
11194 +tokOut[48] tokOut[49] tokOut[4] tokOut[50] tokOut[51] tokOut[5] tokOut[6] 
11195 +tokOut[7] tokOut[8] tokOut[9] tokOut[S] tokOut[T]
11196 XplainSta@0 vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd 
11197 +tokOut[46] tokOut[47] tokOut[48] tokOut[49] tokOut[50] tokOut[T] tokOut[38] 
11198 +tokOut[39] tokOut[40] tokOut[41] tokOut[42] tokOut[43] tokOut[44] tokOut[45] 
11199 +tokOut[51] vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd 
11200 +vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd vdd 
11201 +vdd vdd tokOut[10] tokOut[11] tokOut[12] tokOut[13] tokOut[14] tokOut[15] 
11202 +tokOut[16] tokOut[17] tokOut[18] tokOut[19] tokOut[1] tokOut[20] tokOut[21] 
11203 +tokOut[22] tokOut[23] tokOut[24] tokOut[25] tokOut[26] tokOut[27] tokOut[28] 
11204 +tokOut[29] tokOut[2] tokOut[30] tokOut[31] tokOut[32] tokOut[33] tokOut[34] 
11205 +tokOut[35] tokOut[36] tokOut[37] tokOut[3] tokOut[4] tokOut[5] tokOut[6] 
11206 +tokOut[7] tokOut[8] tokOut[9] succ[T] scan2 sir[2] sir[3] sir[4] sir[5] 
11207 +sir[6] sir[7] sir[8] sir[9] scan3 tokOut[S] plainStageFour
11208 XplainSta@1 datIn[46] datIn[47] datIn[48] datIn[49] datIn[50] datIn[T] 
11209 +datIn[38] datIn[39] datIn[40] datIn[41] datIn[42] datIn[43] datIn[44] 
11210 +datIn[45] datIn[51] ship[46] ship[47] ship[48] ship[49] ship[50] ship[T] 
11211 +ship[38] ship[39] ship[40] ship[41] ship[42] ship[43] ship[44] ship[45] 
11212 +ship[51] datIn[10] datIn[11] datIn[12] datIn[13] datIn[14] datIn[15] 
11213 +datIn[16] datIn[17] datIn[18] datIn[19] datIn[1] datIn[20] datIn[21] 
11214 +datIn[22] datIn[23] datIn[24] datIn[25] datIn[26] datIn[27] datIn[28] 
11215 +datIn[29] datIn[2] datIn[30] datIn[31] datIn[32] datIn[33] datIn[34] 
11216 +datIn[35] datIn[36] datIn[37] datIn[3] datIn[4] datIn[5] datIn[6] datIn[7] 
11217 +datIn[8] datIn[9] ship[10] ship[11] ship[12] ship[13] ship[14] ship[15] 
11218 +ship[16] ship[17] ship[18] ship[19] ship[1] ship[20] ship[21] ship[22] 
11219 +ship[23] ship[24] ship[25] ship[26] ship[27] ship[28] ship[29] ship[2] 
11220 +ship[30] ship[31] ship[32] ship[33] ship[34] ship[35] ship[36] ship[37] 
11221 +ship[3] ship[4] ship[5] ship[6] ship[7] ship[8] ship[9] dataIn[S] scan3 
11222 +sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] sout pred[D] 
11223 +plainStageEight
11224 XringSkip@1 net@43[3] net@43[4] net@43[5] net@43[6] net@77 fireL fireM 
11225 +net@49[5] net@49[4] net@49[3] net@49[2] net@49[1] net@49[0] instr2[10] 
11226 +instr2[11] instr2[12] instr2[13] instr2[14] instr2[15] instr2[16] instr2[17] 
11227 +instr2[18] instr2[19] instr2[1] instr2[20] instr2[21] instr2[22] instr2[23] 
11228 +instr2[24] instr2[25] instr2[26] instr2[27] instr2[28] instr2[29] instr2[2] 
11229 +instr2[30] instr2[31] instr2[32] instr2[33] instr2[34] instr2[35] instr2[36] 
11230 +instr2[3] instr2[4] instr2[5] instr2[6] instr2[7] instr2[8] instr2[9] 
11231 +ship[38] vdd net@43[0] pred[D] pred[T] net@43[1] net@43[2] sin scan1 ship[S] 
11232 +succ[T] net@55 ringSkipMoveLit
11233 XscanConv@0 net@43[3] net@43[4] net@43[5] net@43[6] net@43[0] sir[2] sir[3] 
11234 +sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] net@43[1] net@43[2] scanConverter
11235 XtorpedoS@0 instr[47] instr[48] instr[49] instr[50] instr[51] instr[38] 
11236 +instr[39] instr[40] instr[41] instr[42] instr[43] instr[44] instr[45] 
11237 +instr[46] instr[T] instr2[47] instr2[48] instr2[49] instr2[50] instr2[51] 
11238 +instr2[38] instr2[39] instr2[40] instr2[41] instr2[42] instr2[43] instr2[44] 
11239 +instr2[45] instr2[46] instr2[T] instr[10] instr[11] instr[12] instr[13] 
11240 +instr[14] instr[15] instr[16] instr[17] instr[18] instr[19] instr[1] 
11241 +instr[20] instr[21] instr[22] instr[23] instr[24] instr[25] instr[26] 
11242 +instr[27] instr[28] instr[29] instr[2] instr[30] instr[31] instr[32] 
11243 +instr[33] instr[34] instr[35] instr[36] instr[37] instr[3] instr[4] instr[5] 
11244 +instr[6] instr[7] instr[8] instr[9] instr2[10] instr2[11] instr2[12] 
11245 +instr2[13] instr2[14] instr2[15] instr2[16] instr2[17] instr2[18] instr2[19] 
11246 +instr2[1] instr2[20] instr2[21] instr2[22] instr2[23] instr2[24] instr2[25] 
11247 +instr2[26] instr2[27] instr2[28] instr2[29] instr2[2] instr2[30] instr2[31] 
11248 +instr2[32] instr2[33] instr2[34] instr2[35] instr2[36] instr2[37] instr2[3] 
11249 +instr2[4] instr2[5] instr2[6] instr2[7] instr2[8] instr2[9] instr[S] scan1 
11250 +sir[2] sir[3] sir[4] sir[5] sir[6] sir[7] sir[8] sir[9] scan2 net@77 net@55 
11251 +torpedoStage
11252 .ENDS inputDock
11253
11254 *** CELL: scanJ:scanCap{sch}
11255 .SUBCKT scanCap si[1] si[2] si[3] si[4] si[5] si[9]
11256 .ENDS scanCap
11257
11258 .global gnd vdd
11259
11260 *** TOP LEVEL CELL: isolatedInDock{sch}
11261 XdatIn ship[47] ship[48] ship[49] ship[50] ship[51] ship[38] ship[39] 
11262 +ship[40] ship[41] ship[42] ship[43] ship[44] ship[45] ship[46] ship[T] 
11263 +datIn[47] datIn[48] datIn[49] datIn[50] datIn[51] datIn[38] datIn[39] 
11264 +datIn[40] datIn[41] datIn[42] datIn[43] datIn[44] datIn[45] datIn[46] 
11265 +datIn[T] ship[10] ship[11] ship[12] ship[13] ship[14] ship[15] ship[16] 
11266 +ship[17] ship[18] ship[19] ship[1] ship[20] ship[21] ship[22] ship[23] 
11267 +ship[24] ship[25] ship[26] ship[27] ship[28] ship[29] ship[2] ship[30] 
11268 +ship[31] ship[32] ship[33] ship[34] ship[35] ship[36] ship[37] ship[3] 
11269 +ship[4] ship[5] ship[6] ship[7] ship[8] ship[9] datIn[10] datIn[11] datIn[12] 
11270 +datIn[13] datIn[14] datIn[15] datIn[16] datIn[17] datIn[18] datIn[19] 
11271 +datIn[1] datIn[20] datIn[21] datIn[22] datIn[23] datIn[24] datIn[25] 
11272 +datIn[26] datIn[27] datIn[28] datIn[29] datIn[2] datIn[30] datIn[31] 
11273 +datIn[32] datIn[33] datIn[34] datIn[35] datIn[36] datIn[37] datIn[3] datIn[4] 
11274 +datIn[5] datIn[6] datIn[7] datIn[8] datIn[9] ship[S] scanInC[1] scanInC[2] 
11275 +scanInC[3] scanInC[4] scanInC[5] scanInC[3] scanInC[2] scanInC[8] scanInC[9] 
11276 +scanInD[1] scanInD[2] scanInD[3] scanInD[4] scanInD[5] scanInD[6] scanInD[7] 
11277 +scanInD[8] scanInD[9] scanInR[1] scanInR[2] scanInR[3] scanInR[4] scanInR[5] 
11278 +scanInR[3] scanInR[2] scanInR[8] scanInR[9] net@68[8] net@67[8] net@67[7] 
11279 +net@67[6] net@67[5] net@67[4] dockScanR[I] datIn[S] properStopper
11280 XinDock datIn[10] datIn[11] datIn[12] datIn[13] datIn[14] datIn[15] datIn[16] 
11281 +datIn[17] datIn[18] datIn[19] datIn[1] datIn[20] datIn[21] datIn[22] 
11282 +datIn[23] datIn[24] datIn[25] datIn[26] datIn[27] datIn[28] datIn[29] 
11283 +datIn[2] datIn[30] datIn[31] datIn[32] datIn[33] datIn[34] datIn[35] 
11284 +datIn[36] datIn[37] datIn[38] datIn[39] datIn[3] datIn[40] datIn[41] 
11285 +datIn[42] datIn[43] datIn[44] datIn[45] datIn[46] datIn[47] datIn[48] 
11286 +datIn[49] datIn[4] datIn[50] datIn[51] datIn[5] datIn[6] datIn[7] datIn[8] 
11287 +datIn[9] datIn[S] datIn[T] instr[10] instr[11] instr[12] instr[13] instr[14] 
11288 +instr[15] instr[16] instr[17] instr[18] instr[19] instr[1] instr[20] 
11289 +instr[21] instr[22] instr[23] instr[24] instr[25] instr[26] instr[27] 
11290 +instr[28] instr[29] instr[2] instr[30] instr[31] instr[32] instr[33] 
11291 +instr[34] instr[35] instr[36] instr[37] instr[38] instr[39] instr[3] 
11292 +instr[40] instr[41] instr[42] instr[43] instr[44] instr[45] instr[46] 
11293 +instr[47] instr[48] instr[49] instr[4] instr[50] instr[51] instr[5] instr[6] 
11294 +instr[7] instr[8] instr[9] instr[S] instr[T] ship[10] ship[11] ship[12] 
11295 +ship[13] ship[14] ship[15] ship[16] ship[17] ship[18] ship[19] ship[1] 
11296 +ship[20] ship[21] ship[22] ship[23] ship[24] ship[25] ship[26] ship[27] 
11297 +ship[28] ship[29] ship[2] ship[30] ship[31] ship[32] ship[33] ship[34] 
11298 +ship[35] ship[36] ship[37] ship[38] ship[39] ship[3] ship[40] ship[41] 
11299 +ship[42] ship[43] ship[44] ship[45] ship[46] ship[47] ship[48] ship[49] 
11300 +ship[4] ship[50] ship[51] ship[5] ship[6] ship[7] ship[8] ship[9] ship[S] 
11301 +ship[T] dockScanR[I] scanInR[2] scanInR[3] scanInR[4] scanInR[5] scanInR[3] 
11302 +scanInR[2] scanInR[8] scanInR[9] dockScanR[O] tokOut[10] tokOut[11] 
11303 +tokOut[12] tokOut[13] tokOut[14] tokOut[15] tokOut[16] tokOut[17] tokOut[18] 
11304 +tokOut[19] tokOut[1] tokOut[20] tokOut[21] tokOut[22] tokOut[23] tokOut[24] 
11305 +tokOut[25] tokOut[26] tokOut[27] tokOut[28] tokOut[29] tokOut[2] tokOut[30] 
11306 +tokOut[31] tokOut[32] tokOut[33] tokOut[34] tokOut[35] tokOut[36] tokOut[37] 
11307 +tokOut[38] tokOut[39] tokOut[3] tokOut[40] tokOut[41] tokOut[42] tokOut[43] 
11308 +tokOut[44] tokOut[45] tokOut[46] tokOut[47] tokOut[48] tokOut[49] tokOut[4] 
11309 +tokOut[50] tokOut[51] tokOut[5] tokOut[6] tokOut[7] tokOut[8] tokOut[9] 
11310 +tokOut[S] tokOut[T] inputDock
11311 XinstrIn net@54[4] net@54[3] net@54[2] net@54[1] net@54[0] net@54[13] 
11312 +net@54[12] net@54[11] net@54[10] net@54[9] net@54[8] net@54[7] net@54[6] 
11313 +net@54[5] net@54[14] instr[47] instr[48] instr[49] instr[50] instr[51] 
11314 +instr[38] instr[39] instr[40] instr[41] instr[42] instr[43] instr[44] 
11315 +instr[45] instr[46] instr[T] net@54[42] net@54[41] net@54[40] net@54[39] 
11316 +net@54[38] net@54[37] net@54[36] net@54[35] net@54[34] net@54[33] net@54[51] 
11317 +net@54[32] net@54[31] net@54[30] net@54[29] net@54[28] net@54[27] net@54[26] 
11318 +net@54[25] net@54[24] net@54[23] net@54[50] net@54[22] net@54[21] net@54[20] 
11319 +net@54[19] net@54[18] net@54[17] net@54[16] net@54[15] net@54[49] net@54[48] 
11320 +net@54[47] net@54[46] net@54[45] net@54[44] net@54[43] instr[10] instr[11] 
11321 +instr[12] instr[13] instr[14] instr[15] instr[16] instr[17] instr[18] 
11322 +instr[19] instr[1] instr[20] instr[21] instr[22] instr[23] instr[24] 
11323 +instr[25] instr[26] instr[27] instr[28] instr[29] instr[2] instr[30] 
11324 +instr[31] instr[32] instr[33] instr[34] instr[35] instr[36] instr[37] 
11325 +instr[3] instr[4] instr[5] instr[6] instr[7] instr[8] instr[9] net@55 
11326 +net@50[8] scanInC[2] scanInC[3] scanInC[4] scanInC[5] scanInC[3] scanInC[2] 
11327 +scanInC[8] scanInC[9] net@47[8] net@47[7] net@47[6] net@47[5] net@47[4] 
11328 +scanInD[6] scanInD[7] scanInD[8] scanInD[9] net@53[8] scanInR[2] scanInR[3] 
11329 +scanInR[4] scanInR[5] scanInR[3] scanInR[2] scanInR[8] scanInR[9] scanInC[8] 
11330 +scanInD[8] scanInD[7] scanInD[6] net@57[5] net@57[4] scanInR[8] instr[S] 
11331 +properStopper
11332 XscanCap@0 scanInD[8] scanInD[7] scanInD[6] net@57[5] net@57[4] scanInD[9] 
11333 +scanCap
11334 XscanCap@1 scanInC[8] scanInC[2] scanInC[3] scanInC[4] scanInC[5] scanInC[9] 
11335 +scanCap
11336 XscanCap@2 scanInR[8] scanInR[2] scanInR[3] scanInR[4] scanInR[5] scanInR[9] 
11337 +scanCap
11338 XtokOut tokOut[47] tokOut[48] tokOut[49] tokOut[50] tokOut[51] tokOut[38] 
11339 +tokOut[39] tokOut[40] tokOut[41] tokOut[42] tokOut[43] tokOut[44] tokOut[45] 
11340 +tokOut[46] tokOut[T] net@7[4] net@7[3] net@7[2] net@7[1] net@7[0] net@7[13] 
11341 +net@7[12] net@7[11] net@7[10] net@7[9] net@7[8] net@7[7] net@7[6] net@7[5] 
11342 +net@7[14] tokOut[10] tokOut[11] tokOut[12] tokOut[13] tokOut[14] tokOut[15] 
11343 +tokOut[16] tokOut[17] tokOut[18] tokOut[19] tokOut[1] tokOut[20] tokOut[21] 
11344 +tokOut[22] tokOut[23] tokOut[24] tokOut[25] tokOut[26] tokOut[27] tokOut[28] 
11345 +tokOut[29] tokOut[2] tokOut[30] tokOut[31] tokOut[32] tokOut[33] tokOut[34] 
11346 +tokOut[35] tokOut[36] tokOut[37] tokOut[3] tokOut[4] tokOut[5] tokOut[6] 
11347 +tokOut[7] tokOut[8] tokOut[9] net@7[42] net@7[41] net@7[40] net@7[39] 
11348 +net@7[38] net@7[37] net@7[36] net@7[35] net@7[34] net@7[33] net@7[51] 
11349 +net@7[32] net@7[31] net@7[30] net@7[29] net@7[28] net@7[27] net@7[26] 
11350 +net@7[25] net@7[24] net@7[23] net@7[50] net@7[22] net@7[21] net@7[20] 
11351 +net@7[19] net@7[18] net@7[17] net@7[16] net@7[15] net@7[49] net@7[48] 
11352 +net@7[47] net@7[46] net@7[45] net@7[44] net@7[43] tokOut[S] net@68[8] 
11353 +scanInC[2] scanInC[3] scanInC[4] scanInC[5] scanInC[3] scanInC[2] scanInC[8] 
11354 +scanInC[9] net@67[8] net@67[7] net@67[6] net@67[5] net@67[4] scanInD[6] 
11355 +scanInD[7] scanInD[8] scanInD[9] dockScanR[O] scanInR[2] scanInR[3] 
11356 +scanInR[4] scanInR[5] scanInR[3] scanInR[2] scanInR[8] scanInR[9] net@50[8] 
11357 +net@47[8] net@47[7] net@47[6] net@47[5] net@47[4] net@53[8] net@25 
11358 +properStopper
11359 .END