migrate jelib->delib
[fleet.git] / chips / marina / electric / stagesM.delib / weakStageUP.ic
diff --git a/chips/marina/electric/stagesM.delib/weakStageUP.ic b/chips/marina/electric/stagesM.delib/weakStageUP.ic
new file mode 100644 (file)
index 0000000..ab8fbb9
--- /dev/null
@@ -0,0 +1,60 @@
+HstagesM|8.10k
+
+# Cell weakStageUP;2{ic}
+CweakStageUP;2{ic}|weakStage|artwork|1181158446025|1236022942208|EI
+Ngeneric:Facet-Center|art@0||0|0||||AV
+Nschematic:Bus_Pin|pin@0||-2|-7|-1|-1||
+Nschematic:Bus_Pin|pin@1||2|-7|-1|-1||
+NPin|pin@4||1.5|-6|1|1||
+NPin|pin@5||2|-7|1|1||
+NPin|pin@6||1.5|-8|1|1||
+NPin|pin@12||-2|-4|1|1||
+NPin|pin@13||2|-4|1|1||
+NPin|pin@14||2|4|1|1||
+NPin|pin@15||-2|4|1|1||
+NPin|pin@16||0|-4|1|1||
+NPin|pin@17||0|-6|1|1||
+NPin|pin@20||-2|7|1|1||
+NPin|pin@21||-1|6|1|1||
+NPin|pin@22||-2|5|1|1||
+NPin|pin@23||1|5|1|1||
+NPin|pin@24||2|6|1|1||
+NPin|pin@25||1|7|1|1||
+NPin|pin@26||0|4|1|1||
+NPin|pin@27||0|5|1|1||
+Ngeneric:Invisible-Pin|pin@28||0|1|||||ART_message(D5G2;)S[weak,UP]
+NPin|pin@29||-2|-8|1|1||
+NPin|pin@30||-2|-6|1|1||
+Nschematic:Bus_Pin|pin@32||-1|6|-1|-1||
+Nschematic:Bus_Pin|pin@33||-2|2|-1|-1||
+Nschematic:Bus_Pin|pin@34||2|2|-1|-1||
+Nschematic:Bus_Pin|pin@36||2|6|-1|-1||
+Ngeneric:Invisible-Pin|pin@37||0|6|||||ART_message(D5G1.5;)S1
+AThicker|net@0|||FS2700|pin@29||-2|-8|pin@30||-2|-6
+AThicker|net@1|||FS1800|pin@30||-2|-6|pin@17||0|-6
+AThicker|net@2|||FS1800|pin@16||0|-4|pin@13||2|-4
+AThicker|net@4|||FS0|pin@26||0|4|pin@15||-2|4
+AThicker|net@5|||FS900|pin@15||-2|4|pin@12||-2|-4
+AThicker|net@6|||FS1800|pin@12||-2|-4|pin@16||0|-4
+AThicker|net@7|||FS1800|pin@17||0|-6|pin@4||1.5|-6
+AThicker|net@12|||FS1166|pin@4||1.5|-6|pin@5||2|-7
+AThicker|net@13|||FS1350|pin@20||-2|7|pin@21||-1|6
+AThicker|net@14|||FS450|pin@21||-1|6|pin@22||-2|5
+AThicker|net@15|||FS1800|pin@22||-2|5|pin@27||0|5
+AThicker|net@16|||FS2250|pin@23||1|5|pin@24||2|6
+AThicker|net@17|||FS3150|pin@24||2|6|pin@25||1|7
+AThicker|net@18|||FS0|pin@25||1|7|pin@20||-2|7
+AThicker|net@19|||FS0|pin@14||2|4|pin@26||0|4
+AThicker|net@20|||FS1800|pin@27||0|5|pin@23||1|5
+AThicker|net@21|||FS2700|pin@26||0|4|pin@27||0|5
+AThicker|net@22|||FS634|pin@5||2|-7|pin@6||1.5|-8
+AThicker|net@31|||FS900|pin@14||2|4|pin@13||2|-4
+AThicker|net@34|||FS0|pin@6||1.5|-8|pin@29||-2|-8
+AThicker|net@35|||FS2700|pin@17||0|-6|pin@16||0|-4
+Eain[TT,1:14],in[1:37]||D5G2;|pin@0||I
+Eaout[TT,1:14],out[1:37]||D5G2;|pin@1||O
+Epred||D5G2;|pin@33||I
+Esir[1:9]||D5G2;|pin@32||B
+Esor[1:9]||D5G2;|pin@36||B
+Esucc||D5G2;|pin@34||O
+X